# **MSP430x1xxFamily**

# Семейство микроконтроллеров MSP430x1xx

Руководство пользователя



#### C12 Семейство микроконтроллеров MSP430x1xx.

Руководство пользователя: Пер. с англ. – М.: Серия «Библиотека Компэла». ЗАО «Компэл», 2004. – 368 с.

#### ISBN 5-98730-001-0

Данное руководство представляет собой перевод User's Guide MSP430x1xx Family (slau049d) выпущенного компанией Texas Instruments в январе 2004 года. В переводе учтены и исправлены все опечатки отмеченные в Errata MSP430x1xx Family User's Guide (slaz007) (июнь 2004), а также ряд ошибок, обнаруженных в процессе перевода.

Руководство пользователя MSP430x1xx — необходимый инструмент инженера-разработчика, работающего над созданием электронных приборов на базе популярных микроконтроллеров серии MSP430 со сверхнизким потреблением энергии.



## Содержание

**MSP430x1xxFamily** 





| К ЧИТАТЕЛЮ                                                    | 9  |
|---------------------------------------------------------------|----|
| Введение                                                      | 12 |
| Об этом руководстве                                           | 12 |
| Дополнительная документация                                   |    |
| Предупреждение FCC                                            |    |
| Принятые обозначения                                          |    |
| Глоссарий                                                     | 13 |
| Соглашения в обозначениях состояния битов регистров           |    |
| Раздел I. Введение                                            |    |
| 1.1. Архитектура                                              |    |
| 1.2. Гибкая система тактирования                              |    |
| 1.3. Встроенная эмуляция                                      |    |
| 1.4. Адресное пространство                                    |    |
| 1.4.1. Flash-память программ                                  |    |
| 1.4.2. 03У                                                    |    |
| 1.4.3. Периферийные модули                                    |    |
| 1.4.4. Регистры специального назначения (SFRs)                | 19 |
| 1.4.5. Организация памяти                                     | 20 |
| Раздел II. Системный сброс, прерывания и рабочие режимы       | 22 |
| 2.1. Системный сброс и инициализация                          | 22 |
| 2.1.1. Сброс при включении питания (POR)                      | 23 |
| 2.1.2. Сброс при пониженном напряжении питания (BOR)          | 23 |
| 2.1.3. Исходное состояние устройства после системного сброса  | 24 |
| 2.2. Прерывания                                               | 25 |
| 2.2.1. Немаскируемые прерывания                               |    |
| 2.2.2. Маскируемые прерывания                                 |    |
| 2.2.3. Обработка прерывания                                   |    |
| 2.3. Режимы работы                                            |    |
| 2.3.1. Вход и выход из режимов пониженного энергопотребления  |    |
| 2.4. Принципы создания приложений с низким энергопотреблением |    |
| 2.5. Подключение неиспользуемых выводов                       |    |
| Раздел III. 16-разрядное RISC CPU                             |    |
| 3.1. Введение в ЦПУ                                           |    |
| 3.2. Регистры ЦПУ                                             |    |
| 3.2.1. Программный счетчик (РС)                               |    |
| 3.2.2. Указатель стека (SP)                                   |    |
| 3.2.3. Регистр статуса (SR)                                   |    |
| 3.2.4. Регистры генератора констант CG1 и CG2                 |    |
| 3.2.5. Регистры общего назначения R4-R15                      |    |
| 3.3. Режимы адресации                                         | 44 |
| 3.3.1. Регистровый режим                                      | 45 |
| 3.3.2. Индексный режим                                        |    |
| 3.3.3. Символьный режим                                       |    |
| 3.3.4. Абсолютный режим                                       | 48 |
| 3.3.5. Косвенный регистровый режим                            |    |
| 3.3.7. Подвенный автоинкрементный режим                       |    |

| 3.4. Набор команд                                                      | 52  |
|------------------------------------------------------------------------|-----|
| 3.4.1. Команды с двойным операндом (Формат I)                          |     |
| 3.4.2. Команды с одним операндом (Формат II)                           |     |
| 3.4.3. Команды перехода                                                |     |
| 3.4.4. Командные циклы и длина команд                                  | 91  |
| 3.4.5. Описание набора команд                                          | 93  |
| Раздел IV. Основной модуль тактирования                                | 98  |
| 4.1. Введение в основой модуль тактирования                            | 98  |
| 4.2. Функционирование основного модуля тактирования                    | 99  |
| 4.2.1. Возможности основного модуля тактирования в приложениях с малым |     |
| потреблением мощности                                                  | 100 |
| 4.2.2. Осциллятор LFXT1                                                |     |
| 4.2.3. Осциллятор ХТ2                                                  | 101 |
| 4.2.4. Осциллятор с цифровым управлением (DCO)                         |     |
| 4.2.5. DCO модулятор                                                   |     |
| 4.2.6. Надежность работы основного модуля тактирования                 |     |
| 4.3. Регистры основного модуля тактирования                            | 108 |
| Раздел V. Контроллер флэш-памяти                                       | 112 |
| 5.1. Введение в флэш-память                                            | 112 |
| 5.2. Сегментация флэш-памяти                                           |     |
| 5.3. Функционирование флэш-памяти                                      | 113 |
| 5.3.1. Тактовый генератор флэш-памяти                                  |     |
| 5.3.2. Стирание флэш-памяти                                            |     |
| 5.3.3. Запись в флэш-память                                            |     |
| 5.3.4. Доступ к флэш-памяти во время записи или стирания               | 125 |
| 5.3.5. Останов цикла записи или стирания                               |     |
| 5.3.6. Конфигурирование и доступ к контроллеру флэш-памяти             | 126 |
| 5.3.7. Прерывания контроллера флэш-памяти                              | 127 |
| 5.3.8. Программирование устройств с флэш-памятью                       |     |
| 5.4. Регистры флэш-памяти                                              | 128 |
| Раздел VI. Супервизор напряжения питания                               | 134 |
| 6.1. Введение в SVS                                                    | 134 |
| 6.2. Функционирование SVS                                              |     |
| 6.2.1. Конфигурирование SVS                                            | 134 |
| 6.2.2. Функционирование компаратора SVS                                | 134 |
| 6.2.3. Изменение битов VLDx                                            | 136 |
| 6.2.4. Рабочий диапазон SVS                                            | 136 |
| 6.3. Регистры SVS                                                      | 137 |
| Раздел VII. Аппаратный умножитель                                      |     |
| 7.1. Введение в аппаратный умножитель                                  |     |
| 7.2. Функционирование аппаратного умножителя                           |     |
| 7.2.1. Операнд регистров                                               |     |
| 7.2.2. Регистры результата                                             |     |
| 7.2.3. Примеры программного обеспечения                                | 143 |
| 7.2.4. Косвенная адресация RESLO                                       | 143 |
| 7.2.5. Использование прерываний                                        | 144 |
| 7.3. Регистры аппаратного умножителя                                   | 144 |
| Раздел VIII. Контроллер DMA                                            |     |
| 8.1. Введение в контроллер DMA                                         |     |
| S                                                                      | 170 |
|                                                                        |     |



| 8.2. Функционирование DMA                                       | 146 |
|-----------------------------------------------------------------|-----|
| 8.2.1. Режимы адресации DMA                                     | 146 |
| 8.2.2. Режимы переноса DMA                                      | 149 |
| 8.2.3 Инициирование DMA-переносов                               |     |
| 8.2.4. Останов DMA-переносов                                    | 157 |
| 8.2.5. Приоритеты каналов DMA                                   | 157 |
| 8.2.6. Длительность цикла DMA-переноса                          |     |
| 8.2.7. Использование DMA с системными прерываниями              |     |
| 8.2.8. Прерывания контроллера DMA                               |     |
| 8.2.9. Использование модуля I <sup>2</sup> C с контроллером DMA | 159 |
| 8.2.10. Использование АЦП12 с контроллером DMA                  | 159 |
| 8.2.11. Использование ЦАП12 с контроллером DMA                  |     |
| 8.3. Регистры DMA                                               | 160 |
| Раздел IX. Цифровые входы/выходы                                | 166 |
| 9.1. Введение в цифровые входы/выходы                           |     |
| 9.2. Функционирование цифровых входов/выходов                   |     |
| 9.2.1. Регистры ввода РхIN                                      |     |
| 9.2.2. Регистры вывода РхОИТ                                    |     |
| 9.2.3. Регистры направления PxDIR                               |     |
| 9.2.4. Регистры выбора функции PxSEL                            |     |
| 9.2.5. Прерывания Р1 и Р2                                       |     |
| 9.2.6. Конфигурирование неиспользуемых выводов порта            | 169 |
| 9.3. Регистры цифровых входов/выходов                           | 169 |
| Раздел Х. Сторожевой таймер                                     |     |
| 10.1. Введение в сторожевой таймер                              | 172 |
| 10.2. Функционирование сторожевого таймера                      |     |
| 10.2.1. Счетчик сторожевого таймера                             |     |
| 10.2.2. Сторожевой режим                                        |     |
| 10.2.3. Режим интервального таймера                             |     |
| 10.2.4. Прерывания сторожевого таймера                          |     |
| 10.2.5. Работа в режимах пониженного энергопотребления          |     |
| 10.2.6. Примеры программного обеспечения                        |     |
| 10.3. Регистры сторожевого таймера                              |     |
| Раздел XI. Таймер А                                             |     |
|                                                                 |     |
| 11.1. Введение в таймер А                                       |     |
| 11.2. Функционирование таймера А                                | 180 |
| 11.2.1. 16-разрядный таймер-счетчик                             | 180 |
| 11.2.2. Запуск таймера                                          | 182 |
| 11.2.3. Управление режимом таймера                              |     |
| 11.2.4. Блоки захвата/сравнения                                 |     |
| 11.2.5. Модуль вывода                                           | 100 |
| 11.2.6. Прерывания Таймера А                                    |     |
| 11.3. Регистры Таймера А                                        |     |
| Раздел XII. Таймер В                                            |     |
| 12.1. Введение в таймер В                                       | 200 |
| 12.1.1. Сходства и различия с таймером А                        |     |
| 12.2. Работа таймера В                                          | 201 |
| 12.2.1. 16-разрядный счетчик таймера                            |     |
| 12.2.2. Старт таймера                                           | 202 |

| 12.2.3. Управление режимом таймера                                        | 203        |
|---------------------------------------------------------------------------|------------|
| 12.2.4. Блоки захвата/сравнения                                           |            |
| 12.2.5. Модуль вывода                                                     | 210        |
| 12.2.6. Прерывания Таймера В                                              | 213        |
| 12.3. Регистры таймера В                                                  | 216        |
| Раздел XIII. Периферийный интерфейс USART, режим UART                     | 222        |
| 13.1. Введение в USART: режим UART                                        |            |
| 13.2. Работа USART: режим UART                                            |            |
| 13.2.1. Инициализация и сброс USART                                       | 222        |
| 13.2.2. Формат символа                                                    |            |
| 13.2.3. Асинхронные коммуникационные форматы                              |            |
| 13.2.4. Разрешение приема USART                                           |            |
| 13.2.5. Разрешение передачи USART                                         | 229        |
| 13.2.6. Контроллер скорости передачи UART                                 |            |
| 13.2.7. Прерывания USART                                                  |            |
| 13.3. Регистры USART: режим USART                                         |            |
| Раздел XIV. Периферийный интерфейс USART, режим SPI                       |            |
| 14.1. Введение в USART: режим SPI                                         |            |
| 14.2. Функционирование USART: режим SPI                                   |            |
| 14.2.1. Инициализация USART и сброс                                       |            |
| 14.2.2. Режим ведущего                                                    |            |
| 14.2.3. Режим ведомого                                                    | 253        |
| 14.2.4. Включение SPI                                                     | 254        |
| 14.2.5. Управление последовательным тактированием                         | 255        |
| 14.2.6. Прерывания SPI                                                    | 257        |
| 14.3. Регистры USART: режим SPI                                           |            |
| Раздел XV. Периферийный интерфейс USART, режим I <sup>2</sup> C           |            |
| 15.1. Введение в модуль I <sup>2</sup> C                                  |            |
| 15.2. Функционирование модуля I <sup>2</sup> C                            | 268        |
| 15.2.1. Инициализация модуля I <sup>2</sup> C                             | 270        |
| 15.5.2. Последовательные данные I <sup>2</sup> C                          |            |
| 15.2.3. Режимы адресации I <sup>2</sup> C                                 |            |
| 15.2.4. Режимы работы модуля I <sup>2</sup> C                             | 2/3        |
| 15.2.6. Генерация тактовых сигналов I2C и синхронизация                   | ∠o\<br>201 |
| 15.2.7. Использование модуля I2С в режимах пониженного энергопотребления  | 282        |
| 15.2.8. Прерывания РС                                                     | 283        |
| 15.3. Регистры модуля РС                                                  |            |
| Раздел XVI. Компаратор А                                                  |            |
|                                                                           |            |
| 16.1. Введение в компаратор А                                             |            |
| 16.2.1. Компаратор                                                        |            |
| 16.2.2. Входные аналоговые переключатели                                  |            |
| 16.2.3. Выходной фильтр                                                   |            |
| 16.2.4. Генератор опорного напряжения                                     |            |
| 16.2.5. Компаратор А, регистр отключения порта САРО                       | 299        |
| 16.2.6. Прерывания компаратора А                                          |            |
| 16.2.7. Использование компаратора А для измерения сопротивления элементов | 300        |
| 16.3. Регистры компаратора А                                              | 302        |
|                                                                           |            |



| Раздел XVII. АЦП12                                            | 306 |
|---------------------------------------------------------------|-----|
| 17.1. Введение в АЦП12                                        | 306 |
| 17.2. Функционирование АЦП12                                  | 307 |
| 17.2.1. 12-разрядное ядро АЦП                                 |     |
| 17.2.2. Входы АЦП12 и мультиплексор                           |     |
| 17.2.3. Генератор опорного напряжения                         |     |
| 17.2.4. Синхронизация выборки и преобразования                |     |
| 17.2.5. Память преобразований                                 | 312 |
| 17.2.7. Использование интегрированного температурного датчика | 318 |
| 17.2.8. Заземление АЦП12 и рассмотрение влияния помех         | 318 |
| 17.2.9. Прерывания АЦП12                                      | 319 |
| 17.3. Регистры АЦП12                                          | 323 |
| Раздел XVIII. АЦП10                                           | 332 |
| 18.1. Введение в АЦП10                                        |     |
| 18.2. Функционирование АЦП10                                  | 333 |
| 18.2.1. 10-разрядное ядро АЦП                                 | 333 |
| 18.2.2. Входы АЦП10 и мультиплексор                           | 334 |
| 18.2.3. Генератор опорного напряжения                         | 335 |
| 18.2.4. Тактирование выборки и преобразования                 |     |
| 18.2.5. Режимы преобразования                                 | 338 |
| 18.2.6. Контроллер переноса данных АЦП10                      | 343 |
| 18.2.7. Использование интегрированного температурного датчика | 348 |
| 18.2.8. Заземление АЦП и рассмотрение влияния помех           | 349 |
| 18.2.9. Прерывания АЦП10                                      | 350 |
| 18.3. Регистры АЦП10                                          | 350 |
| Раздел XIX. ЦАП12                                             | 358 |
| 19.1. Введение в ЦАП12                                        |     |
| 19.2. Функционирование ЦАП12                                  |     |
| 19.2.1. Ядро ЦАП12                                            |     |
| 19.2.2. Опорный источник ЦАП12                                |     |
| 19.2.3. Обновление выходного напряжения ЦАП12                 | 361 |
| 19.2.4. Формат данных DAC12_xDAT                              |     |
| 19.2.5. Калибровка смещения выходного усилителя ЦАП12         |     |
| 19.2.6. Группировка нескольких модулей ЦАП12                  |     |
| 19.2.7. Прерывания ЦАП12                                      |     |
| 19.3. Регистры ЦАП12                                          | 365 |

#### К ЧИТАТЕЛЮ



Основанная в 1930 г., компания **Texas Instruments Incorporated** сегодня известна как мировой лидер в области цифровых с и г н а л ь н ы х

процессоров и технологий обработки аналоговых сигналов.

С момента создания в 1954 году компанией Техаѕ Instruments первого коммерческого транзистора, в 1958 году первой интегральной микросхемы, в 1971 г. первого однокристального микроконтроллера и за годы своего существования, компания оказала и продолжает оказывать существенное влияние на направления мирового развития электронной техники и технологии производства электронной аппаратуры.

Компания Texas Instruments на протяжении многих лет находится в пятёрке ведущих производителей электронных компонентов и создателей технологии обработки сигналов.

Рубеж 20 — 21 века — это эпоха бурного развития Интернета, и компания Техаѕ Instruments была, есть и старается оставаться лидером в области современных технологий связи. Компания Техаѕ Instruments инвестировала и продолжает инвестировать значительные средства в развитие

Интернет технологий, системы беспроводной связи, в такие новые быстрорастущие рынки как цифровые видеокамеры и цифровое аудио. Так, компания Texas Instruments инвестировала в исследования и разработку новых технологий 1 млрд. долл. США в 2002 г., 1,75 млрд. долл. США в 2004 г. превысит 2,1 млрд. долл. США. На предприятиях компании трудится в общей сложности 36 000 высококвалифицированных специалистов на всех континентах, за исключением Австралии и Антарктиды.

С создания компанией Техаѕ Instruments в 1982 г первого однокристального цифрового сигнального процессора началось триумфальное шествие технологии цифровой обработки аналоговых сигналов по земному шару. Ныне, почти каждый сотовый телефон или цифровой фотоаппарат, который Вы берёте в руки, каждое интернет-соединение, и даже каждая мелодия, льющаяся из радиоприёмника являются результатом работы цифровых сигнальных процессоров и аналоговых технологий компании Texas Instruments. Более 40% мирового объёма производимых цифровых сигнальных процессоров выпускается компанией Texas Instruments. Остальные 60% цифровых сигнальных процессоров производятся компаниями Analog Devices, Agere



Systems, Freescale Semiconductors, STMicroelectronics и рядом более мелких фирм.

В 1999 году компания Техаѕ Instruments начала производство семейства флэш-RISC 16-битных, программно/конструктивно совместимых сверхмалопотребляющих микроконтроллеров MSP430. За очень короткое время новый микроконтроллер стал поистинне «золотым камнем» в изделиях с батарейным питанием. Сегодня, мировую популярность микроконтроллеров семейства MSP430 трудно переоценить. Ни один из признанных мирововых лидеров в производстве микроконтроллеров не может предложить рынку изделие, способное конкурировать с MSP430 по соотношению цена/качество, уровню управления энергопотреблением, набору размещённых на кристалле узлов.

Благодаря своим уникальным качествам, микроконтроллеры серии MSP430 завоевали широчайшую популярность у разработчиков электронной техники. Однако эта популярность в нашей стране была бы еще более высокой, если бы вся обширная документация, выпущенная компанией Texas Instruments, была бы доступна на русском языке. Этой книгой мы начинаем серию публикаций, посвященных микроконтроллерам серии MSP430. На очереди выход первого сборника переводов Примеров применения (Application Reports), показавшихся нам наиболее интересными для отечественных инженеров, а также Руководство пользователя MSP430x4xx.

Ваши пожелания и замечания просим присылать по адресу: **E-mail: TI@compel.ru**Бренд-менеджер по продукции Texas Instruments

компании «Компэл» – Илья Фурман.

### Предисловие

**MSP430x1xxFamily** 





#### Введение

#### Об этом руководстве

В настоящем руководстве рассматриваются модули и периферийные устройства семейства микроконтроллеров MSP430x1xx. Представлен обобщенный обзор каждого модуля и периферийного устройства. Не все микроконтроллеры обладают полным набором функций и особенностей модулей и периферийных устройств, рассмотренных здесь. Кроме того, конкретная реализация модулей и периферии может различаться в разных устройствах семейства, либо они могут быть реализованы не в полном объеме. Назначение выводов, подключение источников внутренних сигналов и рабочие параметры отличаются от устройства к устройству. Пользователю необходимо изучить информацию по конкретному микроконтроллеру для выяснения подробностей его работы.

#### Дополнительная документация

Дополнительную информацию по рассматриваемой теме можно найти на сайте *http://www.ti.com/msp430*.

#### Предупреждение FCC

Это оборудование предназначено для тестирования только в лабораторной среде. Оно генерирует, использует и может излучать радиочастотную энергию, и не было протестировано на соответствие с ограничениями для вычислительных устройств, предусмотренными подразделом Ј раздела 15 правил FCC, разработанных для обеспечения разумной защиты от радиочастотной интерференции. Функционирование этого оборудования в других средах может вызвать взаимные помехи с системами радиокоммуникаций, из-за чего пользователь может понести расходы, связанные с необходимостью проведения каких-либо измерений для снижения помех.

#### Принятые обозначения

Примеры программ показаны особым шрифтом.

#### Глоссарий

| Сокращение | Значение                                                                 | Раздел с подробным<br>описанием                   |
|------------|--------------------------------------------------------------------------|---------------------------------------------------|
| ACLK       | Auxiliary Clock (вспомогательное тактирование)                           | «Модуль основного такти-<br>рования»              |
| ADC        | Analog-to-Digital Converter (аналого-цифровой преобразователь, АЦП)      |                                                   |
| BOR        | Brown-Out Reset (Сброс при пониженном питаю-<br>щем напряжении)          | «Системы сброса, прерыва-<br>ний и режимы работы» |
| BSL        | Bootstrap Loader (начальный загрузчик программной памяти или ОЗУ)        | www.ti.com/msp430                                 |
| CPU        | Central Processing Unit (центральное процессорное устройство, ЦПУ)       | «16-разрядное RISC CPU»                           |
| DAC        | Digital-to-Analog Converter (цифро-аналоговый преобразователь, ЦАП)      |                                                   |
| DCO        | Digitally Controlled Oscillator (осциллятор с циф-<br>ровым управлением) | «Модуль основного такти-<br>рования»              |
| dst        | Destination (Назначение)                                                 | «16-разрядное RISC CPU»                           |
| FLL        | Frequency Locked Loop (система автоматической подстройки частоты)        |                                                   |
| GIE        | General Interrupt Enable (общее разрешение прерываний)                   | «Системы сброса, прерыва-<br>ний и режимы работы» |
| INT (N/2)  | Integer portion of N/2 (целая часть N/2)                                 |                                                   |
| I/O        | Input/Output (вход / выход)                                              | «Цифровые входы/выходы»                           |
| ISR        | Interrupt Service Routine (процедура обработки прерывания)               |                                                   |
| LSB        | Least-Significant Bit (младший бит)                                      |                                                   |
| LSD        | Least-Significant Digit (младший разряд)                                 |                                                   |
| LPM        | Low-Power Mode (режим пониженного энерго-<br>потребления)                | «Системы сброса, прерыва-<br>ний и режимы работы» |
| MAB        | Memory Address Bus (адресная шина памяти)                                |                                                   |
| MCLK       | Master Clock (главное тактирование)                                      | «Модуль основного такти-<br>рования»              |
| MDB        | Memory Data Bus (шина данных памяти)                                     |                                                   |
| MSB        | Most-Significant Bit (старший бит)                                       |                                                   |
| MSD        | Most-Significant Digit (старший разряд)                                  |                                                   |
| NMI        | (Non)-Maskable Interrupt (немаскируемое прерывание)                      | «Системы сброса, прерыва-<br>ний и режимы работы» |
| PC         | Program Counter (программный счетчик)                                    | «16-разрядное RISC CPU»                           |
|            |                                                                          |                                                   |

Библиотека Компэла — 13



| Сокращение | Значение                                                        | Раздел с подробным<br>описанием                   |
|------------|-----------------------------------------------------------------|---------------------------------------------------|
| POR        | Power-On Reset (сброс при включении питания)                    | «Системы сброса, прерыва-<br>ний и режимы работы» |
| PUC        | Power-up clear (очистка при включении питания)                  | «Системы сброса, прерыва-<br>ний и режимы работы» |
| RAM        | Random Access Memory (оперативное запоминающее устройство, ОЗУ) |                                                   |
| SCG        | System Clock Generator (генератор системного тактирования)      | «Системы сброса, прерыва-<br>ний и режимы работы» |
| SFR        | Special Function Register (регистр специального назначения)     |                                                   |
| SMCLK      | Sub-System Master Clock (подсистема главного тактирования)      | «Модуль основного такти-<br>рования»              |
| SP         | Stack Pointer (указатель стека)                                 | «16-разрядное RISC CPU»                           |
| SR         | Status Register (регистр статуса)                               | «16-разрядное RISC CPU»                           |
| src        | Source (источник)                                               | «16-разрядное RISC CPU»                           |
| TOS        | Top-of-Stack (вершина стека)                                    | «16-разрядное RISC CPU»                           |
| WDT        | Watchdog Timer (сторожевой таймер)                              | «Сторожевой таймер»                               |

#### Соглашения в обозначениях состояния битов регистров

Каждый регистр показывается с ключом, означающим тип доступа к каждому индивидуальному биту и его исходное состояние:

#### Тип доступа к битам регистра и исходное состояние

| Ключ       | Тип доступа к биту                                                                  |  |  |
|------------|-------------------------------------------------------------------------------------|--|--|
| rw         | Чтение / запись                                                                     |  |  |
| r          | Только чтение                                                                       |  |  |
| r0         | Читается как «О»                                                                    |  |  |
| r1         | Читается как «1»                                                                    |  |  |
| w          | Только запись                                                                       |  |  |
| w0         | Записывается как «О»                                                                |  |  |
| w1         | Записывается как «1»                                                                |  |  |
| (w)        | Бит в регистре не реализован; запись 1 приводит к импульсу. Всегда читается как «О» |  |  |
| h0         | Очищается аппаратно                                                                 |  |  |
| h1         | Устанавливается аппаратно                                                           |  |  |
| -0, -1     | Состояние после сигнала РИС                                                         |  |  |
| -(0), -(1) | Состояние после сигнала POR                                                         |  |  |

# Введение

Раздел I.

**MSP430x1xxFamily** 





#### Введение

В этом разделе описывается архитектура MSP430.

#### 1.1. Архитектура

Микроконтроллеры семейства MSP430 содержат 16-разрядное RISC CPU, периферийные модули и гибкую систему тактирования, соединенные через фон Неймановскую общую адресную шину (MAB) памяти и шину памяти данных (MDB). Объединяя современное CPU с отображаемыми в памяти аналоговыми и цифровыми периферийными устройствами, семейство MSP430 предлагает решения для приложений со смешанными сигналами.

#### Семейство MSP430 обладает следующими ключевыми особенностями:

- Архитектура с ультранизким потреблением, увеличивающая время работы при питании от батарей:
  - для сохранности содержимого ОЗУ необходим ток не более 0,1 мкА;
  - модуль тактирования реального времени потребляет 0,8 мкА;
  - ток потребления при максимальной производительности составляет 250 мкА:
- Высококачественная аналоговая периферия для выполнения точных измерений:
  - встроенные модули 12-разрядного или 10-разрядного АЦП скоростью 200 ksps:
  - имеется температурный датчик и источник опорного напряжения VRef;
  - сдвоенный 12-разрядный ЦАП;
  - таймеры, управляемые компаратором для измерения резистивных элементов;
  - схема слежения (супервизор) за напряжением питания;
- 16-разрядное RISC CPU, допускающее новые приложения к фрагментам кода:
  - большой регистровый файл снимает проблему «узкого файлового горлышка»:
  - компактное ядро имеет пониженное энергопотребление и стоимость;
  - оптимизировано для современного высокоуровневого программирования:
  - набор команд состоит из 27 инструкций, поддерживается семь режимов адресации;
  - расширенные возможности векторных прерываний;

Раздел I. Введение

• Возможность внутрисхемного программирования Flash-памяти позволяет гибко изменять и обновлять программный код, производить регистрацию данных.

#### 1.2. Гибкая система тактирования

Система тактирования разработана специально для использования в приложениях с питанием от батарей. Вспомогательная низкочастотная система тактирования (ACLK) работает непосредственно от обычного 32 кГц часового кристалла. Модуль ACLK может использоваться в качестве фоновой системы реального времени с функцией самостоятельного «пробуждения». Интегрированный высокоскоростной осциллятор с цифровым управлением (DCO) может быть источником основного тактирования (MCLK) для ЦПУ и высокоскоростных периферийных устройств. Модуль DCO становится активным и стабильным менее чем через 6 мкС после запуска. Решения на основе архитектуры MSP430 позволяют эффективно использовать высокопроизводительное 16-разрядное RISC CPU в очень малые промежутки времени:

- низкочастотная вспомогательная система тактирования обеспечивает работу микроконтроллера в режиме ультранизкого потребления мощности;
- активизация основного высокоскоростного модуля тактирования позволяет выполнить быструю обработку сигналов.



**Рис. 1-1.** Архитектура MSP430

Библиотека Компэла — 17



#### 1.3. Встроенная эмуляция

Специальная встроенная логическая подсистема эмуляции находится непосредственно в устройстве и доступна через JTAG без использования дополнительных системных ресурсов.

#### Выгоды встроенной эмуляции состоят в следующем:

• возможна фоновая разработка и отладка на полной рабочей скорости выполнения программы;



Рис. 1-2. Карта памяти

- поддерживается использование контрольных точек и пошаговое выполнение программы;
- объект внутрисхемной разработки имеет те же характеристики, что и в конечном устройстве;
- сохраняется целостность смешанных сигналов, на которую не влияют помехи кабельной разводки.

#### 1.4. Адресное пространство

Семейство MSP430 имеет фон Ньюмановскую архитектуру с единым адресным пространством для регистров специального назначения (SFR), периРаздел I. Введение

ферии, ОЗУ и Flash-памяти программ, в соответствии с рис. 1.2. Конкретное распределение памяти можно узнать из справочных данных на интересующее устройство. Доступ к программному коду выполняется всегда по четным адресам. Данные могут быть доступны как байты или как слова.

Общий объем адресуемой памяти составляет 64 кБ, с учетом предполагаемого расширения.

#### 1.4.1. Flash-память программ

Начальный адрес Flash-памяти зависит от объема имеющейся памяти и различается для разных устройств. Конечный адрес Flash-памяти всегда OFFFFh. Flash- память может использоваться как для программного кода, так и для данных. Байты или слова таблиц данных могут сохраняться и использоваться непосредственно в Flash-памяти, что исключает необходимость копировать эти таблицы в ОЗУ перед дальнейшим использованием.

Таблица векторов прерываний занимает верхние 16 слов адресного пространства Flash-памяти, при этом вектор прерывания с наивысшим приоритетом находится в самом верхнем адресном слове Flash-памяти (OFFFEh).

#### 1.4.2. 03Y

ОЗУ начинается с адреса 0200h. Конечный адрес ОЗУ зависит от объема представленной памяти и различается для каждого конкретного устройства. ОЗУ может использоваться как для программного кода, так и для данных.

#### 1.4.3. Периферийные модули

Периферийные модули отображены в адресном пространстве. Адреса с 0100 до 01FFh зарезервированы для 16-разрядных периферийных модулей. Они будут доступны с помощью команд-слов. Если используются однобайтные команды, допустимы только четные адреса, при этом старший байт результата всегда будет содержать «0».

Адресное пространство с 010h по 0FFh зарезервировано для 8-разрядных периферийных модулей. Эти модули доступны с помощью однобайтных команд. Чтение байтов модулей с помощью команд-слов приведет к появлению в старшем байте непредсказуемого содержимого. Если в байт модуля будут записываться данные в виде слова, то в регистре периферийного модуля сохранится только младший байт этого слова, старший будет проигнорирован.

#### 1.4.4. Регистры специального назначения (SFRs)

Некоторые функции периферии конфигурируются в SFRs. Регистры специального назначения расположены в низших 16-ти байтах адресного пространства и организованы в виде байтов. Обращение к регистрам SFRs производится только с использованием однобайтных команд. Назначение отдельных

Библиотека Компэла — 19



битов регистров SFRs описано в техническом руководстве на каждое конкретное устройство.

#### 1.4.5. Организация памяти

Байты расположены в четных или нечетных адресах. Слова располагаются только в четных адресах, как показано на рис.1.3. При работе с командамисловами должны использоваться только четные адреса. Младший байт слова всегда расположен по четному адресу. Старший байт — в следующем нечетном адресе. Например, если слово данных расположено по адресу ххх4h, то младший байт слова данных будет иметь адрес ххх4h, а старший байт слова адрес ххх5h.



**Рис. 1-3.** Биты, байты и слова в памяти, организованной побайтно

20 Библиотека Компэла

# Системный сброс, прерывания и рабочие режимы

Раздел II.





#### Системный сброс, прерывания и рабочие режимы

Этот раздел описывает системный сброс, прерывания и рабочие режимы семейства MSP430x1xx.

#### 2.1. Системный сброс и инициализация

В схеме системного сброса, показанной на рис. 2.1 источниками сброса могут быть сигналы сброса при включении (POR) и очистки при включении



- £ Только для приборов с BOR
- # Только для приборов с вой # Только для приборов без BOR
- # только для приборов без вог § Только для приборов с SVS

3 толеко <del>для приооров с 2</del>72

**Рис. 2-1.** Схема сброса (POR) и очистки (PUC) при включении

(PUC). Различные события и исходные условия определяют, какой именно из этих сигналов будет сгенерирован.

Сигнал POR сбрасывает устройство. Он может быть сгенерирован в следующих трех случаях:

- включение устройства;
- появление сигнала низкого уровня на выводе RST/NMI, когда он сконфигурирован как вход сигнала «сброса»;
- низкий уровень питания при PORON = 1.

Сигнал PUC генерируется всегда при появлении сигнала POR, но сигнал POR не генерирует PUC. Следующие события приводят к появлению сигнала PUC:

- сигнал POR:
- срабатывание «сторожевого» таймера (только если сторожевой таймер активирован);

- произошло нарушение ключа безопасности «сторожевого» таймера;
- произошло нарушение ключа безопасности Flash-памяти.

#### 2.1.1. Сброс при включении питания (POR)

Когда напряжение Vcc повышается медленно, детектор POR удерживает сигнал POR в активном состоянии до тех пор, пока Vcc не превысит уровень V(POR), как показано на рис. 2.2. Когда питающее напряжение Vcc повышается быстрее задержки POR, сигнал POR удерживается в активном состоянии в течение времени t(POR\_DELAY) для корректной инициализации MSP430.



**Рис. 2-2.** Временные диаграммы сигнала POR

Если питающее напряжение циклически изменяется, его уровень должен упасть ниже значения V(min), чтобы гарантировано появился новый сигнал POR, когда напряжение восстановится снова. Если напряжение Vcc не падает ниже уровня V(min) в течение цикла или появляется кратковременная импульсная помеха, сигнал POR не генерируется и состояние после включения может быть некорректным. Точные параметры можно узнать из руководства по конкретному устройству.

#### 2.1.2. Сброс при пониженном напряжении питания (BOR)

Некоторые устройства имеют схему сброса при пониженном напряжении питания (см. соответствующие справочные данные), вместо схемы детектирования и задержки POR. Схема сброса при пониженном напряжении питания детектирует понижение питающего напряжения, например, напряжение, подаватектирует понижение питающего напряжения питающего напряжения питами пит

Библиотека Компэла — 23



емое или снимаемое с вывода Vcc. Схема сброса при пониженном напряжении сбрасывает устройство, вызывая появление POR-сигнала, когда напряжение прикладывается или снимается. Рабочие уровни показаны на рис. 2.3.



*Рис. 2-3.* Временные диаграммы схемы сброса при пониженном напряжении питания

Сигнал POR становится активным, когда напряжение Vcc достигает уровня Vcc(start). И остается активным до тех пор, пока Vcc не пересечет порог V(B\_IT+) и не закончится выдержка t(BOR). Адаптивная задержка t(BOR) бывает больше при медленном изменении Vcc. Гистерезис VHys(B\_IT-) введен, чтобы гарантировать, что питающее напряжение должно снизится ниже уровня V(B\_IT-), прежде чем схемой сброса будет сгенерирован другой сигнал POR.

Поскольку уровень  $V(B_IT-)$  значительно выше уровня V(min) схемы POR, система BOR обеспечивает сброс при сбоях в источнике питания, когда напряжение Vcc не падает ниже уровня V(min). Точные параметры можно узнать из руководства по конкретному устройству.

#### 2.1.3. Исходное состояние устройства после системного сброса

После снятия сигнала POR, MSP430 переходит в следующее состояние:

- Вывод RST/NMI конфигурируется как вход «сброса»
- Выводы ввода/вывода переключаются в режим ввода в соответствии с описанием в разделе «Цифровые входы/выходы»
- Другие периферийные модули и регистры инициализируются так, как описано в соответствующих разделах этого руководства

- Регистр статуса (SR) сбрасывается
- Сторожевой таймер активизируется в сторожевом режиме
- В программный счетчик загружается адрес, содержащийся в вектора сброса (OFFFEh). ЦПУ начинает выполнять команды с этого адреса.

#### Программная инициализация

После системного сброса пользовательское программное обеспечение должно инициализировать MSP430 в соответствии с требованиями конкретного приложения. Необходимо выполнить следующие действия:

- Инициализировать указатель стека SP (как правило, указывается вершина ОЗУ)
- Инициализировать сторожевой таймер в зависимости от требований приложения
- Сконфигурировать периферийные модули в зависимости от требований приложения

Дополнительно можно оценить состояние флагов сторожевого таймера, флэш-памяти и неисправности осциллятора для определения источника сброса.

#### 2.2. Прерывания

Приоритеты прерываний показаны на рис. 2.4. Приоритеты определяются порядком расположения модулей в соединяющей их цепи. Чем ближе модуль к ЦПУ/NMIRS, тем выше его приоритет.



**Рис. 2-4.** Приоритеты прерываний



#### Прерывания делятся на три типа:

- Системное (системный сброс)
- Немаскируемое (NMI)
- Маскируемое

#### 2.2.1. Немаскируемые прерывания

Немаскируемые прерывания NMI не маскируются общим битом разрешения прерываний (GIE), но могут управляться индивидуальными битами включения прерывания (ACCVIE, NMIIE, OFIE). Когда происходит немаскируемое прерывание NMI, все биты разрешения NMI-прерываний автоматически сбрасываются. Выполнение программы продолжается с адреса, содержащегося в векторе немаскируемого прерывания (OFFFCh). Программное обеспечение пользователя должно установить необходимые биты NMI-прерывания, чтобы оно было разрешено вновь. Блок-схема источников NMI-прерываний показана на рис. 2.5.

#### Немаскируемое прерывание NMI может быть вызвано тремя событиями:

- Появление фронта сигнала на выводе RST/NMI
- Появление неисправности осциллятора
- Нарушение доступа к флэш-памяти

#### Вывод Reset/NMI

При включении микроконтроллера вывод RST/NMI конфигурируется как вывод сброса. Его функциональное назначение определяется в регистре управления сторожевым таймером WDTCTL. Если вывод RST/NMI запрограммирован функцию сброса, ЦПУ будет находиться в состоянии сброса до тех пор, пока на этом выводе присутствует сигнал низкого уровня. После смены уровня на этом входе на лог.«1», ЦПУ начинает выполнять программу с команды, адрес которой хранится в векторе сброса (0FFFEh).

Если вывод RST/NMI сконфигурирован программой пользователя как вход вызова немаскируемого прерывания, фронт сигнала, выбранного битом WDTNMIES вызовет NMI-прерывание, если установлен бит NMIIE. Также будет установлен флаг NMIIFG.

#### Примечание:

Удержание вывода RST/NMI в состоянии лог.«0».

Когда вывод RST/NMI сконфигурирован в NMI-режиме, сигнал, вызывающий NMI-прерывание, не должен удерживаться на выводе RST/NMI в состоянии лог.«О». Если появится сигнал PUC от какого-либо источника, когда NMI-сигнал имеет низкий уровень, микроконтроллер будет сброшен, поскольку сигнал PUC изменит назначение вывода RST/NMI и он станет входом сигнала сброса.



**Рис. 2-5.** Блок-схема источников немаскируемого прерывания

#### Примечание:

Модификация WDTNMIES.

Когда выбран режим NMI и изменен бит WDTNMIES, появление NMI-прерывания определяется уровнем сигнала на выводе RST/NMI. Если бит выбора

Библиотека Компэла -



фронта NMI-сигнала изменен до выбора режима NMI, немаскируемое прерывание NMI не генерируется.

#### Нарушение доступа к Flash-памяти

Флаг ACCVIFG устанавливается, когда происходит нарушение доступа к Flash-памяти. Генерация NMI-прерывания при нарушении доступа к Flash-памяти происходит при установленном бите ACCVIE. Проверкой флага ACCVIFG в процедуре обработки NMI-прерывания можно определить, было ли вызвано прерывание нарушением доступа к Flash-памяти.

#### Неисправность осциллятора

Сигнал неисправности осциллятора позволяет предотвратить ошибки, связанные с неправильным функционированием осциллятора. Установкой бита ОFIE можно разрешить генерацию NMI-прерывания при неисправности осциллятора. С помощью флага OFIFG процедура обработки NMI-прерывания может проверить, было ли NMI-прерывание вызвано неисправностью осциллятора.

Сигнал неисправности осциллятора может быть вызван PUC-сигналом, поскольку он переводит осциллятор LFXT1 из режима HF в режим LF. Сигнал PUC также отключает осциллятор XT2.

#### Пример программы обработки немаскируемого прерывания NMI

NMI-прерывание имеет много возможных источников. NMI-прерывание автоматически сбрасывает биты разрешения прерываний NMIIE, OFIE и ACCVIE. Пользовательская процедура обработки NMI-прерывания сбрасывает флаги прерывания и включает биты разрешения прерываний в соответствии с требованиями приложения так, как показано на рис. 2.6.

#### Примечание:

Разрешение NMI-прерывания с помощью ACCVIE, NMIIE и OFIE

Установка битов разрешения NMI-прерывания ACCVIE, NMIIE и OFIE не должна производится в теле процедуры обработки NMI-прерывания, за исключением случая, когда это происходит непосредственно перед командой RETI. В противном случае могут появиться вложенные NMI-прерывания, что приведет к переполнению стека и дальнейшей непредсказуемой работе.

#### 2.2.2. Маскируемые прерывания

Маскируемые прерывания вызываются периферийными устройствами, имеющими возможность вызова прерываний, включая ситуацию переполнения сторожевого таймера в активном режиме. С помощью индивидуальных битов разрешения прерывания можно отключать источники прерываний как по

отдельности, так и все сразу с использованием общего бита разрешения всех прерываний (GIE) в регистре статуса (SR).



**Рис. 2-6.** Алгоритм процедуры обработки NMI-прерывания

Каждое конкретное периферийное прерывание будет рассмотрено в этом руководстве в разделе описания соответствующего периферийного устройства.

#### 2.2.3. Обработка прерывания

Если периферийное устройство запросило прерывание и включены биты общего разрешения прерываний GIE и индивидуальный бит разрешения прерывания от этого устройства, будет вызвана процедура обработки прерывания. Для вызова немаскируемого (NMI) прерывания достаточно установки только индивидуального бита разрешения прерывания.

29



#### Получение прерывания

Время задержки вызова прерывания составляет 6 машинных циклов, с момента приема запроса на прерывание и до начала выполнения первой команды процедуры обработки прерывания, как показано на рис. 2.7. Логика обработки запроса прерывания имеет следующую последовательность:

- 1) Любая текущая команда выполняется до конца;
- 2) Содержимое программного счетчика РС, указывающего на следующую команду, помещается в стек;



Рис. 2-7. Процесс прерывания

- 3) Содержимое регистра статуса SR помещается в стек;
- 4) Если поступило несколько прерываний во время выполнения последней команды, обрабатывается прерывание с наивысшим приоритетом, остальные ожидают обслуживания:
- 5) Автоматически сбрасывается флаг одного источника прерывания. Флаги запроса остальных прерываний остаются установленными в ожидании обслуживания программным обеспечением.
- 6) Регистр SR очищается, за исключением бита SCG0, остающегося неизменным. В результате прекращается работа в любом режиме пониженного энергопотребления;
- 7) Содержимое вектора прерывания загружается в РС и начинается выполнение процедуры обработки прерывания с загруженного адреса.

#### Возврат из прерывания

Подпрограмма обработки прерывания заканчивается такой командой:

**RETI** (возврат из подпрограммы обработки прерывания)

Для возврата из прерывания необходимо 5 машинных циклов, чтобы выполнить действия, показанные на рис. 2.8.

- 1) Восстанавливается из стека содержимое регистра SR. Становятся актуальными все предыдущие установки GIE, CPUOFF и пр., в не зависимости от установок, использовавшихся в процедуре обработке прерывания.
- 2) Восстанавливается из стека содержимое программного счетчика РС и начинается выполнение программы с того места, где она была прервана.



**Рис. 2-8.** Возврат из прерывания

#### Вложенные прерывания

Разрешаются вложенные прерывания, если бит GIE установлен во время выполнения процедуры обработки прерывания. Когда вложенные прерывания разрешены, любое прерывание, возникающее во время выполнения одной подпрограммы обработки прерывания, вызовет выполнение своей подпрограммы, несмотря на приоритеты прерываний.

#### 2.2.4. Векторы прерываний

Векторы прерываний и стартовые адреса расположены в адресном диапазоне с 0FFFFh по 0FFE0h, как показано в таблице 2.1. Вектор программируется пользователем с помощью указания 16-разрядного стартового адреса соответствующей процедуры обработки прерывания. Полный перечень векторов прерываний приводится в справочном руководстве каждого конкретного устройства.

| Источник<br>прерывания                                                                             | Флаг<br>прерывания         | Характер<br>прерывания                          | Адрес<br>слова | Приоритет        |
|----------------------------------------------------------------------------------------------------|----------------------------|-------------------------------------------------|----------------|------------------|
| Включение питания, внешний<br>сброс, сигнал сторожевого тайме-<br>ра, проверка пароля Flash-памяти | WDTIFG<br>KEYV             | Сброс                                           | 0FFFEh         | 15,<br>наивысший |
| NMI-прерывание, неисправность осциллятора, нарушение доступа к Flash-памяти                        | NMIIFG<br>OFIFG<br>ACCVIFG | Немаскируемое<br>Немаскируемое<br>Немаскируемое | 0FFFCh         | 14               |

Таблица 2.1. Источники прерываний, флаги и векторы



Таблица 2.1 (Окончание)

| Источник<br>прерывания   | Флаг<br>прерывания | Характер<br>прерывания | Адрес<br>слова | Приоритет    |
|--------------------------|--------------------|------------------------|----------------|--------------|
| Определяется устройством |                    |                        | 0FFFAh         | 13           |
| Определяется устройством |                    |                        | 0FFF8h         | 12           |
| Определяется устройством |                    |                        | 0FFF6h         | 11           |
| Сторожевой таймер        | WDTIFG             | Маскируемое            | 0FFF4h         | 10           |
| Определяется устройством |                    |                        | 0FFF2h         | 9            |
| Определяется устройством |                    |                        | 0FFF0h         | 8            |
| Определяется устройством |                    |                        | 0FFEEh         | 7            |
| Определяется устройством |                    |                        | 0FFECh         | 6            |
| Определяется устройством |                    |                        | 0FFEAh         | 5            |
| Определяется устройством |                    |                        | 0FFE8h         | 4            |
| Определяется устройством |                    |                        | 0FFE6h         | 3            |
| Определяется устройством |                    |                        | 0FFE4h         | 2            |
| Определяется устройством |                    |                        | 0FFE2h         | 1            |
| Определяется устройством |                    |                        | 0FFE0h         | 0,<br>низший |

В регистрах SFRs расположены биты доступа к некоторым модулям, биты разрешения прерываний и флаги прерываний. Регистры SFRs занимают начало адресного пространства и реализованы в однобайтном формате. Доступ к ним производится также с помощью однобайтных команд. Конфигурация регистров SFRs описывается индивидуально для каждого конкретного устройства.

#### 2.3. Режимы работы

Семейство MSP430 разработано для приложений с ультранизким потреблением мощности и имеет различные режимы работы, показанные на рис. 2.10.

#### Режимы работы учитывают три различные потребности:

- ультранизкое потребление
- скорость и пропускную способность
- минимизацию потребления тока конкретной периферией

Типичное потребление тока микроконтроллерами семейства MSP430 показано на рис. 2.9.

Режимы низкого энергопотребления 0-4 конфигурируются с помощью битов CPUOFF, OSCOFF, SCG0 и SCG1 в регистре статуса. Преимущество включения битов управления режимом CPUOFF, OSCOFF, SCG0 и SCG1 в состав регистра статуса SR состоит в том, что текущий режим работы может быть сохранен, путем помещения содержимого SR в стек во время работы процедуры обработки прерывания. Выполняемая программа возвращается к предыдущему режиму



**Рис. 2-9.** Типичное потребление тока устройствами 13х и 14х в зависимости от режима работы



**Рис. 2-10.** Режимы работы основной системы тактирования MSP430

Библиотека Компэла — 33



работы, если сохраненное содержимое регистра SR не было изменено процедурой обработки прерывания. Выполнение программы может продолжится в другом рабочем режиме, если процедура обработки прерывания изменит значение регистра SR в стеке. Обращение к битам управления режимом и стеку может производиться с помощью любой команды.

При изменении любого бита управления режимом, выбранный режим работы активизируется немедленно. При отключении любой системы тактирования, блокируются также периферийные устройства, работающие от этой системы. Периферийные устройства также могут отключаться с помощью соответствующих им индивидуальных управляющих регистров. Состояние всех выводов портов ввода/вывода и ячеек ОЗУ остается неизменным. «Пробуждение» возможно через все разрешенные прерывания.

| SCG1 | SCGO | OSCOFF | CPUOFF | Режим    | Состояние ЦПУ и систем<br>тактирования                                                                                                      |
|------|------|--------|--------|----------|---------------------------------------------------------------------------------------------------------------------------------------------|
| 0    | 0    | 0      | 0      | Активный | ЦПУ и все системы тактирования активны                                                                                                      |
| 0    | 0    | 0      | 1      | LPM0     | ЦПУ и MCLK отключены; SMCLK и ACLK активны                                                                                                  |
| 0    | 1    | 0      | 1      | LPM1     | ЦПУ, MCLK и DCO-осцил. отключены;DC генератор отключен, если DCO не используется для MCLK или SMCLK в активном режиме; SMCLK и ACLK активны |
| 1    | 0    | 0      | 1      | LPM2     | ЦПУ, MCLK, SMCLK и DCO-осцил.<br>отключены;DC генератор остается включенным; ACLK активно                                                   |
| 1    | 1    | 0      | 1      | LPM3     | ЦПУ, MCLK, SMCLK и DCO-осцил. отключены; DC отключен; ACLK активно                                                                          |
| 1    | 1    | 1      | 1      | LPM4     | ЦПУ и все системы тактирования отключены                                                                                                    |

#### 2.3.1. Вход и выход из режимов пониженного энергопотребления

Появление прерывания выводит микроконтроллер семейства MSP430 из любого режима пониженного энергопотребления.

Программный поток выглядит так:

- Вход в процедуру обработки прерывания:
  - Содержимое регистров PC и SR сохраняется в стеке;
  - Биты CPUOFF, SCG1 и OSCOFF автоматически сбрасываются;
- Параметры для возвращения из процедуры обработки прерывания:
  - Исходное содержимое регистра SR восстанавливается из стека, что приводит к возобновлению работы устройства в предыдущем режиме;
  - Биты регистра SR, сохраненного в стеке, могут быть модифицированы процедурой обработки прерывания, что приведет к переходу в другой рабочий режим после выполнения команды RETI.

```
:Пример входа в режим LPM0
 BIS #GIE+CPUOFF, SR
                                          :Вход в режим LPM0
                                          ;Программа останавлива-
                                          ется в этом месте
;Выход из режима LPMO по процедуре обработки прерывания
  BIC #CPUOFF, 0(SP)
                                          ;Выход и режим LPM0
                                          по команде RETI
;Пример входа в режим LPM3
 BIS #GIE+CPUOFF+SCG1+SCG0, SR
                                         ;Вход в режим LPM3
                                          ;Программа останавлива-
                                          ется в этом месте
;Выход из режима LPM3 по процедуре обработки прерывания
  BIC #CPUOFF+SCG1+SCG0,0(SP)
                                          ;Выход и режим LPM3
                                          по команле RETI
  RETI
```

#### «Растяжение» времени в режимах пониженного энергопотребления

Когда модуль DCO длительное время отключен при работе устройства в режиме пониженного энергопотребления, следует принимать во внимание его отрицательный температурный коэффициент. Если изменения температуры значительны, частота модуля DCO при включении после выхода из режима пониженного энергопотребления может сильно отличаться от исходной частоты и даже выходить за пределы заданного рабочего диапазона. Избежать этого можно, если устанавливать DCO на самое нижнее значение перед входом в режим пониженного энергопотребления на длительное время, когда температура может изменяться.

```
;Пример входа в режим LPM4 с низшими установками DCO
BIC #RSEL2+RSEL1+RSEL0,&BCSCTL1 ;Установка низших значений RSEL
BIS #GIE+CPUOFF+OSCOFF+SCG1+SCG0, SR ; Вход в режим LPM4; Останов программы;
;Процедура обработки прерывания
BIC #CPUOFF+OSCOFF+SCG1+SCG0, 0(SR) ;Выход в режим LPM4 по команде RETI
```

#### 2.4. Принципы создания приложений с низким энергопотреблением

Часто, наиболее важным фактором для снижения энергопотребления является использование системы тактирования MSP430 для увеличения времени пребывания микроконтроллера в режиме LPM3. Типичное потребление тока в этом режиме составляет менее 2 мкА при функционирующей схеме тактирования реального времени и активированной системе прерываний. Модуль ACLK использует часовый кристалл 32 кГц, а ЦПУ тактируется от DCO (выключенного в нормальном режиме), который имеет время «пробуждения» 6 мкС.

Библиотека Компэла — 35



- Использование прерываний, «пробуждающих» процессор и управляющий программный поток;
- Периферийные устройства должны включаться только при необходимости;
- Следует использовать интегрированные периферийные модули с низким энергопотреблением вместо функций, реализуемых программными методами. К примеру таймер А и таймер В могут автоматически генерировать сигнал ШИМ и делать захват внешней синхронизации без использования ресурсов ЦПУ;
- Вместо опроса флагов и длительных программных вычислений следует использовать рассчитываемое ветвление и быстрые таблицы преобразований;
- Нужно избегать частого вызова подпрограмм и функций, увеличивающих непроизводительные издержки;
- В длинных программных процедурах необходимо использовать однотактные регистры ЦПУ.

#### 2.5. Подключение неиспользуемых выводов

Правильное подключение всех неиспользуемых выводов приведено в таблице 2.2.

Таблица 2.2. Подключение неиспользуемых выводов

| Dunon                                 | 1                                    | Уоммонтории                                                                 |
|---------------------------------------|--------------------------------------|-----------------------------------------------------------------------------|
| Вывод                                 | Потенциал                            | Комментарии                                                                 |
| AV <sub>cc</sub>                      | DV <sub>cc</sub>                     |                                                                             |
| AV <sub>ss</sub>                      | DV <sub>ss</sub>                     |                                                                             |
| $V_{\text{REF+}}$                     | Свободный                            |                                                                             |
| Ve <sub>REF+</sub>                    | DV <sub>ss</sub>                     |                                                                             |
| V <sub>REF-</sub> /Ve <sub>REF-</sub> | DV <sub>ss</sub>                     |                                                                             |
| XIN                                   | DV <sub>ss</sub>                     |                                                                             |
| XOUT                                  | Свободный                            |                                                                             |
| XT2IN                                 | DV <sub>ss</sub>                     | Устройства 13x, 14x, 15x и 16x                                              |
| XT20UT                                | Свободный                            | Устройства 13x, 14x, 15x и 16x                                              |
| С Рх.0 по Рх.7                        | Свободный                            | Переключены к функции порта, направленного на вывод                         |
| RST/NMI                               | DV <sub>ss</sub> или V <sub>cc</sub> | «Подтягивающий» резистор 47 кОм с пони-<br>жающей емкостью 10 нФ            |
| Test/V <sub>PP</sub>                  | DV <sub>ss</sub>                     | Устройства P11x                                                             |
| Test                                  | DV <sub>ss</sub>                     | Притянутый к нулевому потенциалу через резистор 30К (микросхемы 11х1-серии) |
|                                       | Свободный                            | 11x1A, 11x2, 12x, 12x2 - серии                                              |
| TD0                                   | Свободный                            |                                                                             |
| TDI                                   | Свободный                            |                                                                             |
| TMS                                   | Свободный                            |                                                                             |
| TCK                                   | Свободный                            |                                                                             |

# 16-разрядное RISC CPU

Раздел III.

**MSP430x1xxFamily** 





# 16-разрядное RISC CPU

В этом разделе описывается ЦПУ MSP430, режимы адресации и набор команд.

# 3.1. Введение в ЦПУ

ЦПУ включает возможности, специально созданные для современных технологий программирования, таких как вычисляемое ветвление, обработка таблиц и использование языков высокого уровня, подобных языку С. ЦПУ может выполнять адресацию в полном адресном диапазоне без использования страниц памяти.

## ЦПУ обладает следующими возможностями:

- RISC-архитектура с 27 командами и 7 режимами адресации;
- Ортогональная архитектура, при которой каждая команда пригодна для каждого режима адресации;
- Полный доступ ко всем регистрам, включая программный счетчик, регистры статуса и указатель стека;
- Однотактные регистровые операции;
- Большой 16-разрядные регистровый файл, уменьшающий количество обращений к памяти:
- 16-разрядная адресная шина, обеспечивающая прямой доступ и ветвление во всем диапазоне памяти:
- 16-разрядная шина данных, позволяющая напрямую манипулировать параметрами шириной в слово;
- Генератор констант немедленно предоставляет шесть используемых наиболее часто значений, уменьшая размер кода;
- Прямой обмен между ячейками памяти без промежуточной записи в регистр:
- Команды и адресация в форматах «слово» и «байт». Блок-схема ЦПУ показана на рис. 3.1.

# 3.2. Регистры ЦПУ

ЦПУ включает шестнадцать 16-разрядных регистров. Регистры R0, R1, R2 и R3 имеют специальное назначение. Регистры с R4 по R15 являются рабочими регистрами общего назначения.

# 3.2.1. Программный счетчик (РС)

16-разрядный программный счетчик (PC/R0) указывает на следующую команду, которая будет выполняться. Каждая команда состоит из четного числа



Рис. 3-1. Блок-схема ЦПУ



байтов (два, четыре или шесть), поэтому РС инкрементируется соответственно. Команды доступа в адресном пространстве 64 кБайт выполняются к границам слов, поэтому РС выравнивается к четным адресам. На рис. 3.2 показана организация программного счетчика.



**Рис. 3-2.** Программный счетчик

Программный счетчик РС может быть адресован всеми командами и во всех адресных режимах. **Некоторые примеры:** 

```
MOV #LABEL, PC ;Переход к адресу с меткой LABEL
MOV LABEL, PC ;Переход к адресу, содержащемуся в переменной LABEL
MOV @R14, PC ;Косвенный переход по косвенному содер-
жимому R14
```

#### 3.2.2. Указатель стека (SP)

Указатель стека (SP/R1) используется ЦПУ для хранения адресов возврата из подпрограмм и прерываний. Стек основан на предекрементной постинкрементной схеме. Кроме того, указатель стека SP может использоваться со всеми командами и во всех адресных режимах. На рис. 3.3 показана организация SP. Указатель стека SP инициализируется в ОЗУ пользователем и выравнивается к четным адресам.



**Рис. 3-3.** Указатель стека

```
MOV 2(SP),R6 ;Элемент стека I2 в R6
MOV R7,0(SP) ;Перезапись в вершину стека (ТОS) содер-
жимого R7
PUSH #0123h ;Помещение числа 0123h на вершину стека
(ТОS)
POP R8 ;R8 = 0123h
```

Особенности использования «SP» в качестве аргумента команд PUSH и POP описаны и показаны на рис. 3.5.

40 Библиотека Компэла



Рис. 3-4. Использование стека



**Рис. 3-5.** Последовательность PUSH SP – POP SP

Указатель стека изменяется после выполнения команды PUSH SP.

Указатель стека не изменяется после команды POP SP. Команда POP SP помещает SP1 в указатель стека SP (SP2=SP1).

## 3.2.3. Регистр статуса (SR)

Регистр статуса (SR/R2), используемый как регистр источника или получателя, может адресоваться в регистровом режиме только с помощью командслов. Прочие комбинации режимов адресации используются для поддержки генератора констант. На рис. 3.6 показаны биты регистра статуса SR.



Рис. 3-6. Биты регистра статуса



В таблице 3.1 приведено описание битов регистра статуса.

Таблица 3.1. Описание битов регистра статуса

| Бит    |                                                                                                                                                                                                                                                                                                                 | Описание                                                                                                                                                  |  |  |  |  |  |
|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
|        | Бит переполнения.<br>Этот бит устанавливается, если результат арифметической операции имеет пере-<br>полнение в области знаковых переменных.                                                                                                                                                                    |                                                                                                                                                           |  |  |  |  |  |
| V      | АDD ( . B) , Положительный + Положительный = Отрицательный Отрицательный + Отрицательный в противном случае сбрасывается                                                                                                                                                                                        |                                                                                                                                                           |  |  |  |  |  |
|        | SUB(.B),<br>SUBC(.B),<br>CMP(.B)                                                                                                                                                                                                                                                                                | Устанавливается, когда:<br>Положительный – Отрицательный = Отрицательный<br>Отрицательный – Положительный = Позитивный<br>в противном случае сбрасывается |  |  |  |  |  |
| SCG1   |                                                                                                                                                                                                                                                                                                                 | овый генератор 1.<br>становлен, SMCLK выключен.                                                                                                           |  |  |  |  |  |
| SCGO   | Системный тактовый генератор 0.<br>Когда этот бит установлен, генератор DCO выключен, если DCOCLK не используется<br>для MCLK или SMCLK.                                                                                                                                                                        |                                                                                                                                                           |  |  |  |  |  |
| OSCOFF | Выключение осциллятора.<br>Когда этот бит установлен, осциллятор LFXT1, использующий кристалл, выключен,<br>если LFXT1CLK не используется для MCLK или SMCLK.                                                                                                                                                   |                                                                                                                                                           |  |  |  |  |  |
| CPUOFF | Выключение ЦПУ.<br>Когда этот бит установлен, ЦПУ выключено.                                                                                                                                                                                                                                                    |                                                                                                                                                           |  |  |  |  |  |
| GIE    | Общий бит разрешения прерываний.<br>Когда этот бит установлен, маскируемые прерывания разрешены. Когда сброшен,<br>все маскируемые прерывания запрещены.                                                                                                                                                        |                                                                                                                                                           |  |  |  |  |  |
| N      | Бит отрицательного результата. Этот бит устанавливается, когда результат операции с байтом или словом отрицательный и сбрасывается, когда результат не отрицательный. Операции со словами: N устанавливается по значению бита 15 результата Операции с байтами: N устанавливается по значению бита 7 результата |                                                                                                                                                           |  |  |  |  |  |
| Z      |                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                           |  |  |  |  |  |
| С      |                                                                                                                                                                                                                                                                                                                 | вливается, когда результат операции с байтом или словом имеет<br>ается, когда переноса нет.                                                               |  |  |  |  |  |

#### 3.2.4. Регистры генератора констант CG1 и CG2

Шесть обычно используемых констант генерируются с помощью регистров R2 и R3 генератора констант, что исключает необходимость использования дополнительного 16-разрядного слова в программном коде. Константы выбираются путем изменения режима адресации (As) регистра-источника, в соответствии с таблицей 3.2.

| Регистр | As | Константа | Комментарий                              |
|---------|----|-----------|------------------------------------------|
| R2      | 00 |           | Регистровый режим                        |
| R2      | 01 | (0)       | Режим абсолютной (безусловной) адресации |
| R2      | 10 | 00004h    | +4, побитовая обработка                  |
| R2      | 11 | 00008h    | +8, побитовая обработка                  |
| R3      | 00 | 00000h    | 0, обработка по словам                   |
| R3      | 01 | 00001h    | +1                                       |
| R3      | 10 | 00002h    | +2, побитовая обработка                  |
| R3      | 11 | 0FFFFh    | -1, обработка по словам                  |

Таблица 3.2. Значения генераторов констант CG1, CG2

## Генератор констант обладает следующими преимуществами:

- Не требуются особые команды
- Код не содержит дополнительного слова для шести констант
- Не требуется код (команда) доступа к памяти для получения константы

Ассемблер автоматически использует генератор констант, если одна из шести констант используется как непосредственный исходный операнд. При использовании регистров R2 и R3 в режиме генерации констант, адресация к ним не может быть явной — они действуют только как регистры-источники.

# Генератор команд – расширенная система команд

Набор RISC-команд семейства MSP430 состоит только из 27 команд. Однако, генератор констант позволяет поддерживать MSP430-ассемблеру 24 дополнительные эмулированные команды. К примеру, команда с одним операндом:

CLR dst

эмулируется командой с двумя операндами такой же длины:

MOV R3, dst

где #0 замещается ассемблером, а R3 используется в режиме As=00 Команда INC dst замещается командой ADD 0 (R3), dst



#### 3.2.5. Регистры общего назначения R4-R15

Двенадцать регистров с R4 по R15 являются регистрами общего назначения. Все эти регистры могут быть использованы в качестве регистров данных, указателей адресов или индексных значений и доступны с помощью команд работы с байтами или словами, как показано на рис. 3.7.



Рис. 3-7. Операции регистр-байт/байт-регистр

| Пример операции регистр-байт | Пример операции байт-регистр     |
|------------------------------|----------------------------------|
| R5=0A28Fh                    | R5=01202Fh                       |
| R6=0203h                     | R6=0223h                         |
| Mem (0203h) =012h            | Mem (0223h) =05Fh                |
| ADD.B                        | ADD.B                            |
| R5,0(R6)                     | @R6,R5                           |
| 08Fh                         | 05Fh                             |
| +012h                        | +002h                            |
| OA1h                         | 00061h                           |
| Mem(0203h)=0A1h              | R5=00061h                        |
| C=0 , $Z=0$ , $N=1$          | C=0 , $Z=0$ , $N=0$              |
| (младший байт                | (адресуемый байт)+(младший байт  |
| регистра)+(адресуемый байт)  | регистра)                        |
| ->(адресуемый байт)          | ->(младший байт регистра, ноль в |
|                              | старшем байте)                   |

# 3.3. Режимы адресации

Семь режимов адресации для операнда источника и четыре режима адресации для операнда назначения могут адресовать полное адресное пространство без исключений. В таблице 3.3 приводится конфигурация битов для режимов As (источник) и Ad (назначение).

Таблица 3.3 Режимы адресации операндов источника/получателя

| As/Ad  | Режим адресации   | Синтаксис | Описание                                                           |
|--------|-------------------|-----------|--------------------------------------------------------------------|
| 00/0   | Регистровый режим | Rn        | Содержимое регистра является операндом                             |
| 01 / 1 | Индексный режим   | X(Rn)     | Значение (Rn+X) указывает на операнд. X сохранен в следующем слове |

44 Библиотека Компэла

Таблица 3.3 (Окончание)

| As/Ad  | Режим адресации                      | Синтаксис | Описание                                                                                                                                       |
|--------|--------------------------------------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------|
| 01 / 1 | Символьный режим                     | ADDR      | Значение (PC+X) указывает на операнд. X сохранен в следующем слове. Использован индексный режим X(PC)                                          |
| 01 / 1 | Абсолютный (безу-<br>словный) режим  | &ADDR     | Слово, следующее за командой, содержит<br>абсолютный адрес. Х сохранен в следующем<br>слове. Использован индексный режим X(SR)                 |
| 10/-   | Косвенный регистро-<br>вый режим     | @Rn       | Содержимое Rn использовано как указатель на операнд                                                                                            |
| 11/-   | Косвенный автоин-<br>кремент         | @Rn+      | Содержимое Rn использовано как указатель на операнд. Содержимое Rn впоследствии увеличивается на 1 для байтовых команд и на 2 для команд-слов. |
| 11 / - | Прямой (непосред-<br>ственный) режим | #N        | Слово, следующее за командой, содержит<br>непосредственную константу N. Использован<br>косвенный автоинкрементный режим @PC+                   |

Семь упомянутых способов адресации подробно рассматриваются в следующих разделах. В большинстве примеров показаны схожие режимы адресации для источника и получателя, но в команде возможны любые правильные комбинации способов адресации источника и получателя.

#### Примечание: использование меток EDE и TONI

Везде в документации по семейству MSP430 используются универсальные метки EDE и TONI. Они являются только метками, не имеющими никакого специального назначения.

#### 3.3.1. Регистровый режим

Библиотека Компала -

Регистровый режим описан в таблице 3.4.

Таблица 3.4. Описание регистрового режима

45

| Tau                                                                                                                                           | лінца о.н. Описапис рсі истрової о режина |
|-----------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|
| Код ассемблера                                                                                                                                | Содержимое ПЗУ                            |
| MOV R10,R11                                                                                                                                   | MOV R10, R11                              |
| Длина: Одно или два слова<br>Операция: Пересылка содержимого R10 в R11.<br>Комментарий: Действительно для источника и<br>Пример: MOV R10, R11 | ** *                                      |
| До                                                                                                                                            | После                                     |
| R10 0A023h                                                                                                                                    | R10 0A023h                                |
| R11 OFA15h                                                                                                                                    | R11 0A023h                                |
| PC PC <sub>old</sub>                                                                                                                          | PC PC <sub>old</sub> +2                   |



## Примечание: данные в регистрах

Данные в регистре могут быть доступны с помощью байтовых команд или команд-слов. Если используются байтовые команды, старший байт всегда будет содержать в результате «О». Биты статуса обрабатываются согласно результату байтовой команды.

# 3.3.2. Индексный режим

Индексный режим описан в таблице 3.5.

Таблица 3.5. Описание индексного режима

|                                                                                                                                                                                                                                                                                                                                           | <del>-</del>             |  |  |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|--|--|--|--|
| Код ассемблера                                                                                                                                                                                                                                                                                                                            | Содержимое ПЗУ           |  |  |  |  |
| MOV 2 (R5), 6 (R6)                                                                                                                                                                                                                                                                                                                        | MOV X(R5), Y(R6) X=2 Y=6 |  |  |  |  |
| Длина: Два или три слова                                                                                                                                                                                                                                                                                                                  |                          |  |  |  |  |
| Операция: Пересылка содержимого с исходного адреса (равного сумме содержимого R5 + 2) по адресу назначения (содержимое R6 + 6). Регистры источника и получателя (R5 и R6) не изменяются. В индексном режиме программный счетчик автоматически инкрементируется таким образом, что выполнение программы продолжается со следующей команды. |                          |  |  |  |  |
| Комментарий: Действительно для источника и получателя                                                                                                                                                                                                                                                                                     |                          |  |  |  |  |
| Пример: MOV 2 (R5), 6 (R6):                                                                                                                                                                                                                                                                                                               |                          |  |  |  |  |

| До: Адресное пространство |        | Регистр | Регистр После: Адресное пространство |   | ı      |        | Регистр |    |        |
|---------------------------|--------|---------|--------------------------------------|---|--------|--------|---------|----|--------|
|                           |        |         |                                      | _ |        | 0xxxxh | PC      |    |        |
| 0FF16h                    | 00006h | R5      | 01080h                               |   | 0FF16h | 00006h |         | R5 | 01080h |
| 0FF14h                    | 00002h | R6      | 0108Ch                               |   | 0FF14h | 00002h |         | R6 | 0108Ch |
| 0FF12h                    | 04596h | PC      |                                      | _ | 0FF12h | 04596h |         |    |        |
|                           |        |         |                                      |   |        |        |         |    |        |
|                           |        |         | 0108Ch                               |   |        |        |         |    |        |
| 01094h                    | 0xxxxh | _       | +0006h                               | _ | 01094h | 0xxxxh |         |    |        |
| 01092h                    | 05555h |         | 01092h                               |   | 01092h | 01234h |         |    |        |
| 01090h                    | 0xxxxh |         |                                      |   | 01090h | 0xxxxh |         |    |        |
|                           |        |         |                                      |   |        |        |         |    |        |
|                           |        |         | 01080h                               |   |        |        |         |    |        |
| 01084h                    | 0xxxxh | ] _     | +0002h                               | _ | 01084h | 0xxxxh |         |    |        |
| 01082h                    | 01234h |         | 01082h                               |   | 01082h | 01234h |         |    |        |
| 01080h                    | 0xxxxh |         |                                      |   | 01080h | 0xxxxh |         |    |        |
|                           |        | 1       |                                      |   |        |        |         |    |        |

## 3.3.3. Символьный режим

Символьный режим описан в таблице 3.6.

Таблица 3.6. Описание символьного режима.

| Код ассемблера | Содержимое ПЗУ                        |  |  |
|----------------|---------------------------------------|--|--|
| MOV EDE, TONI  | MOV X(PC), Y(PC)<br>X=EDE-PCY=TONI-PC |  |  |
|                |                                       |  |  |

Длина: Два или три слова

Операция: Пересылка содержимого с исходного адреса EDE (равного сумме содержимого PC + X) по адресу назначения TONI (содержимое PC + Y). Слова после команды содержат разницу между PC и адресами источника или получателя соответственно. Ассемблер автоматически вычисляет и вставляет смещения X и Y. В символьном режиме программный счетчик автоматически инкрементируется так, что выполнение программы продолжается со следующей команды.

Комментарий: действительно для источника и получателя

 $\ensuremath{\mathsf{\Pi}\mathsf{p}\mathsf{u}\mathsf{m}\mathsf{e}\mathsf{p}}$ :MOV EDE, TONI ; Адрес источника EDE=0F016h ; Адрес получателя  $\ensuremath{\mathsf{TONI}}=01114\ensuremath{\mathsf{h}}$ 

| До:    | Адресное<br>пространство | Регистр | После:<br>Регистр |        | Регистр |
|--------|--------------------------|---------|-------------------|--------|---------|
|        |                          |         |                   | 0xxxxh | PC      |
| 0FF16h | 011FEh                   |         | 0FF16h            | 011FEh |         |
| 0FF14h | 0F102h                   |         | 0FF14h            | 0F102h |         |
| 0FF12h | 04090h                   | PC      | 0FF12h            | 04090h |         |
|        |                          |         |                   |        |         |
|        |                          | 0FF14h  |                   |        |         |
| 0F018h | 0xxxxh                   | +0F102h | 0F018h            | 0xxxxh |         |
| 0F016h | 0A123h                   | 0F016h  | 0F016h            | 0A123h |         |
| 0F014h | 0xxxxh                   |         | 0F014h            | 0xxxxh |         |
|        |                          |         |                   |        |         |
|        |                          | 0FF16h  |                   |        |         |
| 01116h | 0xxxxh                   | +011FEh | 01116h            | 0xxxxh |         |
| 01114h | 05555h                   | 01114h  | 01114h            | 0A123h |         |
| 01112h | 0xxxxh                   |         | 01112h            | 0xxxxh |         |
|        |                          |         |                   |        |         |



#### 3.3.4. Абсолютный режим

Абсолютный режим описан в таблице 3.7.

Код ассемблера

Таблица 3.7. Описание абсолютного режима

Содержимое ПЗУ

| MOV &EDE, &TONI                                                                                                                                                                                                                                                                                  | MOV X(0), Y(0) X=EDEY=TONI |  |  |  |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|--|--|--|--|--|
| Длина: Два или три слова                                                                                                                                                                                                                                                                         |                            |  |  |  |  |  |
| Операция: Пересылка содержимого с исходного адреса EDE по адресу назначения TONI. Слова после команды содержат абсолютные адреса источника и получателя. В абсолютном режиме программный счетчик автоматически инкрементируется так, что выполнение программы продолжается со следующей команды. |                            |  |  |  |  |  |
| Комментарий: Действительно для источника и по                                                                                                                                                                                                                                                    | олучателя                  |  |  |  |  |  |

 $\mbox{\sc II}$  MoV &EDE, &TONI ; Адрес источника EDE=0F016h ; Адрес получателя  $\mbox{\sc TONI}=01114\mbox{\sc h}$ 

| До:    | Адресное<br>пространство | Регистр | До:    | Адресное<br>пространство | Регистр |
|--------|--------------------------|---------|--------|--------------------------|---------|
|        |                          |         |        | 0xxxxh                   | PC      |
| 0FF16h | 01114h                   |         | 0FF16h | 01114h                   |         |
| 0FF14h | 0F016h                   |         | 0FF14h | 0F016h                   |         |
| 0FF12h | 04292h                   | PC      | 0FF12h | 04292h                   |         |
|        |                          |         |        |                          |         |
|        |                          |         |        |                          |         |
| 0F018h | 0xxxxh                   |         | 0F018h | 0xxxxh                   |         |
| 0F016h | 0A123h                   |         | 0F016h | 0A123h                   |         |
| 0F014h | 0xxxxh                   |         | 0F014h | 0xxxxh                   |         |
|        |                          |         |        |                          |         |
|        |                          |         |        |                          |         |
| 01116h | 0xxxxh                   |         | 01116h | 0xxxxh                   |         |
| 01114h | 01234h                   |         | 01114h | 0A123h                   |         |
| 01112h | 0xxxxh                   |         | 01112h | 0xxxxh                   |         |
|        |                          |         |        |                          |         |

Этот режим адресации предназначен главным образом для аппаратных периферийных модулей, расположенных по абсолютным, фиксированным адресам. Они адресуются в абсолютном режиме, что гарантирует переносимость программы (например, при написании позиционно-независимого, переносимого кода).

# 3.3.5. Косвенный регистровый режим

Косвенный регистровый режим описан в таблице 3.8.

Таблица 3.8. Описание косвенного режима

| Код ассемблера                                                                                                                                | Содержимое ПЗУ |  |  |  |  |  |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------|----------------|--|--|--|--|--|--|
| MOV @R10, 0(R11) MOV @R10, 0(R11)                                                                                                             |                |  |  |  |  |  |  |
| Длина: Одно или два слова                                                                                                                     |                |  |  |  |  |  |  |
| <b>Операция:</b> Пересылка содержимого с исходного адреса (содержится в R10) по адресу назначения (содержится в R11). Регистры не изменяются. |                |  |  |  |  |  |  |
| <b>Комментарий:</b> Действительно только для операнда источника. В качестве операнда получателя подставляется 0(Rd)                           |                |  |  |  |  |  |  |
| NDUMED: MOV.B @R10. 0 (R11)                                                                                                                   |                |  |  |  |  |  |  |

| До:    | Адресное<br>пространство | ı      | Регистр | После: | Адресное<br>пространство | 1   | Регистр |
|--------|--------------------------|--------|---------|--------|--------------------------|-----|---------|
|        | 0xxxxh                   |        |         |        | 0xxxxh                   | PC  |         |
| 0FF16h | 0000h                    | R10    | 0FA33h  | 0FF16h | 0000h                    | R10 | 0FA33h  |
| 0FF14h | 04AEBh                   | PC R11 | 002A7h  | 0FF14h | 04AEBh                   | R11 | 002A7h  |
| 0FF12h | 0xxxxh                   |        |         | 0FF12h | 0xxxxh                   |     |         |
|        |                          |        |         |        |                          |     |         |
|        | 1                        |        |         |        |                          |     |         |
| 0FA34h | 0xxxxh                   |        |         | 0FA34h | 0xxxxh                   |     |         |
| 0FA32h | 05BC1h                   |        |         | 0FA32h | 05BC1h                   |     |         |
| 0FA30h | 0xxxxh                   |        |         | 0FA30h | 0xxxxh                   |     |         |
|        |                          |        |         |        |                          |     |         |
|        | I                        | 1      |         |        | 1                        | I   |         |
| 002A8h | 0xxh                     |        |         | 002A8h | 0xxh                     |     |         |
| 002A7h | 012h                     |        |         | 002A7h | 05Bh                     |     |         |
| 002A6h | 0xxh                     |        |         | 002A6h | 0xxh                     |     |         |
|        |                          |        |         |        |                          |     |         |



# 3.3.6. Косвенный автоинкрементный режим

Косвенный автоинкрементный режим описан в таблице 3.9.

Таблица 3.9. Описание косвенного автоинкрементного режима

| код ассемолера                                                                                                                                                                                                                                                                                                          | Содержимое нзу    |  |  |  |  |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--|--|--|--|--|--|
| MOV @R10+, 0(R11)                                                                                                                                                                                                                                                                                                       | MOV @R10+, 0(R11) |  |  |  |  |  |  |
| Длина: Одно или два слова                                                                                                                                                                                                                                                                                               |                   |  |  |  |  |  |  |
| Операция: Пересылка содержимого с исходного адреса (содержится в R10) по адресу назначения (содержится в R11). Регистр R10 инкрементируется после выборки на 1 для байтовых операций или на 2 для команд-слов, таким образом указывается следующий адрес без дополнительных действий. Это полезно для обработки таблиц. |                   |  |  |  |  |  |  |
| Комментарий: Действительно только для операнда источника. В качестве операнда получателя                                                                                                                                                                                                                                |                   |  |  |  |  |  |  |

**Комментарии**: Деиствительно только для операнда источника. В качестве операнда получателя подставляется 0(Rd) плюс вторая команда INCD Rd.

**Пример:** MOV.B @R10+, 0(R11)

| До:    | Адресное<br>пространство | Регистр<br>о |     |        | После: | Адресное<br>пространство | Регистр |        |
|--------|--------------------------|--------------|-----|--------|--------|--------------------------|---------|--------|
|        | Overende                 |              |     |        |        | Oranach                  | PC      |        |
| 0FF18h | 0xxxxh                   |              | 5.0 |        | 0FF18h | 0xxxxh                   |         |        |
| 0FF16h | 00000h                   |              | R10 | 0FA32h | 0FF16h | 00000h                   | R10     | 0FA34h |
| 0FF14h | 04ABBh                   | PC           | R11 | 010A8h | 0FF14h | 04ABBh                   | R11     | 010A8h |
| 0FF12h | 0xxxxh                   |              |     |        | 0FF12h | 0xxxxh                   |         |        |
|        |                          |              |     |        |        |                          |         |        |
|        |                          |              |     |        |        |                          |         |        |
| 0FA34h | 0xxxxh                   |              |     |        | 0FA34h | 0xxxxh                   |         |        |
| 0FA32h | 05BC1h                   |              |     |        | 0FA32h | 05BC1h                   |         |        |
| 0FA30h | 0xxxxh                   |              |     |        | 0FA30h | 0xxxxh                   |         |        |
|        |                          |              |     |        |        |                          |         |        |
|        |                          |              |     |        |        |                          |         |        |
| 010AAh | 0xxxxh                   |              |     |        | 010AAh | 0xxxxh                   |         |        |
| 010A8h | 01234h                   |              |     |        | 010A8h | 05BC1h                   |         |        |
| 010A6h | 0xxxxh                   |              |     |        | 010A6h | 0xxxxh                   |         |        |
|        |                          |              |     |        |        |                          |         |        |

Автоинкремент содержимого регистра происходит после выборки операнда. Этот процесс показан на рис. 3.8.

50 Библиотека Компэла

51



Рис. 3-8. Операция выборки операнда

## 3.3.7. Прямой режим

Прямой (непосредственный) режим описан в таблице 3.10.

Таблица 3.10. Описание прямого режима

| Код ассемблера | Содержимое ПЗУ             |  |  |  |  |  |
|----------------|----------------------------|--|--|--|--|--|
| MOV #45h, TONI | MOV @PC+, X(PC)45X=TONI-PC |  |  |  |  |  |

**Длина**: Два или три слова. На одно слово меньше, если может использоваться константа генераторов CG1 или CG2.

**Операция:** Пересылка непосредственной константы 45h, находящейся в слове, следующем за командой, по адресу назначения TONI. Когда происходит выборка источника, программный счетчик указывает на слово, следующее за командой, и выполняется пересылка содержимого по назначению.

Комментарий: Действительно только для операнда источника

Пример: MOV #45h, TONI

| До:    | Адресное<br>пространство | ı  | Регистр |        | Адресное<br>пространство | Регистр |
|--------|--------------------------|----|---------|--------|--------------------------|---------|
|        |                          |    |         | 0FF18h | 0xxxxh                   | PC      |
| 0FF16h | 01192h                   |    |         | 0FF16h | 01192h                   |         |
| 0FF14h | 00045h                   |    |         | 0FF14h | 00045h                   |         |
| 0FF12h | 040B0h                   | PC |         | 0FF12h | 040B0h                   |         |
|        | <br>                     |    | 0FF16h  |        | <br>                     |         |
| 010AAh | 0xxxxh                   |    | +01192h | 010AAh | 0xxxxh                   |         |
| 010A8h | 01234h                   |    | 010A8h  | 010A8h | 00045h                   |         |
| 010A6h | 0xxxxh                   |    |         | 010A6h | 0xxxxh                   |         |
|        |                          |    |         |        |                          |         |



# 3.4. Набор команд

Полный набор команд семейства MSP430 содержит 27 команд ядра и 24 эмулированные команды. Команды ядра — это команды, имеющие уникальный код операции, декодируемый ЦПУ. Эмулированные команды представляют собой инструкции, облегчающие чтение и написание кода, но не имеющие собственного кода операции, поэтому ассемблер автоматически меняет их на эквивалентные команды ядра. Использование эмулированных команд не приводит к увеличению объема кода или снижению производительности.

#### Существует три формата команд ядра:

- С двойным операндом
- С одиночным операндом
- Команды перехода

Все команды с одним и двумя операндами могут быть командами для работы с байтами или командами для работы со словами, используя, соответственно, расширения «.В» или «.W». Байтовые команды используются для доступа к данным байта или к байту периферийного устройства. Команды-слова используются для доступа к данным слова или к слову периферийного устройства. Если никакое расширение не используется, команда является командой-словом.

Источник и получатель в команде определяются следующими полями:

| src   | Операнд источника определяется As и S-reg                                  |
|-------|----------------------------------------------------------------------------|
| dst   | Операнд получателя определяется Ad D-reg                                   |
| As    | Адресные биты, задающие режим адресации, используемые для источника (src)  |
| S-reg | Рабочий регистр, используемый в качестве источника (src)                   |
| Ad    | Адресные биты, задающие режим адресации, используемые для получателя (dst) |
| D-reg | Рабочий регистр, используемый в качестве получателя (dst)                  |
| B/W   | Операция с байтом или словом:                                              |
|       | 0: операция со словом                                                      |
|       | 1: операция с байтом                                                       |
|       |                                                                            |

#### Примечание: адрес получателя

Адрес получателя действителен в любом месте карты распределения памяти. Однако, при использовании команды, изменяющей содержимое получателя, пользователь должен быть уверен, что по адресу назначения можно производить запись. К примеру, маскированное ПЗУ имеет правильный адрес назначения, но его содержимое не может модифицироваться, поэтому команда изменения его содержимого не будет правильно выполнена.

#### Примечание: использование меток EDE и TONI

Везде в документации по семейству MSP430 используются универсальные метки EDE и TONI. Они являются только метками, не имеющими никакого специального назначения.

#### 3.4.1. Команды с двойным операндом (Формат I)

На рис. 9 показана структура формата команды с двойным операндом.



*Рис. 3-9.* Формат команды с двойным операндом

В таблице 3.11 приведено описание и перечень команд с двойным операндом.

|           |                  | таолица эл т. команды с двоин                | ווווע        | UIIC | pan | цот |  |  |
|-----------|------------------|----------------------------------------------|--------------|------|-----|-----|--|--|
| N/1       | 0 Dec D Dec      | 0                                            | Биты статуса |      |     |     |  |  |
| Мнемоника | S-Reg, D-Reg     | Операция                                     | ٧            | N    | Z   | C   |  |  |
| MOV(.B)   | src,dst          | src → dst                                    | -            | -    | -   | -   |  |  |
| ADD(.B)   | src,dst          | $src + dst \rightarrow dst$                  | *            | *    | *   | *   |  |  |
| ADDC (.B) | src,dst          | $src + dst + C \rightarrow dst$              | *            | *    | *   | *   |  |  |
| SUB(.B)   | src,dst          | $dst + .not.src + 1 \rightarrow dst$         | *            | *    | *   | *   |  |  |
| SUBC (.B) | src,dst          | $dst + .not.src + C \rightarrow dst$         | *            | *    | *   | *   |  |  |
| CMP(.B)   | src,dst          | dst - src                                    | *            | *    | *   | *   |  |  |
| DADD (.B) | src,dst          | $src + dst + C \rightarrow dst (десятичное)$ | *            | *    | *   | *   |  |  |
| BIT(.B)   | src,dst          | src .and. dst                                | 0            | *    | *   | *   |  |  |
| BIC(.B)   | src,dst          | .not.src .and. dst $ ightarrow$ dst          | -            | -    | -   | -   |  |  |
| BIS(.B)   | src,dst          | src .or. dst $ ightarrow$ dst                | -            | -    | -   | -   |  |  |
| XOR(.B)   | src,dst          | $src.xor.dst \rightarrow dst$                | *            | *    | *   | *   |  |  |
| AND(.B)   | src,dst          | src .and. dst $ ightarrow$ dst               | 0            | *    | *   | *   |  |  |
| *         | Влияет на бит ст | атуса                                        |              |      |     |     |  |  |
| -         | Не влияет на бит | г статуса                                    |              |      |     |     |  |  |
| 0         | Бит статуса очи  | цается                                       |              |      |     |     |  |  |
|           | _                |                                              |              |      |     |     |  |  |

Таблица 3.11. Команды с двойным операндом

## Примечание: Команды CMP и SUB

Бит статуса устанавливается

Команды CMP и SUB идентичны, за исключением сохранения результата. Это также справедливо для команд BIT и AND.

Библиотека Компэла — 53



## 3.4.2. Команды с одним операндом (Формат II)

На рис. 3.10 показана структура формата команды с одним операндом.

| 15 | 14 | 13 | 12 | 11     | 10   | 9 | 8 | 7 | 6   | 5  | 4 | 3   | 2             | 1            | 0    |
|----|----|----|----|--------|------|---|---|---|-----|----|---|-----|---------------|--------------|------|
|    |    |    | Ko | д опер | ации |   |   |   | B/W | Ad | t | Рег | истр-п<br>D-I | олуча<br>Reg | тель |

Рис. 3-10. Формат команды с одним операндом

В таблице 3.12 приведено описание и перечень команд с одним операндом.

|           |                  |                                                     |              |   |   | • |  |  |
|-----------|------------------|-----------------------------------------------------|--------------|---|---|---|--|--|
| N/1       | 0 Dev D Dev      | 0                                                   | Биты статуса |   |   |   |  |  |
| Мнемоника | S-Reg, D-Reg     | Операция                                            | V            | N | Z | C |  |  |
| RRC(.B)   | dst              | $C \rightarrow MSB \rightarrow LSB \rightarrow C$   | *            | * | * | * |  |  |
| RRA(.A)   | dst              | $MSB \rightarrow MSB \rightarrow LSB \rightarrow C$ | *            | * | * |   |  |  |
| PUSH(.B)  | src              | $SP-2 \rightarrow SP$ , $src \rightarrow @SP$       |              |   |   |   |  |  |
| SWPB      | dst              | Обмен байтами                                       | -            | - | - |   |  |  |
| CALL      | dst              | $SP-2 \rightarrow SP$ , $PC+2 \rightarrow @SP$      | -            | - | - | - |  |  |
|           |                  | $	ext{dst}  ightarrow 	ext{PC}$                     |              |   |   |   |  |  |
| RETI      |                  | TOS $\rightarrow$ SR, SP+2 $\rightarrow$ SP         | *            | * | * | * |  |  |
|           |                  | TOS $\rightarrow$ PC, SP+2 $\rightarrow$ SP         |              |   |   |   |  |  |
| SXT       | dst              | Бит7 $\to$ Бит8 Бит15                               | 0            | * | * | * |  |  |
| *         | Влияет на бит ст | атуса                                               |              |   |   |   |  |  |
| -         | Не влияет на бит | статуса                                             |              |   |   |   |  |  |
| 0         | Бит статуса очиц | цается                                              |              |   |   |   |  |  |
| 1         | Бит статуса уста | новляется                                           |              |   |   |   |  |  |

Таблица 3.12. Команды с одним операндом

Для команды CALL возможны все способы адресации. Если используется символический режим (Адрес), прямой режим (#N), абсолютный режим (&EDE) или индексный режим x(RN), следующее за командой CALL слово должно содержать информацию об адресе.

#### 3.4.3. Команды перехода

На рис. 3.11 показан формат команды условного перехода.

| 15  | 14     | 13   | 12 | 11 | 10 | 9 | 8 | 7   | 6       | 5       | 4     | 3     | 2 | 1 | 0 |
|-----|--------|------|----|----|----|---|---|-----|---------|---------|-------|-------|---|---|---|
| Ko, | д опер | ации |    | С  |    |   |   | 10- | разрядн | ное сме | ещени | ie PC |   |   |   |

**Рис. 3-11.** Формат команды условного перехода

54 Библиотека Компэла

В таблице 3.13 приведено описание и перечень команд переходов.

Таблица 3.13. Команды переходов

| Мнемоника | S-Reg, D-Reg | Операция                                                              |  |  |  |  |
|-----------|--------------|-----------------------------------------------------------------------|--|--|--|--|
| JEQ/JZ    | Метка        | Переход к метке, если бит нуля (Z) установлен                         |  |  |  |  |
| JNE/JNZ   | Метка        | Переход к метке, если бит нуля (Z) сброшен                            |  |  |  |  |
| JC        | Метка        | Переход к метке, если бит переноса (С) установлен                     |  |  |  |  |
| JNC       | Метка        | Переход к метке, если бит переноса (С) сброшен                        |  |  |  |  |
| JN        | Метка        | Переход к метке, если бит отрицательного результата<br>(N) установлен |  |  |  |  |
| JGE       | Метка        | Переход к метке, если (N.XOR.V)=0                                     |  |  |  |  |
| JL        | Метка        | Переход к метке, если (N.XOR.V)=1                                     |  |  |  |  |
| JMP       | Метка        | Безусловный переход к метке                                           |  |  |  |  |

Условные переходы обеспечивают ветвление программы относительно программного счетчика PC и не оказывают влияния на биты статуса. Возможный диапазон переходов с помощью команды перехода составляет от -511 до +512 слов относительно текущего значения PC. 10-разряное смещение программного счетчика обрабатывается как 10-разрядное значение со знаком: удваивается и складывается с содержимым программного счетчика:

PCnew=PCold + 2 + PCoffset × 2

где: PCnew – новое содержимое программного счетчика;

PCold – исходное содержимое программного счетчика;

PCoffset – 10-разрядная величина смещения программного счетчика.

| ADC[.W]      | Сложить бит переноса с получателем                                                               |                                                                                 |  |
|--------------|--------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------|--|
| ADC.B        | Сложить                                                                                          | Сложить бит переноса с получателем                                              |  |
| Синтаксис    | ADC ds                                                                                           | t или ADC.W dst                                                                 |  |
| CUHTAKUNU    | ADC.B                                                                                            | dst                                                                             |  |
| Операция     | dst +                                                                                            | $dst + C \rightarrow dst$                                                       |  |
| 2 margania   | ADDC #0,dst                                                                                      |                                                                                 |  |
| Эмуляция     | ADDC.B #0,dst                                                                                    |                                                                                 |  |
| Описание     | Бит переноса (C) складывается с операндом получателя. Предыдущее содержимое получателя теряется. |                                                                                 |  |
| Биты статуса | N:                                                                                               | Устанавливается, если результат отрицательный, сбрасывается, если положительный |  |
|              | Z:                                                                                               | Устанавливается, если результат «0», в противном случае сбрасывается            |  |

Библиотека Компала -



| Биты статуса | C:                                                                                                                                                                                            | ся от 0FFFFh к 000                   | 0, в противном<br>если содержим | ое получателя dst инкрементирует-<br>случае сбрасывается;<br>ое получателя dst инкрементирует-<br>ае сбрасывается; |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------|---------------------------------|--------------------------------------------------------------------------------------------------------------------|
|              | V:                                                                                                                                                                                            | Устанавливается, е в противном случа | •                               | о арифметическое переполнение,<br>я                                                                                |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                       |                                      |                                 |                                                                                                                    |
| Пример       | Сложение содержимого 16-разрядного счетчика, указанного в R13, с 32-раз рядным счетчиком, указанным в R12:  ADD @R13,0(R12) ; сложение LSD  ADC 2(R12) ; сложение переноса с MSD              |                                      |                                 | LSD                                                                                                                |
| Пример       | Сложение содержимого 8-разрядного счетчика, указанного в R13, с 16-раз-<br>рядным счетчиком, указанным в R12:<br>ADD.B @R13,0 (R12) ; сложение LSD<br>ADC.B 1 (R12) ; сложение переноса с MSD |                                      |                                 |                                                                                                                    |

| ADD[.W]       | Сложение содержимого источника с содержимым получателя                                                                                                                                                                                     |                                                                                                                        |  |  |
|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|--|--|
| ADD.B         | Сложение содержимого источника с содержимым получателя                                                                                                                                                                                     |                                                                                                                        |  |  |
| Синтаксис     | ADD src,dst или ADD.W src,dst                                                                                                                                                                                                              |                                                                                                                        |  |  |
| Синтаксис     | ADD.B                                                                                                                                                                                                                                      | src,dst                                                                                                                |  |  |
| Операция      | src +                                                                                                                                                                                                                                      | $dst \rightarrow dst$                                                                                                  |  |  |
| Описание      |                                                                                                                                                                                                                                            | источника складывается с операндом получателя. Операнд источни-<br>пеняется. Предыдущее содержимое получателя теряется |  |  |
|               | N:                                                                                                                                                                                                                                         | Устанавливается, если результат отрицательный, сбрасывается, если положительный                                        |  |  |
| Fuzz Lozozugo | Z:                                                                                                                                                                                                                                         | Устанавливается, если результат «0», в противном случае сбрасывается                                                   |  |  |
| Биты статуса  | C:                                                                                                                                                                                                                                         | Устанавливается, если в результате происходит перенос; очищается, если переноса нет                                    |  |  |
|               | V:                                                                                                                                                                                                                                         | Устанавливается, если произошло арифметическое переполнение,<br>в противном случае сбрасывается                        |  |  |
| Биты режима   | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                                                                    |                                                                                                                        |  |  |
| Пример        | Прибавление 10 к содержимому R5. Выполняется переход к метке TONI, если произошел перенос (установлен бит C):  ADD #10, R5  JC TONI ; произошел перенос ; переноса нет                                                                     |                                                                                                                        |  |  |
| Пример        | Прибавление 10 к содержимому R5. Выполняется переход к метке TONI, если произошел перенос (установлен бит C):  ADD.B #10, R5; прибавление 10 к младшему байту R5  JC TONI; перенос произошел, если (R5) ≥ 246  ; [0Ah+0F6h] ; переноса нет |                                                                                                                        |  |  |

| ADDC[.W]            | Сложение содержимого источника и переноса с содержимым получателя                                                                                                 |  |  |  |
|---------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| ADDC.B              | Сложение содержимого источника и переноса с содержимым получателя                                                                                                 |  |  |  |
| Синтаксис           | ADDC src,dst или ADDC.W src,dst                                                                                                                                   |  |  |  |
| Ommakono            | ADDC.B src,dst                                                                                                                                                    |  |  |  |
| Операция            | $src + dst + C \rightarrow dst$                                                                                                                                   |  |  |  |
| Описание            | Операнд источника и бит переноса (С) складываются с операндом получателя. Операнд источника не изменяется. Предыдущее содержимое получателя теряется              |  |  |  |
|                     | N: Устанавливается, если результат отрицательный, сбрасывается, если положительный                                                                                |  |  |  |
| Биты статуса        | Z: Устанавливается, если результат «О», в противном случае сбрасывается                                                                                           |  |  |  |
| <b>Биты статуса</b> | C: Устанавливается, если произошел перенос из MSB результата; сбрасывается, если переноса нет                                                                     |  |  |  |
|                     | V: Устанавливается, если произошло арифметическое переполнение, в противном случае сбрасывается                                                                   |  |  |  |
| Биты режима         | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                           |  |  |  |
|                     | Прибавление содержимого 32-разрядного счетчика, указанного в R13, к 32-разрядному счетчику, расположенному на одиннадцать слов (20/2 + 2/2 выше указанного в R13: |  |  |  |
| Пример              | ADD @R13+, 20(R13) ;сложение LSD-байтов без учета                                                                                                                 |  |  |  |
|                     | ;переноса  ADDC @R13+, 20 (R13) ;сложение MSD с учетом переноса ;в результате ;предыдущей команды сложения LSD                                                    |  |  |  |
|                     | Прибавление содержимого 24-разрядного счетчика, указанного в R13, к 24-разрядному счетчику, расположенному на одиннадцать слов выше указанного в R13:             |  |  |  |
| Пример              | ADD.B @R13+, 10(R13) ;сложение LSD-байтов без учета ;переноса ADDC.B @R13+, 10(R13) ;сложение средних битов                                                       |  |  |  |
|                     | ;с переносом<br>ADDC.B @R13+, 10(R13) ;сложение MSD с учетом переноса<br>;в результате                                                                            |  |  |  |
|                     | ; предыдущей команды сложения LSD                                                                                                                                 |  |  |  |

| AND[.W]   | Логическое «И» источника и получателя                                                                                                        |  |  |
|-----------|----------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| AND.B     | Логическое «И» источника и получателя                                                                                                        |  |  |
| 0         | AND src,dst или AND.W src,dst                                                                                                                |  |  |
| Синтаксис | AND.B src,dst                                                                                                                                |  |  |
| Операция  | $\operatorname{src}$ .AND. $\operatorname{dst} \to \operatorname{dst}$                                                                       |  |  |
| Описание  | Над операндом источника и операндом получателя выполняется операция логического «И» (логическое умножение). Результат остается в получателе. |  |  |



|              | N:                                                                                                                      |                                | гся, если в результате устанавливается MSB, сбрасы-<br>е устанавливается                                                                                                                                                                 |  |
|--------------|-------------------------------------------------------------------------------------------------------------------------|--------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Биты статуса | Z:                                                                                                                      | Устанавливает<br>вается        | гся, если результат «О», в противном случае сбрасы-                                                                                                                                                                                      |  |
|              | C:                                                                                                                      | Устанавливает<br>сывается (=.N | гся, если результат не «0»; в противном случае сбра-<br>ОТ. Zero)                                                                                                                                                                        |  |
|              | V:                                                                                                                      | Сбрасывается                   |                                                                                                                                                                                                                                          |  |
| Биты режима  | Биты ОЅ                                                                                                                 | COFF, CPUOFF v                 | и GIE не изменяются                                                                                                                                                                                                                      |  |
| Пример       | ванного меткой ТОМ. Если результат «О         MOV #0AA55h, R5 ; загрузк         AND R5, TOM ; маскиро         JZ TONI ; |                                | использованием маски (#0AA55h) для слова, адресо-<br>сли результат «0», выполняется переход к метке TONI:<br>;загрузка маски в регистр R5<br>;маскирование слова, адресованного<br>;TOM, с помощью регистра R5<br>;<br>;результат не «0» |  |
|              | Логическое перемножение битов маски #0A5h с младшим байтом ТОМ. Если результат «0», выполняется переход к метке TONI:   |                                |                                                                                                                                                                                                                                          |  |
| Пример       | 1                                                                                                                       | #0A5,TOM                       | ;маскирование младшего байта маской<br>;#0A5h                                                                                                                                                                                            |  |
|              | JZ<br>                                                                                                                  | TONI                           | ;<br>;результат не «0»                                                                                                                                                                                                                   |  |

| BIC[.W]      | Очистка битов получателя                                                                                                                            |  |  |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| BIC.B        | Очистка битов получателя                                                                                                                            |  |  |
| Синтаксис    | BIC src,dst или BIC.W src,dst                                                                                                                       |  |  |
| Синтаксис    | BIC.B src,dst                                                                                                                                       |  |  |
| Операция     | .NOT.src .AND. dst $ ightarrow$ dst                                                                                                                 |  |  |
| Описание     | Инвертированный операнд источника и операнд получателя логически перемножаются. Результат помещается в получатель. Операнд источника не изменяется. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                          |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                             |  |  |
| Пример       | Очистка шести битов MSB слова LEO в 03У: BIC #0FC00h, LEO ; очистка 6-ти битов MSB в слове ; памяти (LEO)                                           |  |  |
| Пример       | Очистка пяти битов MSB байта LEO в ОЗУ:  ВІС.В #0F8h, LEO ; очистка 5-ти битов MSB в ОЗУ ; в байте LEO                                              |  |  |

| BIS[.W]      | Установка битов получателя                                                                                                                                                               |  |  |
|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| BIS.B        | Установка битов получателя                                                                                                                                                               |  |  |
| Синтаксис    | BIS src,dst или BIS.W src,dst                                                                                                                                                            |  |  |
| Синтаксис    | BISC.B src,dst                                                                                                                                                                           |  |  |
| Операция     | $src.OR. dst \rightarrow dst$                                                                                                                                                            |  |  |
| Описание     | Над операндом источника и операндом получателя выполняется операция<br>логического «ИЛИ» (логическое сложение). Результат помещается в получа-<br>тель. Операнд источника не изменяется. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                               |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                  |  |  |
| Пример       | Установка шести LSB-битов слова ТОМ в ОЗУ: BIS #003Fh, ТОМ ;установка 6-ти LSB-битов слова ТОМ ;в ОЗУ                                                                                    |  |  |
| Пример       | Установка трех MSB-битов байта LEO в 03У: BIS.B #0E0h, TOM ;установка 3-х MSB-битов в байте ; ТОМ в 03У                                                                                  |  |  |

| BIT[.W]                                                        | Проверка битов получателя                                                                                                                                                          |                                                                                                                                                                                                     |  |  |
|----------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| BIT.B                                                          | Проверка                                                                                                                                                                           | Проверка битов получателя                                                                                                                                                                           |  |  |
| Синтаксис                                                      | BIT sr                                                                                                                                                                             | c,dst или BIT.W src,dst                                                                                                                                                                             |  |  |
| Операция                                                       | src .A                                                                                                                                                                             | ND. dst                                                                                                                                                                                             |  |  |
| Описание                                                       | логическ                                                                                                                                                                           | Над операндом источника и операндом получателя выполняется операция логического «И» (логическое умножение). Результат влияет только на биты статуса. Операнды источника и получателя не изменяются. |  |  |
| N: Устанавливается, если установлен MSB результата, ина вается |                                                                                                                                                                                    | Устанавливается, если установлен MSB результата, иначе сбрасывается                                                                                                                                 |  |  |
| Биты статуса                                                   | Z:                                                                                                                                                                                 | Устанавливается, если результат «0», в противном случае сбрасывается                                                                                                                                |  |  |
| -                                                              | C:                                                                                                                                                                                 | Устанавливается, если результат не «0»; в противном случае сбрасывается (.NOT. Zero)                                                                                                                |  |  |
|                                                                | V:                                                                                                                                                                                 | Сбрасывается                                                                                                                                                                                        |  |  |
| Биты режима                                                    | Биты ОЅ                                                                                                                                                                            | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                             |  |  |
| Пример                                                         | ЕСЛИ бИТ 9 РЕГИСТРА R8 УСТАНОВЛЕН, ВЫПОЛНЯЕТСЯ ПЕРЕХОД К МЕТКЕ ТОМ:  ВІТ #0200h, R8 ; бИТ 9 РЕГИСТРА R8 УСТАНОВЛЕН?  ЛИZ ТОМ ;Да, переход к метке ТОМ  ;Нет, продолжение программы |                                                                                                                                                                                                     |  |  |
| Пример                                                         | Если бит 3 регистра R8 установлен, выполняется переход к метке TOM: ВІТ #8, R8JC ТОМ                                                                                               |                                                                                                                                                                                                     |  |  |



|        | Проверяется бит приема (RCV) при последовательной передаче данных. Поскольку при использовании команды ВІТ для проверки одного бита содержимое бита переноса эквивалентно состоянию проверяемого бита, оно используется в следующей команде; прочитанная информация сдвигается в регистр RECBUF:  ; Последовательная передача данных, начиная с младшего бита (LSB), сдвиг которого происходит в первую очередь: |                                                                                                                                                           |  |  |
|--------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
|        | BIT.B #RCV,RCCTL                                                                                                                                                                                                                                                                                                                                                                                                 | ; хххх хххх хххх хххх<br>;Информационный бит в бите переноса<br>;Бит переноса → в MSB регистра<br>;RECBUF<br>;сххх хххх<br>;повтор двух предыдущих команд |  |  |
| Пример |                                                                                                                                                                                                                                                                                                                                                                                                                  | ;8 pas<br>;ccc ccc                                                                                                                                        |  |  |
|        | MSB LSB                                                                                                                                                                                                                                                                                                                                                                                                          | ;Последовательная передача данных, ;начиная со старшего бита (MSB), ;сдвиг которого происходит в первую ;очередь:                                         |  |  |
|        | BIT.B #RCV, RCCTL<br>RLC.B RECBUF                                                                                                                                                                                                                                                                                                                                                                                | ;Информационный бит в бите переноса ;Бит переноса $\rightarrow$ в LSB регистра ;RECBUF                                                                    |  |  |
|        |                                                                                                                                                                                                                                                                                                                                                                                                                  | ; хххх хххс<br>;повтор двух предыдущих команд<br>;8 раз<br>;сссс сссс<br>;LSB<br>;MSB                                                                     |  |  |

| *BR, BRANCH   | Переход к месту назначения                                                                                                                                                                                                       |  |  |
|---------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| DIV, DIVINOIS | переход к месту пазна тения                                                                                                                                                                                                      |  |  |
| Синтаксис     | BR dst                                                                                                                                                                                                                           |  |  |
| Операция      | dst → PC                                                                                                                                                                                                                         |  |  |
| Эмуляция      | MOV dst, PC                                                                                                                                                                                                                      |  |  |
| Описание      | Безусловный переход выполняется в любое место 64 кБайт адресного пространства. Могут использоваться все способы адресации. Команда перехода – это команда-слово.                                                                 |  |  |
| Биты статуса  | Биты статуса не изменяются                                                                                                                                                                                                       |  |  |
| Пример        | Примеры для всех режимов адресации:  BR #EXEC ;Переход к метке EXEC или прямой переход (например, #0A4h) ;Команда ядра MOV @PC+,PC  BR EXEC ;Переход по адресу, содержащемуся в EXEC ;Команда ядра MOV X(PC),PC ;Косвенный адрес |  |  |

|         | 1        |                                                                |
|---------|----------|----------------------------------------------------------------|
|         | BR &EXEC | ;Переход по адресу, содержащемуся<br>;в абсолютном адресе EXEC |
|         |          |                                                                |
|         |          | ;Команда ядра MOV X(0),РС                                      |
|         |          | ;Косвенный адрес                                               |
|         | BR R5    | , -11                                                          |
|         |          | ;Команда ядра MOV R5,PC                                        |
|         |          | ;Косвенная адресация по содержимому R5BR @R5                   |
|         |          | ;Переход по адресу, содержащемуся в слове,                     |
|         |          | ;указанном врегистре R5                                        |
|         |          | ;Команда ядра MOV @R5,PC                                       |
|         |          | ;Косвенная адресация по косвенному                             |
|         |          | ;содержимому R5                                                |
|         | BR @R5+  | ;Переход по адресу, содержащемуся в слове,                     |
|         |          | ;указанном в регистре R5 и последующий                         |
| Пример  |          | ;инкремент указателя в R5.                                     |
| Lihumch |          | ;При следующем использовании указателя R5                      |
|         |          | ;программным потоком выполнение программы                      |
|         |          | ;может измениться, поскольку будет                             |
|         |          | ;использован следующей адрес                                   |
|         |          | ;в таблице, указанной регистром R5                             |
|         |          | ;Команда ядра MOV @R5,PC                                       |
|         |          | ;Косвенная адресация по косвенному                             |
|         |          | ;содержимому R5 с автоинкрементом                              |
|         | BR X(R5) | ;Переход по адресу, содержащемуся в адресе,                    |
|         |          | ;указанном выражением R5+X (например,                          |
|         |          | ;таблица со стартовым адресом X). «X» может                    |
|         |          | ;быть адресом или меткой                                       |
|         |          | ;Команда ядра MOV X(R5),PC                                     |
|         |          | ;Косвенная адресация по косвенному                             |
|         |          | ; содержимому R5 + X                                           |
|         |          | - :                                                            |

| CALL         | Вызов подпрограммы                                                                                                                                                                                                                                             |  |  |
|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Синтаксис    | CALL dst                                                                                                                                                                                                                                                       |  |  |
|              | dst → tmp dst оценивается и сохраняется                                                                                                                                                                                                                        |  |  |
| •            | SP - 2 → SP                                                                                                                                                                                                                                                    |  |  |
| Операция     | $PC \rightarrow @SP \ PC \ coxpansetcs$ на вершине стека (TOS)                                                                                                                                                                                                 |  |  |
|              | tmp → PC dst записывается в PC                                                                                                                                                                                                                                 |  |  |
| Описание     | Вызов подпрограммы может производиться по любому адресу в пределах 64 кБайт адресного пространства. Могут использоваться все способы адресации. Адрес возврата (адрес следующей команды) сохраняется в стеке. Команда вызова подпрограммы — это команда-слово. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                     |  |  |
| Пример       | Примеры для всех режимов адресации:  САLL #EXEC ;Вызов с метки EXEC или прямая адресация ; (например, #0A4h) ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, @PC+ $\rightarrow$ PC                                                                             |  |  |



|        | CALL | EXEC  | ;Вызов по адресу, содержащемуся в EXEC ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, X(PC) $\rightarrow$ PC |
|--------|------|-------|---------------------------------------------------------------------------------------------------------------|
|        |      |       | ;Косвенная адресация                                                                                          |
|        | CALL | &EXEC | ;Вызов по адресу, содержащемуся                                                                               |
|        |      |       | ;в абсолютном адресе EXEC                                                                                     |
|        |      |       | ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, X(0) $\rightarrow$ PC                                         |
|        |      |       | ;Косвенная адресация                                                                                          |
|        | CALL | R5    | ;Вызов по адресу, содержащемуся в R5                                                                          |
|        |      |       | ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, R5 $\rightarrow$ PC                                           |
|        |      |       | ;Косвенная адресация по содержимому R5                                                                        |
|        | CALL | @R5   |                                                                                                               |
|        |      |       | ;указанном в регистре R5                                                                                      |
|        |      |       | ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, @R5 $\rightarrow$ PC                                          |
|        |      |       | ;Косвенная адресация по косвенному                                                                            |
|        |      |       | ; содержимому R5                                                                                              |
|        | CALL | @R5+  | ;Вызов по адресу, содержащемуся                                                                               |
| Пример |      |       | ;в слове, указанном в регистре R5                                                                             |
|        |      |       | ;и последующий инкремент указателя в R5.                                                                      |
|        |      |       | ;При следующем использовании указателя R5                                                                     |
|        |      |       | ;программным потоком выполнение программы                                                                     |
|        |      |       | ;может измениться, поскольку будет                                                                            |
|        |      |       | ;использован следующей адрес в таблице,                                                                       |
|        |      |       | ;указанной регистром R5                                                                                       |
|        |      |       | ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, @R5 $\rightarrow$ PC                                          |
|        |      |       | ;Косвенная адресация по косвенному                                                                            |
|        |      |       | ;содержимому R5 с автоинкрементом                                                                             |
|        | CALL | X(R5) | ;Вызов по адресу, содержащемуся в адресе,                                                                     |
|        |      |       | ;указанном выражением R5+X (например,                                                                         |
|        |      |       | ;таблица со стартовым адресом Х).                                                                             |
|        |      |       | ;«Х» может быть адресом или меткой.                                                                           |
|        |      |       | ;SP-2 $\rightarrow$ SP, PC+2 $\rightarrow$ @SP, X(R5) $\rightarrow$ PC                                        |
|        |      |       | ;Косвенная адресация по косвенному                                                                            |
|        |      |       | ;содержимому R5 + X                                                                                           |
|        |      |       | -                                                                                                             |

| *CLR[.W]     | Очистка получателя                                 |  |  |
|--------------|----------------------------------------------------|--|--|
| *CLR.B       | Очистка получателя                                 |  |  |
| Синтаксис    | CLR dst или CLR.W dst<br>CLR.B dst                 |  |  |
| Операция     | 0 → dst                                            |  |  |
| Эмуляция     | MOV #0, dst<br>MOV.B #0, dst                       |  |  |
| Описание     | Операнд получателя очищается                       |  |  |
| Биты статуса | Биты статуса не изменяются                         |  |  |
| Пример       | Очистка слова TONI в ОЗУ:<br>CLR TONI ; 0 → TONI   |  |  |
| Пример       | Очистка регистра R5:<br>CLR R5                     |  |  |
| Пример       | OUNCTKA байта TONI в ОЗУ:<br>CLR.B TONI : 0 → TONI |  |  |

| *CLRC        | Очистка  | Очистка бита переноса                                                                                                                |                                                                                |  |  |  |
|--------------|----------|--------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|--|--|--|
| Синтаксис    | CLRC     |                                                                                                                                      |                                                                                |  |  |  |
| Операция     | 0 → C    |                                                                                                                                      |                                                                                |  |  |  |
| Эмуляция     | BIC #3   | l, SR                                                                                                                                |                                                                                |  |  |  |
| Описание     | Бит пере | еноса (С) очища                                                                                                                      | ется. Команда очистки переноса – это команда-слово.                            |  |  |  |
|              | N:       | Не изменяется                                                                                                                        | 1                                                                              |  |  |  |
| F            | Z:       | Z: Не изменяется                                                                                                                     |                                                                                |  |  |  |
| Биты статуса | C:       | С: Очищается                                                                                                                         |                                                                                |  |  |  |
|              | V:       | V: Не изменяется                                                                                                                     |                                                                                |  |  |  |
| Биты режима  | Биты О   | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                              |                                                                                |  |  |  |
|              | в R13 к  | Прибавление содержимого 16-разрядного десятичного счетчика, указанного в R13 к содержимому 32-разрядного счетчика, указанного в R12: |                                                                                |  |  |  |
|              | CLRC     |                                                                                                                                      | ;С=0: определение исходного                                                    |  |  |  |
| Пример       | DADD (   | @R13,0(R12)                                                                                                                          | ; состояния ; сложение 16-разрядного счетчика ; с младшим словом 32-разрядного |  |  |  |
|              | DADC 2   | 2(R12)                                                                                                                               | ;счетчика<br>;прибавление переноса к старшему<br>;слову 32-разрядного счетчика |  |  |  |

| *CLRN         | Очистка бита отрицания |                                                                                                                                                                                  |  |  |  |
|---------------|------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| Синтаксис     | CLRN                   | CLRN                                                                                                                                                                             |  |  |  |
| Операция      | 0 - N                  | или (.NOT.src .AND. dst → dst)                                                                                                                                                   |  |  |  |
| Эмуляция      | BIC #4                 | , SR                                                                                                                                                                             |  |  |  |
| Описание      | операнд                | Константа 04h инвертируется (0FFFBh) и логически умножается (AND) с операндом получателя. Результат помещается в получатель. Команда очистки бита отрицания — это команда-слово. |  |  |  |
|               | N:                     | Сбрасывается в «О»                                                                                                                                                               |  |  |  |
| Furni erernee | Z:                     | Не изменяется                                                                                                                                                                    |  |  |  |
| Биты статуса  | C:                     | Не изменяется                                                                                                                                                                    |  |  |  |
|               | V:                     | Не изменяется                                                                                                                                                                    |  |  |  |
| Биты режима   | Биты OS                | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                          |  |  |  |
| Пример        |                        | Бит отрицания в регистре статуса очищается. Это позволяет избежать специальной обработки отрицательных чисел вызываемой подпрограммы.                                            |  |  |  |
| SUBR          | CLRN CALL S JN SUB     |                                                                                                                                                                                  |  |  |  |
| SUBRET        | RET                    |                                                                                                                                                                                  |  |  |  |



| *CLRZ          | Очистка бита нулевого результата                                                                                                                                            |                                                |  |  |
|----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------|--|--|
| Синтаксис      | CLRZ                                                                                                                                                                        |                                                |  |  |
| Операция       | 0 - Z                                                                                                                                                                       | или (.NOT.src .AND. dst → dst)                 |  |  |
| Эмуляция       | BIC #2                                                                                                                                                                      | , SR                                           |  |  |
| Описание       | Константа 02h инвертируется (0FFFDh) и логически умножается (AND) с операндом получателя. Результат помещается в получатель. Команда очистки бита нуля — это команда-слово. |                                                |  |  |
|                | N:                                                                                                                                                                          | Не изменяется                                  |  |  |
| Euri i orozwoo | Z:                                                                                                                                                                          | Сбрасывается в «О»                             |  |  |
| Биты статуса   | C:                                                                                                                                                                          | Не изменяется                                  |  |  |
|                | V: Не изменяется                                                                                                                                                            |                                                |  |  |
| Биты режима    | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                     |                                                |  |  |
| Пример         | Бит нуля<br>CLRZ                                                                                                                                                            | Бит нуля в регистре статуса очищается.<br>CLRZ |  |  |

| CMP[.W]      | Сравнение источника и получателя                                                                                                                                                                                                                                                                  |                                                                                                                                                                                                                            |  |  |  |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| CMP.B        | Сравнени                                                                                                                                                                                                                                                                                          | Сравнение источника и получателя                                                                                                                                                                                           |  |  |  |
| Синтаксис    |                                                                                                                                                                                                                                                                                                   | c,dst или CMP.W src,dst<br>src, dst                                                                                                                                                                                        |  |  |  |
| Операция     | dst +                                                                                                                                                                                                                                                                                             | .NOT.src + 1 или (dst - src)                                                                                                                                                                                               |  |  |  |
| Описание     | прибавле                                                                                                                                                                                                                                                                                          | Операнд источника вычитается из операнда получателя. Это выполняется прибавлением дополнения до единицы операнда источника плюс 1. Оба операнда не изменяются, а результат не сохраняется, изменяются только биты статуса. |  |  |  |
|              | N:                                                                                                                                                                                                                                                                                                | Устанавливается, если результат отрицательный; сбрасывается, если положительный (src >= dst)                                                                                                                               |  |  |  |
| _            | Z:                                                                                                                                                                                                                                                                                                | Z: Устанавливается, если результат «0», в противном случае сбрасывается (src = dst)                                                                                                                                        |  |  |  |
| Биты статуса | C:                                                                                                                                                                                                                                                                                                | Устанавливается, если произошел перенос из MSB результата, в противном случае сбрасывается                                                                                                                                 |  |  |  |
|              | V:                                                                                                                                                                                                                                                                                                | V: Устанавливается, если произошло арифметическое переполнение, в противном случае сбрасывается                                                                                                                            |  |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                                                                                                                           |                                                                                                                                                                                                                            |  |  |  |
| Пример       | Сравнивается содержимое R5 и R6. Если оно одинаково, выполнение программы продолжается с метки EQUAL.  CMP R5, R6 ; R5=R6?  JEQ EQUAL ; Да, переход к метке EQUAL                                                                                                                                 |                                                                                                                                                                                                                            |  |  |  |
| Пример       | Сравниваются два блока в ОЗУ. Если они не эквивалентны, программа переходит к метке ERROR.         L\$1       MOV #NUM, R5       ; количество слов, которые         ; будут сравниваться       ; будут сравниваться         MOV #BLOCK1, R6       ; начальный адрес BLOCK1         ; в регистр R6 |                                                                                                                                                                                                                            |  |  |  |

|         | L\$1 MOV #BLOCK2,    | R7 ;начальный адрес BLOCK2                     |
|---------|----------------------|------------------------------------------------|
|         |                      | ;в регистр R7                                  |
|         | CMP @R6+,0(R         | 7) ;сравнение содержимого                      |
|         |                      | ;ячеек и инкремент R6                          |
| Ппимоп  | JNZ ERROR            | ;если не равны, переход                        |
| Пример  |                      | ; к метке ERROR                                |
|         | INCD R7              | ;если равны инкремент R7                       |
|         | DEC R5               | ;декрементировать R5                           |
|         | JNZ L\$1             | ;если сравнение не заверше-                    |
|         |                      | ;но - продолжить                               |
|         | Сравниваются байты в | ОЗУ, адресованные метками EDE и TONI. Если они |
| Пример  | одинаковы, выполнени | е программы продолжается с метки EQUAL.        |
| тіример | CMP.B EDE, TONI      | ; MEM(EDE) = MEM(TONI)?                        |
|         | JEQ EQUAL            | ;Да,переход к метке EQUAL                      |

| *DADC[.W]    | Десятичное сложение переноса с получателем                                                                                                                                                                                                                                                         |                                                                                                                                                                                                    |                                                      |  |
|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------|--|
| *DADC.B      | Десятичное сложение переноса с получателем                                                                                                                                                                                                                                                         |                                                                                                                                                                                                    |                                                      |  |
| Синтаксис    | DADC d                                                                                                                                                                                                                                                                                             | st или DAI                                                                                                                                                                                         | DC.W src,dst                                         |  |
| Синтаксис    | DADC.B                                                                                                                                                                                                                                                                                             | dst                                                                                                                                                                                                |                                                      |  |
| Операция     | dst +                                                                                                                                                                                                                                                                                              | C → dst (                                                                                                                                                                                          | (вонгитичное)                                        |  |
| Эмуляция     | DADD                                                                                                                                                                                                                                                                                               | #0, dst                                                                                                                                                                                            |                                                      |  |
| Омулиции     | DADD.B                                                                                                                                                                                                                                                                                             | #0, dst                                                                                                                                                                                            |                                                      |  |
| Описание     | Бит пере                                                                                                                                                                                                                                                                                           | носа (С) десят                                                                                                                                                                                     | ично прибавляется к получателю                       |  |
|              | N:                                                                                                                                                                                                                                                                                                 | <b>Устанавлива</b>                                                                                                                                                                                 | ется, если MSB равен «1»                             |  |
|              | Z:                                                                                                                                                                                                                                                                                                 | Устанавлива:<br>вается                                                                                                                                                                             | ется, если dst равен «0»; в противном случае сбрасы- |  |
| Биты статуса | C:                                                                                                                                                                                                                                                                                                 | Устанавливается, если получатель инкрементируется от 9999 до 0000; в противном случае сбрасывается. Устанавливается, если получатель инкрементируется от 99 до 00; в противном случае сбрасывается |                                                      |  |
|              | V:                                                                                                                                                                                                                                                                                                 | Не определе                                                                                                                                                                                        | HO                                                   |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                                                                                                                            |                                                                                                                                                                                                    |                                                      |  |
| Пример       | Десятичное число из четырех цифр, содержащееся в регистре R5 прибавляется к десятичному числу из восьми цифр, указанному в регистре R8.  CLRC ; сброс переноса ; стартовое условие для следующих ; команд задано  DADD R5,0(R8) ; сложение LCDs и переноса DADC 2(R8) ; прибавление переноса к MSD |                                                                                                                                                                                                    |                                                      |  |
| Пример       | Десятичное число из двух цифр, содержащееся в регистре R5 прибавляется в десятичному числу из четырех цифр, указанному в регистре R8.  СLRC ; сброс переноса ; стартовое условие для следующих ; команд задано  DADD.B R5,0(R8) ; сложение LCDs и переноса DADC 1(R8) ; прибавление переноса к MSD |                                                                                                                                                                                                    |                                                      |  |



| DADD[.W]     | Десятичное сложение источника, переноса и получателя                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |
|--------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------|--|--|
| DADD.B       | Десятичное сложение источника, переноса и получателя                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |
| Синтаксис    |                                                                                                                                                                                                                                                                                                                                                                              | DADD src,dst или DADD.W src,dst                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |
|              |                                                                                                                                                                                                                                                                                                                                                                              | src, dst                                                                                                                                                                                                                                                                                                                                                                                       |                                                    |  |  |
| Операция     | src +                                                                                                                                                                                                                                                                                                                                                                        | dst + C →                                                                                                                                                                                                                                                                                                                                                                                      | dst (десятичное)                                   |  |  |
| Описание     | десятичн<br>Операнд<br>получателя                                                                                                                                                                                                                                                                                                                                            | Операнды источника и получателя обрабатываются как четыре двоично-<br>десятичных числа (BCD – Binary Coded Decimal) с положительными знаками.<br>Операнд источника и бит переноса (C) десятично прибавляются к операнду<br>получателя. Операнд источника не изменяется. Предыдущее содержимое по-<br>лучателя теряется. Для чисел, представленных не в BCD-формате, результат<br>не определен. |                                                    |  |  |
|              | N:                                                                                                                                                                                                                                                                                                                                                                           | Устанавливає<br>случае                                                                                                                                                                                                                                                                                                                                                                         | ется, если MSB равен «1»; сбрасывается в противном |  |  |
| Биты статуса | Z:                                                                                                                                                                                                                                                                                                                                                                           | Устанавливается, если результат равен «0»; в противном случае<br>сбрасывается                                                                                                                                                                                                                                                                                                                  |                                                    |  |  |
|              | C:                                                                                                                                                                                                                                                                                                                                                                           | Устанавливается, если результат превышает 9999Устанавливается, если результат превышает 99                                                                                                                                                                                                                                                                                                     |                                                    |  |  |
|              | V:                                                                                                                                                                                                                                                                                                                                                                           | Не определен                                                                                                                                                                                                                                                                                                                                                                                   | 10                                                 |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |
| Пример       | ВСD-число из восьми цифр, содержащееся в регистрах R5 и R6, десятично прибавляется к ВСD-числу из восьми цифр, содержащемуся в регистрах R3 R4 (регистры R6 и R4 содержат MSD).  CLRC ; очистка переноса  DADD R5, R3 ; сложение LSDs  DADD R6, R4 ; сложение MSDs и переноса  JC OVERFLOW ; если произошел перенос, выполняется ; переход в подпрограмму обработки ; ошибок |                                                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |
| Пример       | Десятичный счетчик из двух цифр в байте ОЗУ с меткой «CNT» инкременти руется на единицу.  CLRC ; сброс переноса  DADD.B #1,CNT ; инкремент десятичного счетчика или  SETC  DADD.B #0,CNT ;≡ DADC.B CNT                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                                                                                                |                                                    |  |  |

| *DEC[.W]  | Декремент получателя      |  |
|-----------|---------------------------|--|
| *DEC.B    | Декремент получателя      |  |
| Cuuzavaua | DEC dst или DEC.W dst     |  |
| Синтаксис | DEC.B dst                 |  |
| Операция  | $dst - 1 \rightarrow dst$ |  |
| 2         | SUB #1, dst               |  |
| Эмуляция  | SUB.B #1, dst             |  |

| Описание     | Операнд получателя уменьшается (декрементируется) на единицу. Исходное содержимое теряется. |                                                                                                                                                                                                                                                                                              |  |
|--------------|---------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|              | N:                                                                                          | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                                                                                                                                                              |  |
|              | Z:                                                                                          | Устанавливается, если dst содержал «1»; в противном случае сбра-<br>сывается                                                                                                                                                                                                                 |  |
| F            | C:                                                                                          | Сбрасывается, если получатель содержал «0»; в противном случае устанавливается                                                                                                                                                                                                               |  |
| Биты статуса | V:                                                                                          | Устанавливается, если произошло арифметическое переполнение; в противном случае сбрасывается; Устанавливается, если исходное значение получателя было 08000h, в противном случае сбрасывается; Устанавливается, если исходное значение получателя было 080h, в противном случае сбрасывается |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                     |                                                                                                                                                                                                                                                                                              |  |
| Пример       | Содержимое регистра R10 декрементируется на 1.  DEC R10 ; декремент R10                     |                                                                                                                                                                                                                                                                                              |  |

Пересылка блока из 255 байт, расположенного в памяти начиная с адреса, указанного меткой EDE, в область памяти, начало которой указано меткой TONI. Таблицы не должны наложиться: стартовый адрес назначения TONI должен находиться вне диапазона от EDE до EDE+0FEh.

|      | MOV   | #EDE,R6             |
|------|-------|---------------------|
|      | MOV   | #255,R10            |
| L\$1 | MOV.B | @R6+,TONI-EDE-1(R6) |
|      | DEC   | R10                 |
|      | JNZ   | L\$1                |

Не следует перемещать таблицы, используя приведенную выше подпрограмму; с перекрытием, показанным на рис. 3.12.



Рис. 3-12. Перекрытие (наложение) при декременте



| *DECD[.W]    | Двойной декремент получателя                                                      |                                                                                                                                                                                                                                                                                                                  |  |  |  |
|--------------|-----------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| *DECD.B      | Двойной                                                                           | Двойной декремент получателя                                                                                                                                                                                                                                                                                     |  |  |  |
| Синтаксис    | DECD dst или DECD.W dst                                                           |                                                                                                                                                                                                                                                                                                                  |  |  |  |
| Синтаксис    | DECD.B                                                                            | dst                                                                                                                                                                                                                                                                                                              |  |  |  |
| Операция     | dst - :                                                                           | 2 → dst                                                                                                                                                                                                                                                                                                          |  |  |  |
| Эмуляция     | SUB                                                                               | #2, dst                                                                                                                                                                                                                                                                                                          |  |  |  |
| Эмуляция     | SUB.B                                                                             | #2, dst                                                                                                                                                                                                                                                                                                          |  |  |  |
| Описание     |                                                                                   | получателя уменьшается (декрементируется) на два. Исходное мое теряется.                                                                                                                                                                                                                                         |  |  |  |
|              | N:                                                                                | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                                                                                                                                                                                  |  |  |  |
|              | Z: Устанавливается, если dst содержал «2»; в противном случае сбр сывается        |                                                                                                                                                                                                                                                                                                                  |  |  |  |
| Биты статуса | С: Сбрасывается, если получатель содержал «0»; в противном слу<br>устанавливается |                                                                                                                                                                                                                                                                                                                  |  |  |  |
| ,            | V:                                                                                | Устанавливается, если произошло арифметическое переполнение; в противном случае сбрасывается; Устанавливается, если исходное значение получателя было 08001h или 08000h, в противном случае сбрасывается; Устанавливается, если исходное значение получателя было 081h или 080h, в противном случае сбрасывается |  |  |  |
| Биты режима  | ъ режима Биты OSCOFF, CPUOFF и GIE не изменяются                                  |                                                                                                                                                                                                                                                                                                                  |  |  |  |
| Пример       | Содержи<br>DECD R                                                                 | мое регистра R10 декрементируется на 2.<br>10 ; декремент R10 на два                                                                                                                                                                                                                                             |  |  |  |

Пересылка блока из 255 слов, расположенного в памяти начиная с адреса, указанного меткой EDE, в область памяти, начало которой указано меткой TONI. Таблицы не должны наложиться: стартовый адрес назначения TONI должен находиться вне диапазона от EDE до EDE+0FEh.

|      | VOM    | #EDE, R6                                              |
|------|--------|-------------------------------------------------------|
|      | VOM    | #510, R10                                             |
| L\$1 | VOM    | @R6+, TONI-EDE-2(R6)                                  |
|      | DECD   | R10                                                   |
|      | JNZ    | L\$1                                                  |
|      |        | Содержимое ячейки памяти LEO декрементируется на два. |
|      | Пример | DECD.B LEO ; декремент MEM(LEO)                       |
|      |        | Декремент байта статуса STATUS на два.                |
|      |        | DECD.B STATUS                                         |

| *DINT     | Запрещение (общее) прерываний                                                                   |  |  |
|-----------|-------------------------------------------------------------------------------------------------|--|--|
| Синтаксис | DINT                                                                                            |  |  |
| Операция  | 0 $\rightarrow$ GIE или (0FFF7h .AND. SR $\rightarrow$ SR/.NOT.src .AND. dst $\rightarrow$ dst) |  |  |
| Эмуляция  | BIC #8,SR                                                                                       |  |  |

| Описание     | Все прерывания запрещаются. Константа 08h инвертируется и логически перемножается с регистром статуса (SR). Результат помещается в регистр статуса SR.                                                                                                                                                                                                                                                                                      |  |  |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |
| Биты режима  | GIE сбрасывается. Биты OSCOFF и CPUOFF не изменяются.                                                                                                                                                                                                                                                                                                                                                                                       |  |  |
| Пример       | Бит общего разрешения прерываний в регистре статуса очищается, что позволяет без повреждения переслать содержимое 32-разрядного счетчика. Это гарантирует, что содержимое счетчика не будет изменено во время пересылки возникновением какого-либо прерывания.  DINT ; с помощью бита GIE запрещаются все ; прерывания  NOP  MOV COUNTHI, R5; копирование счетчика  MOV COUNTLO, R6  EINT ; с помощью бита GIE разрешаются все ; прерывания |  |  |

# Примечание: запрет прерываний

Если какую-либо последовательность кода нужно защитить от прерывания, после команды DINT должна быть выполнена, по крайней мере, одна команда до начала выполнения этой последовательности, или же следующей командой после DINT должна быть инструкция NOP.

| *EINT               | Разрешение (общее) прерываний                                                                                                                                                                                    |  |  |  |  |  |  |
|---------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| Синтаксис           | EINT                                                                                                                                                                                                             |  |  |  |  |  |  |
| Операция            | 1 $\rightarrow$ GIE или (0008h .OR. SR $\rightarrow$ SR $/$ .src .OR. dst $\rightarrow$ dst)                                                                                                                     |  |  |  |  |  |  |
| Эмуляция            | BIS #8,SR                                                                                                                                                                                                        |  |  |  |  |  |  |
| Описание            | Все прерывания разрешаются. Константа #08h и регистр статуса SR логичес-<br>ки складываются (OR). Результат помещается в регистр статуса SR.                                                                     |  |  |  |  |  |  |
| Биты статуса        | Биты статуса не изменяются                                                                                                                                                                                       |  |  |  |  |  |  |
| Биты режима         | GIE устанавливается. Биты OSCOFF и CPUOFF не изменяются.                                                                                                                                                         |  |  |  |  |  |  |
| Пример              | Бит общего разрешения прерываний (GIE) в регистре статуса устанавливается.                                                                                                                                       |  |  |  |  |  |  |
| Р1IN – это адрес ре | Подпрограмма обработки прерывания портов с Р1.2 по Р1.7<br>Р1IN – это адрес регистра, в котором читаются все биты порта.<br>Р1IFG – это адрес регистра, в котором фиксируются все события, вызывающие прерывания |  |  |  |  |  |  |
| PUS                 | H.B &P1IN                                                                                                                                                                                                        |  |  |  |  |  |  |
| BIC<br>EIN          | .В @SP, &P11FG ; сброс только принятых флагов Т ;Предварительно установленные флаги ;прерывания порта 0 сохранены ;на стеке, поэтому допустимы другие ;прерывания                                                |  |  |  |  |  |  |
| BIT                 | ", c                                                                                                                                                                                                             |  |  |  |  |  |  |
| JEQ                 | MaskOK ;переход, если флаги идентичны ;представленной маске                                                                                                                                                      |  |  |  |  |  |  |



70

```
...
MaskOK BIC #Mask,@SP
...
INCD SP ;Вспомогательное действие, обратное
;команде PUSH, использованной
;в начале процедуры обработки
;прерывания. Корректирует указатель
;стека для правильного выхода из
;процедуры обработки прерывания
```

## Примечание: разрешение прерываний

Команда, следующая за командой разрешения прерываний (EINT), выполняется всегда, даже когда ранее поступивший запрос на обслуживание прерывания ожидает, когда прерывания будут разрешены.

| *INC[.W]                                                                                                                        | Инкремент получателя                                                                                                                                       |                                                                                 |  |  |  |
|---------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------|--|--|--|
| *INC.B                                                                                                                          | Инкреме                                                                                                                                                    | Инкремент получателя                                                            |  |  |  |
| Синтаксис                                                                                                                       |                                                                                                                                                            | t или INC.W dst                                                                 |  |  |  |
| Оинтаконо                                                                                                                       | INC.B                                                                                                                                                      | dst                                                                             |  |  |  |
| Операция                                                                                                                        | dst +                                                                                                                                                      | 1 → dst                                                                         |  |  |  |
| Эмуляция                                                                                                                        | ADD #1                                                                                                                                                     | , dst                                                                           |  |  |  |
| Описание                                                                                                                        | получателя инкрементируется на единицу. Исходное содержимое                                                                                                |                                                                                 |  |  |  |
|                                                                                                                                 | N:                                                                                                                                                         | Устанавливается, если результат отрицательный; сбрасывается, если положительный |  |  |  |
|                                                                                                                                 | Устанавливается, если dst содержал 0FFFFh, в противном случ сбрасывается; Устанавливается, если dst содержал 0FFh, в противном случае сбрасывается         |                                                                                 |  |  |  |
| Биты статуса                                                                                                                    | Устанавливается, если dst содержал 0FFFFh, в противном слу<br>сбрасывается;<br>Устанавливается, если dst содержал 0FFh, в противном случа<br>сбрасывается  |                                                                                 |  |  |  |
|                                                                                                                                 | Устанавливается, если dst содержал 07FFFh, в противном случ<br>сбрасывается;<br>Устанавливается, если dst содержал 07Fh, в противном случа<br>сбрасывается |                                                                                 |  |  |  |
| Биты режима                                                                                                                     | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                    |                                                                                 |  |  |  |
| Байт статуса процесса STATUS инкрементируется происходит переход к метке OVFL.  Пример INC.B STATUS  CMP.B #11,STATUS  JEQ OVFL |                                                                                                                                                            | STATUS<br>#11,STATUS                                                            |  |  |  |

| *INCD[.W]    | Двойной инкремент получателя                                       |                                                                                                                                                                             |                                                                                                                                                                    |  |  |  |
|--------------|--------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| *INCD.B      | Двойной инкремент получателя                                       |                                                                                                                                                                             |                                                                                                                                                                    |  |  |  |
| Синтаксис    |                                                                    |                                                                                                                                                                             | INCD.W dst                                                                                                                                                         |  |  |  |
| INCD.B dst   |                                                                    |                                                                                                                                                                             |                                                                                                                                                                    |  |  |  |
| Операция     | dst + 2                                                            | ds†                                                                                                                                                                         | t                                                                                                                                                                  |  |  |  |
| Эмуляция     | ADD #                                                              | 2, dst                                                                                                                                                                      | t                                                                                                                                                                  |  |  |  |
| Эмуляция     | ADD.B #                                                            | 2, dst                                                                                                                                                                      | t                                                                                                                                                                  |  |  |  |
| Описание     | Операнд г<br>ется.                                                 | юлучате.                                                                                                                                                                    | ля инкрементируется на два. Исходное содержимое теря-                                                                                                              |  |  |  |
|              | M.                                                                 |                                                                                                                                                                             | пивается, если результат отрицательный; сбрасывается,<br>пожительный                                                                                               |  |  |  |
|              | Z:                                                                 | Устанавливается, если dst содержал OFFFEh, в противном случае сбрасывается;<br>Устанавливается, если dst содержал OFEh, в противном случае сбрасывается                     |                                                                                                                                                                    |  |  |  |
| Биты статуса | C:                                                                 | Устанавливается, если dst содержал 0FFFEh или 0FFFFh, в противном случае сбрасывается;<br>Устанавливается, если dst содержал 0FEh или 0FFh, в противном случае сбрасывается |                                                                                                                                                                    |  |  |  |
|              | V:                                                                 | ном слу <sup>,</sup><br>Устанавл                                                                                                                                            | пивается, если dst содержал 07FFEh или 07FFFh, в против-<br>чае сбрасывается;<br>пивается, если dst содержал 07Eh или 07Fh, в противном<br>брасывается             |  |  |  |
| Биты режима  | Биты OSC                                                           | OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                          |                                                                                                                                                                    |  |  |  |
| •            | Удаление элемента с вершины стека (TOS) без использования регистра |                                                                                                                                                                             |                                                                                                                                                                    |  |  |  |
| _            | PUSH                                                               | R5                                                                                                                                                                          | ; содержимое регистра R5, является ; результатом вычисления, сохраненного ; в системном стеке                                                                      |  |  |  |
| Пример       | INCD                                                               | SP                                                                                                                                                                          | ;удаление элемента TOS путем двойного ;инкрементирования стека. Команду INCD.В ;для этих целей использовать нельзя, ;поскольку SP — это регистр размером в ;слово. |  |  |  |
|              | RET                                                                |                                                                                                                                                                             |                                                                                                                                                                    |  |  |  |
| Пример       |                                                                    | •                                                                                                                                                                           | стека инкрементируется на два.<br>;байт на вершине стека (TOS)<br>;инкрементируется на два                                                                         |  |  |  |

| *INV[.W]  | Инвертирование получателя |
|-----------|---------------------------|
| *INV.B    | Инвертирование получателя |
| Синтаксис | INV dst                   |
| Синтаксис | INV.B dst                 |
| Операция  | .NOT.dst → dst            |
| Эмуляция  | XOR #0FFFFh, dst          |
| Эмуляция  | XOR.B #0FFh, dst          |



| Описание     | Операнд                                 | Операнд получателя инвертируется. Исходное содержимое теряется.                                                                                                                 |                                                                                                                                                         |                         |       |                              |  |  |
|--------------|-----------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|-------|------------------------------|--|--|
|              | N:                                      | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                                                 |                                                                                                                                                         |                         |       |                              |  |  |
| Биты статуса | Z:                                      | сбрасываетс<br>Устанавливае                                                                                                                                                     | Устанавливается, если dst содержал 0FFFFh, в противном случае сбрасывается;<br>Устанавливается, если dst содержал 0FFh, в противном случае сбрасывается |                         |       |                              |  |  |
| ригы статуса | C:                                      | Устанавливается, если результат не ноль, в противном случае сбрасывается (= .NOT. Zero) Устанавливается, если результат не ноль, в противном случае сбрасывается (= .NOT. Zero) |                                                                                                                                                         |                         |       |                              |  |  |
|              | V:                                      | Устанавливается, если исходное содержимое операнда было отри-<br>цательное, в противном случае сбрасывается                                                                     |                                                                                                                                                         |                         |       |                              |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются |                                                                                                                                                                                 |                                                                                                                                                         |                         |       |                              |  |  |
| Пример       | до двух).                               |                                                                                                                                                                                 | стра R5 выполняе<br>;                                                                                                                                   | тся операция отр        |       | я (дополнение<br>R5=000AEh   |  |  |
|              | INV R5<br>INC R5                        | •                                                                                                                                                                               |                                                                                                                                                         | вание R5,<br>инвертиров | F     | R5=0FF51h                    |  |  |
| Пример       | MOV<br>INV.B                            | <b>ржимым байт</b><br>#0AEh <b>,</b> LEO<br>LEO<br>LEO                                                                                                                          | а памяти LEO вып<br>;<br>;инвертирова<br>;МЕМ(LEO) ин                                                                                                   | ание LEO,               | MEM ( | (LEO) = 0AEh<br>(LEO) = 051h |  |  |

| JC           | Переход, если перенос установлен                                                                                                                                                                                                                                                                                                                                                              |  |  |  |  |  |  |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| JHS          | Переход, если наивысший* или равный                                                                                                                                                                                                                                                                                                                                                           |  |  |  |  |  |  |
| 0            | JC label                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |  |  |  |
| Синтаксис    | JHS label                                                                                                                                                                                                                                                                                                                                                                                     |  |  |  |  |  |  |
| 0            | Если C=1: PC+2 × смещение → PC                                                                                                                                                                                                                                                                                                                                                                |  |  |  |  |  |  |
| Операция     | Если C=0: выполняется следующая команда                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| Описание     | Проверяется бит переноса (С) регистра статуса. Если он установлен, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSE команды прибавляется к счетчику команд. Если бит переноса С сброшен, вы полняется команда, следующая за инструкцией јштр. Команда JC (переход если перенос / наивысший или равный) используется для сравнения чисел без знака (от 0 до 65536). |  |  |  |  |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                                                    |  |  |  |  |  |  |
| Пример       | Использование сигнала Р1IN.1 для задания и управления ходом программы.         ВІТ #01h, &P1IN ; состояние сигнала → в бит переноса         JC PROGA ; Если бит переноса равен 1,         ; выполняется программная процедура А         ; Если бит переноса равен 0,         ; выполнение программы продолжается         ; здесь                                                              |  |  |  |  |  |  |

|        | Содержимое R5 сравнивается с числом 15. Если содержимое наивысшее или такое же, происходит переход к метке LABEL. |         |                                        |
|--------|-------------------------------------------------------------------------------------------------------------------|---------|----------------------------------------|
| Пример | CMP                                                                                                               | #15, R5 |                                        |
|        | JHS                                                                                                               | LABEL   | ;Если R5≥15, происходит переход        |
|        |                                                                                                                   |         | ;Продолжение с этого места, если R5<15 |

\* В оригинале используется термин «higher». Таким образом, подчеркивается, что эта команда позволяет выполнять сравнение чисел без знака, в отличие от команды JGE (Jump if Greater or Equal – переход, если *больше* или равно), с помощью которой можно сравнивать числа со знаком.

| JEQ, JZ      | Переход, если равно; переход, если ноль                                                                                                                                                                                                                                               |  |  |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Синтаксис    | JEQ label, JZ label                                                                                                                                                                                                                                                                   |  |  |
| Опорошия     | Если Z=1: PC+2 × смещение → PC                                                                                                                                                                                                                                                        |  |  |
| Операция     | Если Z=0: выполняется следующая команда                                                                                                                                                                                                                                               |  |  |
| Описание     | Проверяется бит нуля (Z) регистра статуса. Если он установлен, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд. Если бит нуля Z не установлен, выполняется команда, следующая за инструкцией ј ump.               |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                            |  |  |
| Пример       | Переход по адресу, содержащемуся в TONI, если R7 содержит ноль.  ТST R7 ;Проверка содержимого регистра R7  JZ TONI ;Переход, если «ноль»                                                                                                                                              |  |  |
| Пример       | Переход по адресу LEO, если содержимое R6 равно содержимому таблицы.  СМР R6, Table(R5); Сравнение содержимого регистра R6; с содержимым памяти (адрес; таблицы содержится в R5)  JEQ LEO; Переход, если данные равны; нет, данные не равны, выполнение; программы продолжается здесь |  |  |
| Пример       | Переход к метке LABEL, если содержимое R5 равно нулю. TST R5 JZ LABEL                                                                                                                                                                                                                 |  |  |

| JGE          | Переход, если больше или равно                                                                                                                                                                                                                                                                                                                                      |  |  |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Синтаксис    | JGE label                                                                                                                                                                                                                                                                                                                                                           |  |  |
| Операция     | Если (N .XOR. V)=0, то переход к метке: PC+2 $\times$ смещение $\rightarrow$ PC                                                                                                                                                                                                                                                                                     |  |  |
|              | Если (N .XOR. V)=1, то выполняется следующая команда                                                                                                                                                                                                                                                                                                                |  |  |
| Описание     | Проверяются бит отрицания (N) и бит переполнения (V) в регистре статуса. Если они оба установлены или сброшены, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд. Если установлен только один бит, выполняется команда, следующая за инструкцией jump. Это позволяет сравнивать числа со знаком. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                          |  |  |



|        | Если содержимое регистра R6 больше или равно содержимому памяти по адресу, указанному в R7, выполнение программы продолжается с метки EDE. |
|--------|--------------------------------------------------------------------------------------------------------------------------------------------|
| Пример | CMP @R7, R6 ;R6≥(R7)?, сравнение чисел со знаком                                                                                           |
|        | JGE EDE ;Да, R6≥(R7); переход к метке EDE                                                                                                  |
|        | ; Нет, продолжение программы                                                                                                               |
|        |                                                                                                                                            |

| JL           | Переход, если меньше                                                                                                                                                                                                                                                                                                                                                           |  |  |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Синтаксис    | JL label                                                                                                                                                                                                                                                                                                                                                                       |  |  |
| Операция     | Если (N .XOR. V)=1, то переход к метке: PC+2 $\times$ смещение $\rightarrow$ PC                                                                                                                                                                                                                                                                                                |  |  |
|              | Если (N .XOR. $V$ )=0, то выполняется следующая команда                                                                                                                                                                                                                                                                                                                        |  |  |
| Описание     | Проверяются бит отрицания (N) и бит переполнения (V) в регистре статуса. Если установлен только один из них, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд. Если оба бита N и V установлены или сброшены, выполняется команда, следующая за инструкцией ј ump. Это позволяет сравнивать числа со знаком. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                                     |  |  |
| Пример       | Если содержимое регистра R6 меньше содержимого памяти по адресу, указанному в R7, выполнение программы продолжается с метки EDE.  СМР @R7,R6 ;R6<(R7)?, сравнение чисел со знаком JL EDE ;Да, R6<(R7); переход к метке EDE ;Нет, продолжение программы                                                                                                                         |  |  |

| JMP          | Безусловный переход                                                                                                                                         |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Синтаксис    | JMP label                                                                                                                                                   |
| Операция     | РС+2 × смещение → РС                                                                                                                                        |
| Описание     | 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд.                                        |
| Биты статуса | Биты статуса не изменяются                                                                                                                                  |
| Рекомендация | Эта команда длиной в одно слово может заменить команду BRANCH для диа-<br>пазона слов от -511 до +512 относительно текущего содержимого счетчика<br>команд. |

| JN        | Переход, если отрицание                                                                                                                                                                                                                                                 |  |
|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Синтаксис | JN label                                                                                                                                                                                                                                                                |  |
| Ozonowa   | Если N=1: PC+2 × смещение → PC                                                                                                                                                                                                                                          |  |
| Операция  | Если N=0: выполняется следующая команда                                                                                                                                                                                                                                 |  |
| Описание  | Проверяется бит отрицания (N) регистра статуса. Если он установлен, 10-раз-<br>рядная величина смещения со знаком, содержащаяся в младших битах (LSB)<br>команды прибавляется к счетчику команд. Если N сброшен, выполняется<br>команда, следующая за инструкцией jump. |  |

| Биты статуса | Биты статуса не изменяются                                                                                                                                  |  |  |  |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
|              | Результат вычисления в R5 вычитается из COUNT. Если получается отрицательная величина, COUNT очищается и выполнение программы продолжается по другому пути. |  |  |  |
| Пример       | SUB R5, COUNT ; COUNT — R5 ® COUNT  JN L\$1 ; Если результат отрицательный, ; тогда COUNT=0, PC=L\$1  ; Продолжение, если COUNT≥0    L\$1 CLR COUNT         |  |  |  |

| JNC          | Переход, если перенос не установлен                                                                                                                                                                                                                                                                                                                                            |  |  |  |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| JLO          | Переход, если низший                                                                                                                                                                                                                                                                                                                                                           |  |  |  |
| Синтаксис    | JNC label JLO label                                                                                                                                                                                                                                                                                                                                                            |  |  |  |
| Ozonowa      | Если C=0: PC+2 × смещение → PC                                                                                                                                                                                                                                                                                                                                                 |  |  |  |
| Операция     | Если C=1: выполняется следующая команда                                                                                                                                                                                                                                                                                                                                        |  |  |  |
| Описание     | Проверяется бит переноса (С) регистра статуса. Если он сброшен, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд. Если бит С установлен, выполняется команда, следующая за инструкцией ј штр. Команда JNC (переход, если нет переноса / низший) используется для сравнения чисел без знака (от 0 до 65536). |  |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                                     |  |  |  |
| Пример       | Результат в R6 прибавляется к BUFFER. Если происходит переполнение, выполняется процедура обработки ошибки по адресу ERROR.  ADD R6, BUFFER; BUFFER + R6 → BUFFER  JNC CONT; Переход к CONT, если переноса нет ERROR; Начало процедуры обработки ошибки   СОUNТ; Продолжение нормального хода; программы                                                                       |  |  |  |
| Пример       | Переход к STL2, если байт STATUS содержит 1 или 0.  CMP.B #2, STATUS  JLO STL2 ; STATUS<2 ; STATUS≥2, продолжение здесь                                                                                                                                                                                                                                                        |  |  |  |



| JNE          | Переход, если не равно                                                                                                                                                                                                                                      |  |  |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| JNZ          | Переход, если не ноль                                                                                                                                                                                                                                       |  |  |
| Синтаксис    | JNE label JNZ label                                                                                                                                                                                                                                         |  |  |
| Опорошия     | Если Z=0: PC+2 × смещение → PC                                                                                                                                                                                                                              |  |  |
| Операция     | Если Z=1: выполняется следующая команда                                                                                                                                                                                                                     |  |  |
| Описание     | Проверяется бит нуля (Z) регистра статуса. Если он сброшен, 10-разрядная величина смещения со знаком, содержащаяся в младших битах (LSB) команды прибавляется к счетчику команд. Если бит Z установлен, выполняется команда, следующая за инструкцией jump. |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                  |  |  |
| Пример       | Переход по адресу TONI, если регистры R7 и R8 имеют различное содержимое.  СМР R7, R8 ; Сравнение R7 с R8  JNE TONI ; Переход, если содержимое различное ; Продолжение, если содержимое одинаковое                                                          |  |  |

| MOV[.W]      | Пересылка содержимого источника в получатель                                                                                                                   |                                                                                                                                                                                                         |  |
|--------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| MOV.B        | Пересылка содержимого источника в получатель                                                                                                                   |                                                                                                                                                                                                         |  |
| Синтаксис    | MOV src, dst или MOV.W src, dst MOV.B src, dst                                                                                                                 |                                                                                                                                                                                                         |  |
| Операция     | src → dst                                                                                                                                                      |                                                                                                                                                                                                         |  |
| Описание     | Операнд источника посылается в получатель. Операнд источника не изменяется. Предыдущее содержимое получателя теряется.                                         |                                                                                                                                                                                                         |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                     |                                                                                                                                                                                                         |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                        |                                                                                                                                                                                                         |  |
| Пример       | Содержимое таблицы EDE (данные в виде об Длина таблиц должна составлять 020h ячее МОV #EDE, R10 МОV #020h, R9 Loop MOV @R10+, TOM-EDE-2 (R10)  DEC R9 JNZ Loop | ж. ;Подготовка счетчика ;Подготовка счетчика ;Использование ;указателя ;в регистре R10 для ;обеих таблиц ;Декремент счетчика ;Содержимое ;счетчика≠0, ;копирование ;продолжается ;Копирование закончено |  |
| Пример       | Содержимое таблицы EDE (данные в виде об Длина таблиц должна составлять 020h ячео МОV #EDE, R10 МОV #020h, R9 Loop MOV.B @R10+, TOM-EDE-1 (R10                 | ж.<br>;Подготовка счетчика<br>;Подготовка счетчика                                                                                                                                                      |  |

|        | 1        |                         |
|--------|----------|-------------------------|
|        |          | ;в регистре R10 для     |
|        |          | ;обеих таблиц           |
|        | DEC R9   | ;Декремент счетчика     |
|        | JNZ Loop | ;Содержимое             |
| Пример |          | ;счетчика≠0,            |
|        |          | ; копирование           |
|        |          | ;продолжается           |
|        |          | ; Копирование закончено |
|        |          |                         |
|        |          |                         |

| *NOP         | Нет операции                                                                                                                                                                |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Синтаксис    | NOP                                                                                                                                                                         |
| Операция     | не выполняется                                                                                                                                                              |
| Эмуляция     | MOV #0, R3                                                                                                                                                                  |
| Описание     | Никакая операция не выполняется. Команда может использоваться для исключения команд в ходе проверки программного обеспечения или для задания необходимого времени ожидания. |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                  |

Команда NOP главным образом используется в двух случаях:

- сохранение одного, двух или трех слов памяти;
- корректировка программных временных интервалов.

#### Примечание: эмуляция команды NOP.

Другие команды могут эмулировать функцию NOP, позволяя получать различное количество циклов команды и слов кода. Ниже представлены некоторые примеры:

```
MOV #0,R3 ;1 цикл, 1 слово
MOV 0(R4),0(R4) ;6 циклов, 3 слова
MOV @R4,0(R4) ;5 циклов, 2 слова
BIC #0,EDE(R4) ;4 цикла, 2 слова
JMP $+2 ;2 цикла, 1 слово
BIC #0,R5 ;1 цикл, 1 слово
```

Однако, нужно соблюдать осторожность при использовании этих примеров, чтобы избежать непредсказуемых результатов. К примеру, при использовании команды MOV 0(R4), 0(R4), когда R4 содержит значение 120h, произойдет нарушение защиты сторожевого таймера (адрес 120h), потому что не будет использован ключ защиты.

| *POP[.W]  | Снятие со стека слова в получатель                                                                                                                         |  |
|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| *POP.B    | Снятие со стека слова в получатель                                                                                                                         |  |
| Синтаксис | OP dst POP.B dst                                                                                                                                           |  |
| Операция  | $\begin{array}{c} \texttt{QSP} \rightarrow \texttt{temp} \\ \texttt{SP} + 2 \rightarrow \texttt{SP} \\ \texttt{temp} \rightarrow \texttt{dst} \end{array}$ |  |



| Эмуляция     | MOV @SP+, dst или MOV.W @SP+, dst MOV.B @SP+, dst                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |  |  |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Описание     | Содержимое стека, на которое указывает указатель стека (TOS) помещается в получатель. Затем указатель стека инкрементируется на два.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |  |
| Пример       | Восстановление из стека содержимого регистра R7 и регистра статуса. РОР R7 ;Восстановление R7 РОР SR ;Восстановление регистра статуса                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |
| Пример       | Восстановление из стека содержимого байта ОЗУ LEO.<br>РОР.В LEO ;Младший байт помещается из стека в LEO                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |
| Пример       | Восстановление из стека содержимого регистра R7. РОР.В R7 ;Младший байт помещается из стека в R7, ; старший байт регистра R7 равен 00h                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |  |
| Пример       | Восстановление из стека содержимого ячейки памяти, указанной в регистре R7 и содержимого регистра статуса.  РОР.В 0 (R7) ; Младший байт помещается из стека ; в байт, который указан в регистре R7 ; Пример: R7=203h ; Мет (R7) = младший байт ; системного стека ; Пример: R7=20Ah ; Мет (R7) = младший байт ; системного стека ; Пример: R7=20Ah ; системного стека ; Системного ст |  |  |

# Примечание: указатель системного стека

Указатель системного стека (SP) всегда инкрементируется на два, независимо от наличия суффикса байта.

| PUSH[.W]     | Помещение слова в стек                                                                                                                  |  |  |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------|--|--|
| PUSH.B       | Помещение байта в стек                                                                                                                  |  |  |
| Синтаксис    | PUSH src или PUSH.W src PUSH.B src                                                                                                      |  |  |
| Операция     | $SP - 2 \rightarrow SP$<br>$src \rightarrow @SP$                                                                                        |  |  |
| Описание     | Указатель стека декрементируется на два, затем операнд источника помещается в слово ОЗУ, адрес которого содержит указатель стека (TOS). |  |  |
| Биты статуса | Биты статуса не изменяются                                                                                                              |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                 |  |  |
|              | Содержимое регистра статуса и регистра R8 сохраняются в стеке.                                                                          |  |  |
| Пример       | PUSH SR ; сохранение регистра статуса                                                                                                   |  |  |
|              | PUSH R8 ; сохранение регистра R8                                                                                                        |  |  |
|              | Сохранение содержимого периферии ТСДАТ в стеке.                                                                                         |  |  |
| Пример       | PUSH.B &TCDAT ; сохранение в стеке данных                                                                                               |  |  |
| пример       | ;из 8-разрядного периферийного                                                                                                          |  |  |
|              | ;модуля, адресованного ТСDAТ                                                                                                            |  |  |

# Примечание: указатель системного стека

Указатель системного стека (SP) всегда декрементируется на два, независимо от наличия суффикса байта.

| *RET         | Возврат из подпрограммы                                                                                                                                               |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Синтаксис    | RET                                                                                                                                                                   |
| Операция     | @SP → PC<br>SP + 2 → SP                                                                                                                                               |
| Эмуляция     | MOV @SP+, PC                                                                                                                                                          |
| Описание     | Адрес возврата, помещенный в стек командой CALL посылается в счетчик команд. Программа продолжается с адреса кода, следующего за адресом команды вызова подпрограммы. |
| Биты статуса | Биты статуса не изменяются                                                                                                                                            |

| RETI           | Возврат из прерывания                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                                                                                              |  |  |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|--|--|
| Синтаксис      | RETI                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                              |  |  |
| Операция       | TOS →                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | TOS $\rightarrow$ SR, SP + 2 $\rightarrow$ SP, TOS $\rightarrow$ PC, SP + 2 $\rightarrow$ SP |  |  |
| Описание       | Регистр состояния восстанавливает свое исходное значение, существовавшее до начала процедуры обработки прерывания, замещая текущее содержимое SR содержимым TOS. Указатель стека (SP) инкрементируется на два. Счетчик команд восстанавливает свое исходное значение, имевшееся до начала обработки прерывания. Это следующий шаг после прерывания нормального хода программы. Восстановление выполняется путем замещения текущего содержимого PC содержимым TOS. Указатель стека (SP) инкрементируется. |                                                                                              |  |  |
|                | N:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | восстанавливается из системного стека                                                        |  |  |
| Euri i orozvog | Z:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | восстанавливается из системного стека                                                        |  |  |
| Биты статуса   | C:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | восстанавливается из системного стека                                                        |  |  |
|                | V:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | восстанавливается из системного стека                                                        |  |  |
| Биты режима    | Биты OSCOFF, CPUOFF и GIE восстанавливаются из системного стека                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                              |  |  |

| *RLA[.W]  | Арифметическая ротация влево                                                                                                                                                                                                                                                                                                          |  |  |
|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| *RLA.B    | Арифметическая ротация влево                                                                                                                                                                                                                                                                                                          |  |  |
| Синтоконо | RLA dst или RLA.W dst                                                                                                                                                                                                                                                                                                                 |  |  |
| Синтаксис | RLA.B dst                                                                                                                                                                                                                                                                                                                             |  |  |
| Операция  | $C \leftarrow MSB \leftarrow MSB-1 \dots LSB+1 \leftarrow LSB \leftarrow 0$                                                                                                                                                                                                                                                           |  |  |
| 2         | ADD dst, dst                                                                                                                                                                                                                                                                                                                          |  |  |
| Эмуляция  | ADD.B dst, dst                                                                                                                                                                                                                                                                                                                        |  |  |
| Описание  | Операнд получателя сдвигается влево на одну позицию, как показано на рис. 3.14. Старший бит MSB сдвигается в бит переноса (C), а в младший бит LSB записывается «О». Команда RLA действует как умножение со знаком на 2. Переполнение происходит, если dst ≥ 04000h и dst < 0C000h перед выполнением операции: результат меняет знак. |  |  |





Рис. 3-13. Прерывание главной программы

|              | N:                                      | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                                                                                                                                                   |
|--------------|-----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|              | Z:                                      | Устанавливается, если результат «0», в противном случае сбрасывается                                                                                                                                                                                                              |
| _            | C:                                      | Загружается из MSB                                                                                                                                                                                                                                                                |
| Биты статуса | V:                                      | Устанавливается, если произошло арифметическое переполнение: исходное значение $04000h \le dst < 0C000h$ ; в противном случае сбрасывается Устанавливается, если произошло арифметическое переполнение: исходное значение $040h \le dst < 0C0h$ ; в противном случае сбрасывается |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются |                                                                                                                                                                                                                                                                                   |



Рис. 3-14. Операнд получателя – арифметический сдвиг влево

80 Библиотека Компэла

81

| Пример                                    | Содержимое регистра R7 умножается на 2. |  |
|-------------------------------------------|-----------------------------------------|--|
| пример                                    | RLA R7 ;Сдвиг влево R7 (умножение на 2) |  |
| Младший байт регистра R7 умножается на 4. |                                         |  |
|                                           | RLA.B R7 ;Сдвиг влево младшего байта R7 |  |
| Пример                                    | ; (умножение на 2)                      |  |
|                                           | RLA.B R7 ;Сдвиг влево младшего байта R7 |  |
|                                           | ; (умножение на 4)                      |  |

## Примечание: замена RLA

Ассемблер не распознает команду:

RLA @R5+ u RLA.B @R5+

Вместо неё должна использоваться следующая команда:

ADD @R5+,-2(R5) M ADD.B @R5+,-1(R5)

| *RLC[.W]  | Арифметическая ротация влево через перенос                                                                                                                                      |  |
|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| *RLC.B    | Арифметическая ротация влево через перенос                                                                                                                                      |  |
| Синтоконо | RLC dst или RLC.W dst                                                                                                                                                           |  |
| Синтаксис | RLC.B dst                                                                                                                                                                       |  |
| Операция  | $C \leftarrow MSB \leftarrow MSB-1 \dots LSB+1 \leftarrow LSB \leftarrow C$                                                                                                     |  |
| Эмуляция  | ADDC dst, dst                                                                                                                                                                   |  |
| Описание  | Операнд получателя сдвигается влево на одну позицию, как показано на рис. 3.15. Бит переноса (С) сдвигается в младший бит LSB, а старший бит MSB сдвигается в бит переноса (С). |  |

| Биты статуса | N: | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                                                                                                                                                        |
|--------------|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|              | Z: | Устанавливается, если результат «О», в противном случае сбрасывается                                                                                                                                                                                                                   |
|              | C: | Загружается из MSB                                                                                                                                                                                                                                                                     |
|              | V: | Устанавливается, если произошло арифметическое переполнени-<br>еисходное значение 04000h ≤ dst < 0C000h; в противном случае<br>сбрасывается<br>Устанавливается, если произошло арифметическое переполне-<br>ниеисходное значение 040h ≤ dst < 0C0h; в противном случае<br>сбрасывается |



**Рис. 3-15.** Операнд получателя – сдвиг влево через перенос



| Биты режима | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                       |  |  |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Пример      | Содержимое регистра R5 сдвигается влево на одну позицию. RLC R5 ; (R5×2) +C $\rightarrow$ R5                                                                  |  |  |
| Пример      | Данные с входа P1IN.1 сдвигаются в младший бит LSB регистра R5.  ВІТ.В #2, &P1IN ; данные → в бит переноса (Carry)  RLC R5 ; Carry=P0in.1 → в LSB регистра R5 |  |  |
| Пример      | Содержимое MEM (LEO) сдвигается влево на одну позицию.<br>RLC.В LEO ; Mem (LEO) ×2+C → Mem (LEO)                                                              |  |  |

# Примечание: эмуляция RLC и RLC.В

Ассемблер не распознает команду:

RLC @R5+

Вместо неё должна использоваться следующая команда:

ADDC QR5+,-2(R5)

| RRA[.W]   | Арифметическая ротация вправо                                                                                                                                                 |
|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| RRA.B     | Арифметическая ротация вправо                                                                                                                                                 |
| Сиштокомо | RRA dst или RRA.W dst                                                                                                                                                         |
| Синтаксис | RRA.B dst                                                                                                                                                                     |
| Операция  | $MSB \rightarrow MSB$ , $MSB \rightarrow MSB-1$ , $LSB+1 \rightarrow LSB$ , $LSB \rightarrow C$                                                                               |
| Описание  | Операнд получателя сдвигается вправо на одну позицию, как показано на рис. 3.16. Старший бит MSB сдвигается сам в себя и в бит MSB-1, бит LSB+1 сдвигается в младший бит LSB. |

| Биты статуса | N:                                                                      | Устанавливается, если результат отрицательный; сбрасывается, если положительный |  |  |
|--------------|-------------------------------------------------------------------------|---------------------------------------------------------------------------------|--|--|
|              | Z:                                                                      | Устанавливается, если результат «О», в противном случае сбрасывается            |  |  |
|              | C:                                                                      | Загружается из LSB                                                              |  |  |
|              | V:                                                                      | Сбрасывается                                                                    |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                 |                                                                                 |  |  |
|              | Содержимое регистра R5 сдвигается вправо на одну позицию. Старший бит   |                                                                                 |  |  |
| Пример       | MSB сохраняет старое значение. Эта операция эквивалентна арифметическо- |                                                                                 |  |  |
|              | му делению на 2.                                                        |                                                                                 |  |  |
|              | RRA F                                                                   | 15 ;R5/2 → R5                                                                   |  |  |



**Рис. 3-16.** Операнд получателя – арифметический сдвиг вправо

83

| ;      | Содержимое Р                                                        | 5 умножается на 0.75 (0.5 + 0.25).                             |
|--------|---------------------------------------------------------------------|----------------------------------------------------------------|
| ;      | PUSH R5                                                             | ;Временное сохранение R5 с помощью стека                       |
|        | RRA R5                                                              | $; R5 \times 0.5 \rightarrow R5$                               |
|        | ADD @SP+                                                            | ,R5 ;R5×0.5 + R5 = 1.5×R5 $\rightarrow$ R5                     |
|        | RRA R5                                                              | $; (1.5 \times R5) \times 0.5 = 0.75 \times R5 \rightarrow R5$ |
|        |                                                                     |                                                                |
| Пример | цию. Старший<br>на арифметиче<br>RRA.B R5<br>PUSH.B R5<br>RRA.B @SF | ;только с младшим байтом, старший байт<br>;R5 сброшен          |

| RRC[.W]   | Ротация вправо через перенос                                                                                                                                                   |
|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| RRC.B     | Ротация вправо через перенос                                                                                                                                                   |
| Cuuravaua | RRC dst или RRC.W dst                                                                                                                                                          |
| Синтаксис | RRC.B dst                                                                                                                                                                      |
| Операция  | $C \rightarrow MSB \rightarrow MSB-1 \dots LSB+1 \rightarrow LSB \rightarrow C$                                                                                                |
| Описание  | Операнд получателя сдвигается вправо на одну позицию, как показано на рис. 3.17. Бит переноса (С) сдвигается в старший бит MSB, младший бит LSB сдвигается в бит переноса (С). |

|                | N:                                      | Устанавливается, если результат отрицательный; сбрасывается, если положительный                                                                    |
|----------------|-----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| Euri i erezuee | Z:                                      | Устанавливается, если результат «0», в противном случае сбрасывается                                                                               |
| Биты статуса   | C:                                      | Загружается из LSB                                                                                                                                 |
|                | V:                                      | Устанавливается, если исходное содержимое положительно и бит<br>переноса перед выполнением операции установлен, в противном<br>случае сбрасывается |
| Биты режима    | Биты OSCOFF, CPUOFF и GIE не изменяются |                                                                                                                                                    |



Рис. 3-17. Операнд получателя — сдвиг вправо через перенос



| Пример | Содержимое регистр<br>MSB загружается «1 | ра R5 сдвигается вправо на одну позицию. В старший бит<br>».            |  |
|--------|------------------------------------------|-------------------------------------------------------------------------|--|
| Примср | SETC                                     | ;Подготовка бита переноса для MSB                                       |  |
|        | RRC R5                                   | ;R5/2 + 8000h → R5                                                      |  |
|        | Содержимое регистр                       | Содержимое регистра R5 сдвигается вправо на одну позицию. В старший бит |  |
|        | MSB загружается «1                       | ».                                                                      |  |
| Пример | SETC                                     | ;Подготовка бита переноса для MSB                                       |  |
|        | RRC.B R5                                 | ;R5/2 + 80h → R5 ;используется младший                                  |  |
|        |                                          | ;байт R5                                                                |  |

| *SBC[.W]     | Вычитание заема/.NOT. переноса из получателя                                                                                                                                          |                                                                                                            |                                                                                                                                    |  |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|--|
| *SBC.B       | Вычитан                                                                                                                                                                               | Вычитание заема/.NOT. переноса из получателя                                                               |                                                                                                                                    |  |
| Cuurovous    | SBC ds                                                                                                                                                                                | t или SBC.W                                                                                                | dst                                                                                                                                |  |
| Синтаксис    | SBC.B                                                                                                                                                                                 | dst                                                                                                        |                                                                                                                                    |  |
| Опорошия     | dst +                                                                                                                                                                                 | OFFFFh + C →                                                                                               | dst                                                                                                                                |  |
| Операция     | dst +                                                                                                                                                                                 | $0FFh + C \rightarrow d$                                                                                   | st                                                                                                                                 |  |
| Эмуляция     | SUBC                                                                                                                                                                                  | #0, dst                                                                                                    |                                                                                                                                    |  |
| Омуляция     | SUBC.B                                                                                                                                                                                | #0, dst                                                                                                    |                                                                                                                                    |  |
| Описание     |                                                                                                                                                                                       | Бит переноса (C) прибавляется к операнду получателя минус один. Предыдущее содержимое получателя теряется. |                                                                                                                                    |  |
|              | N:                                                                                                                                                                                    | Устанавливается<br>если положители                                                                         | , если результат отрицательный; сбрасывается,<br>ьный                                                                              |  |
|              | Z:                                                                                                                                                                                    | Устанавливается<br>вается                                                                                  | , если результат «0», в противном случае сбрасы-                                                                                   |  |
| Биты статуса | C:                                                                                                                                                                                    | тата, сбрасывает                                                                                           | , если есть перенос из старшего бита MSB резуль-<br>ся в противном случае. Устанавливается в «1»,<br>обрасывается, если заем есть. |  |
|              | V:                                                                                                                                                                                    |                                                                                                            | , если произошло арифметическое переполнение,<br>чае сбрасывается                                                                  |  |
| Биты режима  | Биты OS                                                                                                                                                                               | COFF, CPUOFF и G                                                                                           | Е не изменяются                                                                                                                    |  |
| Пример       | Содержимое 16-разрядного счетчика, указанного в R13, вычитается из 32-разрядного счетчика, указанного в R12:  SUB @R13,0(R12) ; Вычитание LSD  SBC 2(R12) ; Вычитание переноса из MSD |                                                                                                            |                                                                                                                                    |  |
| Пример       | <b>рядного</b><br>SUB.B                                                                                                                                                               | счетчика, указанн                                                                                          | ;Вычитание LSD                                                                                                                     |  |

# Примечание: реализация заема

Заем обрабатывается как .NOT. переноса:

 Заем
 Да
 Нет

 Бит переноса
 0
 1

| *SETC           | Установк           | а бита переноса   |                                                                                                                                                                                                                                                                                                          |
|-----------------|--------------------|-------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Синтаксис       | SETC               |                   |                                                                                                                                                                                                                                                                                                          |
| Операция        | 1 → C              |                   |                                                                                                                                                                                                                                                                                                          |
| <b>Эмуляция</b> | BIS #1             | , SR              |                                                                                                                                                                                                                                                                                                          |
| Описание        | Устанавл           | ивается бит перен | oca (C).                                                                                                                                                                                                                                                                                                 |
|                 | N:                 | Не изменяется     |                                                                                                                                                                                                                                                                                                          |
| _               | Z:                 | Не изменяется     |                                                                                                                                                                                                                                                                                                          |
| Биты статуса    | C:                 | Устанавливается   |                                                                                                                                                                                                                                                                                                          |
|                 | V:                 | Не изменяется     |                                                                                                                                                                                                                                                                                                          |
| Биты режима     | Биты OS0           | OFF, CPUOFF и GII | Е не изменяются                                                                                                                                                                                                                                                                                          |
| Пример          | R6. Прин<br>DSUB A | имается, что R5=3 | итания: Десятичное вычитание R5 из 987 и R6=4137: ;Пересылка содержимого R5; от 0-9 к 6-0Fh; R5=03987+6666=09FEDh; Инвертирование R5; (результат назад к 0-9); R5=.NOT. R5=06012h; Подготовка переноса; саггу=1; Эмулирование вычитания; сложением; (1000-R5-1); R6=R6+R5+1; R6=4137+06012+1=1 0150=0150 |

| *SETN        | Установи                                | Установка бита отрицания           |  |  |
|--------------|-----------------------------------------|------------------------------------|--|--|
| Синтаксис    | SETN                                    | SETN                               |  |  |
| Операция     | 1 → N                                   |                                    |  |  |
| Эмуляция     | BIS #4                                  | BIS #4, SR                         |  |  |
| Описание     | Устанавл                                | Устанавливается бит отрицания (N). |  |  |
| Биты статуса | N:                                      | Устанавливается                    |  |  |
|              | Z:                                      | Не изменяется                      |  |  |
|              | C:                                      | Не изменяется                      |  |  |
|              | V:                                      | Не изменяется                      |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются |                                    |  |  |

| *SETZ     | Установка бита нуля           |
|-----------|-------------------------------|
| Синтаксис | SETZ                          |
| Операция  | 1 → Z                         |
| Эмуляция  | BIS #2, SR                    |
| Описание  | Устанавливается бит нуля (Z). |



| Биты статуса | N:                                      | Не изменяется   |
|--------------|-----------------------------------------|-----------------|
|              | Z:                                      | Устанавливается |
|              | C:                                      | Не изменяется   |
|              | V:                                      | Не изменяется   |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются |                 |

| SUB[.W]      | Вычитание источника из получателя       |                                                                                                                                                                                                                                   |  |  |
|--------------|-----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| SUB.B        | Вычитан                                 | Вычитание источника из получателя                                                                                                                                                                                                 |  |  |
| Синтаксис    | SUB src, dst или SUB.W src,dst          |                                                                                                                                                                                                                                   |  |  |
| Сиптаксис    | SUB.B                                   | src,dst                                                                                                                                                                                                                           |  |  |
| Операция     | dst +                                   | .NOT.src + 1 → dst или [(dst - src → dst)]                                                                                                                                                                                        |  |  |
| Описание     | дополнен<br>получате                    | Операнд источника вычитается из операнда получателя путем прибавления дополнения до единицы операнда источника и константы «1» к операнду получателя. Операнд источника не изменяется. Предыдущее содержимое получателя теряется. |  |  |
|              | N:                                      | Устанавливается, если результат отрицательный; сбрасывается, если положительный.                                                                                                                                                  |  |  |
|              | Z:                                      | Устанавливается, если результат «0», в противном случае сбрасывается.                                                                                                                                                             |  |  |
| Биты статуса | C:                                      | Устанавливается, если есть перенос из старшего бита MSB результата, в противном случае сбрасывается. Устанавливается в «1», если нет заема; сбрасывается, если был заем.                                                          |  |  |
|              | V:                                      | Устанавливается, если произошло арифметическое переполнение,<br>в противном случае сбрасывается                                                                                                                                   |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются |                                                                                                                                                                                                                                   |  |  |
| Пример       | См. пример для команды SBC              |                                                                                                                                                                                                                                   |  |  |
| Пример       | <b>См.</b> пример для команды SBC.В     |                                                                                                                                                                                                                                   |  |  |

# Примечание: обработка заема как .NOT.

Заем обрабатывается как операция .NOT. переноса:

 Заем
 Да
 Нет

 Бит переноса
 0
 1

| SUBC[.W],<br>SBB[.W] | Вычитание источника и заема/.NOT. переноса из получателя                         |  |  |  |  |  |  |
|----------------------|----------------------------------------------------------------------------------|--|--|--|--|--|--|
| SUBC.B,<br>SBB.B     | Вычитание источника и заема/.NOT. переноса из получателя                         |  |  |  |  |  |  |
|                      | SUBC src, dst или SUBC.W src, dst или                                            |  |  |  |  |  |  |
| Синтаксис            | SBB src, dst или SBB.W src, dst                                                  |  |  |  |  |  |  |
|                      | SUBC.B src, dst или SBB.B src, dst                                               |  |  |  |  |  |  |
| Операция             | $dst + .NoT.src + C \rightarrow dst$ или $[(dst - src - 1 + C \rightarrow dst)]$ |  |  |  |  |  |  |

|              | _                                                                                                                                                                                                                                                                                                                                          |                                                                                                                                                                          | ,                                                        |  |  |  |  |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|--|--|--|--|
| Описание     | Операнд источника вычитается из операнда получателя путем прибавления дополнения до единицы операнда источника и бита переноса (С) к операнду получателя. Операнд источника не изменяется. Предыдущее содержимое получателя теряется.                                                                                                      |                                                                                                                                                                          |                                                          |  |  |  |  |
|              | N:                                                                                                                                                                                                                                                                                                                                         | Устанавливаето<br>если положите.                                                                                                                                         | я, если результат отрицательный; сбрасывается,<br>льный. |  |  |  |  |
|              | Z:                                                                                                                                                                                                                                                                                                                                         | Устанавливаето<br>вается.                                                                                                                                                | я, если результат «0», в противном случае сбрасы-        |  |  |  |  |
| Биты статуса | C:                                                                                                                                                                                                                                                                                                                                         | Устанавливается, если есть перенос из старшего бита MSB результата, в противном случае сбрасывается. Устанавливается в «1», если нет заема; сбрасывается, если был заем. |                                                          |  |  |  |  |
|              | V:                                                                                                                                                                                                                                                                                                                                         | Устанавливается, если произошло арифметическое переполнение,<br>в противном случае сбрасывается                                                                          |                                                          |  |  |  |  |
| Биты режима  | Биты OS0                                                                                                                                                                                                                                                                                                                                   | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                  |                                                          |  |  |  |  |
| Пример       | Вычитаются две мантиссы (24-разрядные) с плавающей точкой. Младшие байты LSB находятся в R13 и R10, старшие байты MSB находятся в R12 и R9. SUB.W R13,R10 ;16-разрядная часть, LSB SUBC.B R12,R9 ;8-разрядная часть, MSB                                                                                                                   |                                                                                                                                                                          |                                                          |  |  |  |  |
| Пример       | Содержимое 16-разрядного счетчика, указанного в R13, вычитается из 16 разрядного счетчика, находящегося в регистрах R10 и R11(MSD).  SUB.B @R13+,R10 ; Вычитание младших байтов LSB бе ; переноса  SUBC.B @R13,R11 ; Вычитание старших байтов MSB ; с переносом,  ; возникшим в результате ; выполнения  ; операции над младшими байтами L |                                                                                                                                                                          |                                                          |  |  |  |  |

# Примечание: реализация заема

Заем обрабатывается как операция .NOT. переноса:

 Заем
 Да
 Нет

 Бит переноса
 0
 1

| SWPB         | Обмен байтами                                                                           |  |  |  |  |
|--------------|-----------------------------------------------------------------------------------------|--|--|--|--|
| Синтаксис    | SWPB dst                                                                                |  |  |  |  |
| Операция     | Биты с 15 по 8 « биты с 7 по 0                                                          |  |  |  |  |
| Описание     | Старший и младший байты операнда получателя меняется местами, как показано на рис. 3.18 |  |  |  |  |
| Биты статуса | Биты статуса не изменяются                                                              |  |  |  |  |
| Биты режима  | Биты OSCOFF, CPUOFF и GIE не изменяются                                                 |  |  |  |  |
| Пример       | MOV #040BFh,R7 ;0100000101111111 → R7<br>SWPB R7 ;10111111101000000 B R7                |  |  |  |  |



| Содержимое R5 умножается на 255. Результат сохраняется в R5, R4. |  |                                                          |  |  |  |
|------------------------------------------------------------------|--|----------------------------------------------------------|--|--|--|
| SWPB<br>MOV                                                      |  | ;<br>;копирование значения после обмена<br>:в R4         |  |  |  |
|                                                                  |  | ; корректировка результата<br>; корректировка результата |  |  |  |



Рис. 3-18. Обмен байтов в операнде получателя

| SXT          | Распрост              | Распространение знака                                                                                                                     |  |  |  |  |  |
|--------------|-----------------------|-------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
| Синтаксис    | SXT dst               |                                                                                                                                           |  |  |  |  |  |
| Операция     | Бит 7 -               | → в биты с 8 по 15                                                                                                                        |  |  |  |  |  |
| Описание     | Знак мла<br>рис. 3.19 | дшего байта распространяется в старшем байте, как показано на                                                                             |  |  |  |  |  |
| Биты статуса | Биты ста              | туса не изменяются                                                                                                                        |  |  |  |  |  |
|              | N:                    | Устанавливается, если результат отрицательный; сбрасывается, если положительный.                                                          |  |  |  |  |  |
| Биты статуса | Z:                    | Устанавливается, если результат «0», в противном случае сбрасывается.                                                                     |  |  |  |  |  |
|              | C:                    | Устанавливается, если результат не ноль, в противном случае сбрасывается (.NOT. Zero)                                                     |  |  |  |  |  |
|              | V:                    | V: Сбрасывается                                                                                                                           |  |  |  |  |  |
| Биты режима  | Биты OS0              | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                   |  |  |  |  |  |
| Пример       | операцин<br>МОV.В     | ружается значение P1IN. Команда распространения знака выполняет о развертывания значения бита 7 в биты с 8 по 15.  &P1IN,R7 ;P1IN = 080h: |  |  |  |  |  |



Рис. 3-19. Распространение знака операнда получателя

| *TST[.W]                                  | Проверка получателя                     |                                                                  |              |                                                 |  |  |
|-------------------------------------------|-----------------------------------------|------------------------------------------------------------------|--------------|-------------------------------------------------|--|--|
| *TST.B                                    | Проверка получателя                     |                                                                  |              |                                                 |  |  |
| Синтаксис                                 | TST dst или TST.W dst                   |                                                                  |              |                                                 |  |  |
| Синтаксис                                 | TST.B                                   | dst                                                              |              |                                                 |  |  |
| Операция                                  | dst + (                                 | OFFFF                                                            | 'h + 1       |                                                 |  |  |
| Операция                                  | dst + (                                 | OFFh                                                             | + 1          |                                                 |  |  |
| O. D. | CMP :                                   | #0, d                                                            | lst          |                                                 |  |  |
| Эмуляция                                  | CMP.B                                   | #0, d                                                            | lst          |                                                 |  |  |
| Описание                                  | Операнд                                 | получа                                                           | теля сравні  | ивается с нулем. Биты статуса устанавливаются в |  |  |
| Описание                                  | соответст                               | вии с ј                                                          | результатом  | и сравнения. Получатель не изменяется.          |  |  |
|                                           | N.                                      | Устана                                                           | авливается,  | если результат отрицательный; сбрасывается,     |  |  |
|                                           | IV.                                     | если положительный.                                              |              |                                                 |  |  |
| _                                         | Z:                                      | Устанавливается, если результат содержит «0», в противном случае |              |                                                 |  |  |
| Биты статуса                              |                                         | сбрасывается.                                                    |              |                                                 |  |  |
|                                           | C:                                      | Устанавливается                                                  |              |                                                 |  |  |
|                                           | V:                                      | Сбрас                                                            | ывается      |                                                 |  |  |
| Биты режима                               | Биты OSCOFF, CPUOFF и GIE не изменяются |                                                                  |              |                                                 |  |  |
|                                           | Проверяе                                | тся R7                                                           | . Если его с | одержимое отрицательно, программа продол-       |  |  |
|                                           |                                         |                                                                  |              | и положительно, но не равно нулю, выполняется   |  |  |
|                                           | переход н                               | к метке                                                          | R7POS.       |                                                 |  |  |
| _                                         |                                         | TST                                                              |              | ;проверка R7                                    |  |  |
| Пример                                    |                                         | JN                                                               |              | ;содержимое R7 отрицательно                     |  |  |
|                                           |                                         |                                                                  | R7ZERO       | ;R7 содержит ноль                               |  |  |
|                                           | R7POS                                   |                                                                  |              | ; содержимое R7 положительное, но не 0          |  |  |
|                                           | R7NEG                                   | •••                                                              |              | ; содержимое R7 отрицательное                   |  |  |
|                                           | R7ZERO                                  |                                                                  |              | ;R7 содержит ноль                               |  |  |



|        | Проверяется младший байт регистра R7. Если его содержимое отрицательно, программа продолжается с метки R7NEG; если положительно, но не равно нулю, выполняется переход к метке R7POS. |       |        |           |        |     |               |
|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------|--------|-----------|--------|-----|---------------|
|        |                                                                                                                                                                                       | TST.B | R7     | ;проверка | а млад | дше | го байта R7   |
| Пример |                                                                                                                                                                                       | JN    | R7NEG  | ;младший  | байт   | R7  | отрицателен   |
| Примср |                                                                                                                                                                                       | JZ    | R7ZERO | ;младший  | байт   | R7  | содержит ноль |
|        | R7POS                                                                                                                                                                                 |       |        | ;младший  | байт   | R7  | положителен,  |
|        |                                                                                                                                                                                       |       |        | ;но не 0  |        |     |               |
|        | R7NEG                                                                                                                                                                                 |       |        | ;младший  | байт   | R7  | отрицателен   |
|        | R7ZERO                                                                                                                                                                                |       |        | ;младший  | байт   | R7  | содержит ноль |

| XOR[.W]      | Исключа            | Исключающее «ИЛИ» источника и получателя                                                                                                                                                      |                                                                                                         |  |  |  |  |
|--------------|--------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|--|--|--|--|
| XOR.B        | Исключа            | Исключающее «ИЛИ» источника и получателя                                                                                                                                                      |                                                                                                         |  |  |  |  |
| Синтоконо    | XOR sr             | c, dst ил                                                                                                                                                                                     | и XOR.W src, dst                                                                                        |  |  |  |  |
| Синтаксис    | XOR.B              | src, dst                                                                                                                                                                                      |                                                                                                         |  |  |  |  |
| Операция     | src .X             | OR. dst -                                                                                                                                                                                     | · dst                                                                                                   |  |  |  |  |
| Описание     |                    | )R). Результа                                                                                                                                                                                 | чника и получателя выполняется операция логического<br>ит помещается в получатель. Операнд источника не |  |  |  |  |
|              | N:                 | Устанавлива<br>если не уста                                                                                                                                                                   | ается, если установлен MSB результата; сбрасывается,<br>ановлен.                                        |  |  |  |  |
| Биты статуса | Z:                 | Устанавливается, если результат содержит «0», в противном случае<br>сбрасывается.                                                                                                             |                                                                                                         |  |  |  |  |
| •            | C:                 | Устанавливается, если результат не ноль, в противном случае сбра-<br>сывается (= .NOT. Zero)                                                                                                  |                                                                                                         |  |  |  |  |
|              | V:                 | Устанавливается, если оба операнда отрицательны                                                                                                                                               |                                                                                                         |  |  |  |  |
| Биты режима  | Биты ОЅ            | Биты OSCOFF, CPUOFF и GIE не изменяются                                                                                                                                                       |                                                                                                         |  |  |  |  |
| Пример       |                    | Биты, установленные в регистре R6 переключают биты в слове ОЗУ TONI.  XOR R6, TONI ; Переключение битов слова TONI ; в соответствии с битами, ; установленными в R6                           |                                                                                                         |  |  |  |  |
| Пример       | Биты, уст<br>XOR.B | Биты, установленные в регистре R6 переключают биты в байте ОЗУ ТОМ.  XOR.B R6, TONI ; Переключение битов байта TONI ; в соответствии с битами, ; установленными в младшем байте ; регистра R6 |                                                                                                         |  |  |  |  |
| Пример       | ветствую           | бнуление битов в младшем байте регистра R7, которые отличаются от соот<br>етствующих битов байта ОЗУ EDE.<br>OR.B EDE,R7 ;Установка отличающихся битов в «1»                                  |                                                                                                         |  |  |  |  |

91

### 3.4.4. Командные циклы и длина команд

Число тактовых циклов ЦПУ, требуемых для выполнения команды, определяется форматом команды и используемым режимом адресации, и не зависит, собственно, от команды. Понятие количества тактовых циклов относится к MCLK.

#### Циклы прерывания и сброса

В таблице 3.14 приведено количество циклов ЦПУ для обслуживания прерывания и сброса.

| Действие                     | Количество циклов | Длина команды |  |
|------------------------------|-------------------|---------------|--|
| Возврат из прерывания (RETI) | 5                 | 1             |  |
| Получение прерывания         | 6                 | -             |  |
| Сброс WDT                    | 4                 | _             |  |
| Chnoc (nonBST/NMI)           | 4                 | _             |  |

Таблица 3.14. Циклы прерывания и сброса

## Циклы команд формата-II (один операнд) и их длина

В таблице 3.15 приводится длина и необходимое количество циклов ЦПУ для всех адресных режимов команд формата-II.

| Режим     | Действ                 | Длина |      |         |              |
|-----------|------------------------|-------|------|---------|--------------|
| адресации | RRA, RRC, SWPB,<br>SXT | PUSH  | CALL | команды | Пример       |
| Rn        | 1                      | 3     | 4    | 1       | SWPB R5      |
| @Rn       | 3                      | 4     | 4    | 1       | RRC @R9      |
| @Rn+      | 3                      | 4     | 5    | 1       | SWPB @R10+   |
| #N        | См. прим.              | 4     | 5    | 2       | CALL #0F000h |
| X(Rn)     | 4                      | 5     | 5    | 2       | CALL 2(R7)   |
| EDE       | 4                      | 5     | 5    | 2       | PUSH EDE     |
| &EDE      | 4                      | 5     | 5    | 2       | SXT &EDE     |

Таблица 3.15. Количество циклов и длина команд формата-II

Примечание: команда формата-II в непосредственном режиме адресации

Не следует использовать команды RRA, RRC и SXT с непосредственным режимом в поле получателя. Их использование в непосредственном режиме приведет к выполнению непредсказуемой программной операции.

Библиотека Компэла



## Циклы команд формата-III (команды перехода) и их длина

Все команды перехода требуют одно слово кода и при выполнении используют два цикла ЦПУ, независимо от того, сделан переход или нет.

## Циклы команд формата-І (двойной операнд) и их длина

В таблице 3.16 приводится длина и необходимое количество циклов ЦПУ для всех адресных режимов команд формата-I.

Таблица 3.16. Количество циклов и длина команд формата-І

| Режим а | Режим адресации |                      | Длина   |                  |
|---------|-----------------|----------------------|---------|------------------|
| Src     | Dst             | Количество<br>циклов | команды | Пример           |
|         | Rm              | 1                    | 1       | MOV R5,R8        |
|         | PC              | 2                    | 1       | BR R9            |
| Rn      | x(Rm)           | 4                    | 2       | ADD R5,4(R6)     |
|         | EDE             | 4                    | 2       | XOR R8,EDE       |
|         | &EDE            | 4                    | 2       | MOV R5, &EDE     |
|         | Rm              | 2                    | 1       | AND @R4,R5       |
|         | PC              | 3                    | 1       | BR @R8           |
| @Rn     | x(Rm)           | 5                    | 2       | XOR @R5,8(R6)    |
|         | EDE             | 5                    | 2       | MOV @R5,EDE      |
|         | &EDE            | 5                    | 2       | XOR @R5,&EDE     |
|         | Rm              | 2                    | 1       | ADD @R5+,R6      |
|         | PC              | 3                    | 1       | BR @R9+          |
| @Rn+    | x(Rm)           | 5                    | 2       | XOR @R5,8(R6)    |
|         | EDE             | 5                    | 2       | MOV @R9+,EDE     |
|         | &EDE            | 5                    | 2       | XOR @R9+,&EDE    |
|         | Rm              | 2                    | 2       | MOV #20,R9       |
|         | PC              | 3                    | 2       | BR #2AEh         |
| #N      | x(Rm)           | 5                    | 3       | MOV #0300h,0(SP) |
|         | EDE             | 5                    | 3       | ADD #33,EDE      |
|         | &EDE            | 5                    | 3       | ADD #33,&EDE     |
|         | Rm              | 3                    | 2       | MOV 2(R5),R7     |
|         | PC              | 3                    | 2       | BR 2(R6)         |
| x(Rn)   | TONI            | 6                    | 3       | MOV 4(R7), TONI  |
|         | x(Rm)           | 6                    | 3       | ADD 4(R4),6(R9)  |
|         | &TONI           | 6                    | 3       | MOV 2(R4),&TONI  |

Таблица 3.16. (Окончание)

| Режим адресации |       | Количество | Длина   | Примор          |  |
|-----------------|-------|------------|---------|-----------------|--|
| Src             | Dst   | циклов     | команды | Пример          |  |
|                 | Rm    | 3          | 2       | AND EDE, R6     |  |
|                 | PC    | 3          | 2       | BR EDE          |  |
| EDE             | TONI  | 6          | 3       | CMP EDE, TONI   |  |
|                 | x(Rm) | 6          | 3       | MOV EDE, 0 (SP) |  |
|                 | &TONI | 6          | 3       | MOV EDE, &TONI  |  |
|                 | Rm    | 3          | 2       | MOV &EDE,R8     |  |
| &EDE            | PC    | 3          | 2       | BRA &EDE        |  |
|                 | TONI  | 6          | 3       | MOV &EDE, TONI  |  |
|                 | x(Rm) | 6          | 3       | MOV &EDE, 0(SP) |  |
|                 | &TONI | 6          | 3       | MOV &EDE,&TONI  |  |

# 3.4.5. Описание набора команд

Карта команд показана на рис. 3.20, а полный набор команд приведен в таблице 3.17.

|      | 000 | 040          | 080  | 0C0 | 100 | 140   | 180 | 1C0  | 200   | 240    | 280  | 2C0 | 300  | 340 | 380 | 3C0 |
|------|-----|--------------|------|-----|-----|-------|-----|------|-------|--------|------|-----|------|-----|-----|-----|
| 0xxx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 4xxx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 8xxx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Cxxx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 1xxx | RRC | RRC.B        | SWPB |     | RRA | RRA.B | SXT |      | PUSH  | PUSH.B | CALL |     | RETI |     |     |     |
| 14xx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 18xx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 1Cxx |     |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 20xx |     |              |      |     |     |       | Jì  | IE/J | NZ    |        |      |     |      |     |     |     |
| 24xx |     |              |      |     |     |       | J   | EQ/  | JZ    |        |      |     |      |     |     |     |
| 28xx |     | JNC          |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 2Cxx | JC  |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 30xx | JN  |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 34xx | JGE |              |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 38xx |     | JL           |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| 3Cxx |     |              |      |     |     |       |     | JMP  |       |        |      |     |      |     |     |     |
| 4xxx |     |              |      |     |     |       |     |      | OV.B  |        |      |     |      |     |     |     |
| 5xxx |     |              |      |     |     |       |     |      | DD.B  |        |      |     |      |     |     |     |
| 6xxx |     |              |      |     |     |       |     |      | DDC.B |        |      |     |      |     |     |     |
| 7xxx |     |              |      |     |     |       |     |      | JBC.B |        |      |     |      |     |     |     |
| 8xxx |     |              |      |     |     |       |     |      | JB.B  |        |      |     |      |     |     |     |
| 9xxx |     |              |      |     |     |       |     |      | MP.B  |        |      |     |      |     |     |     |
| Axxx |     | DADD, DADD.B |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Bxxx |     | BIT, BIT.B   |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Cxxx |     | BIC, BIC.B   |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Dxxx |     | BIS, BIS.B   |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Exxx |     | XOR, XOR.B   |      |     |     |       |     |      |       |        |      |     |      |     |     |     |
| Fxxx |     |              |      |     |     |       | AND | , Al | ND.B  |        |      |     |      |     |     |     |

**Рис. 3-20.** Карта команд ядра



# Таблица 3.17. Набор команд MSP430

| Мнемо     | оника   | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                          |   | N | Z | C |
|-----------|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|---|---|---|---|
| ADC(.B)*  | dst     | Сложение бита С с<br>получателем                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | dst + C → dst            |   | * | * | * |
| ADD(.B)   | src,dst | Сложение источни-ка с получателем                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | src + dst → dst          | * | * | * | * |
| ADDC(.B)  | src,dst | Сложение источ-<br>ника и бита С с<br>получателем                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | src + dst + C → dst      | * | * | * | * |
| AND(.B)   | src,dst | Операция «И»<br>источника и полу-<br>чателя                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | src .and. dst → dst      | 0 | * | * | * |
| BIC(.B)   | src,dst | Очистка битов в<br>получателе                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | .not.src .and. dst → dst | - | - | - | - |
| BIS(.B)   | src,dst | Установка битов в<br>получателе                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | src .or. dst → dst       | - | - | - | - |
| BIT(.B)   | src,dst | Проверка битов в<br>получателе                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | src .and. dst            | 0 | * | * | * |
| BR*       | dst     | Переход по назна-<br>чению                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | dst → PC                 | - | - | - | - |
| CALL      | dst     | Вызов получателя                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | PC + 2 → stack, dst → PC | - | - | - | - |
| CLR(.B)*  | dst     | Очистка получателя                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 0 → dst                  | - | - | - | - |
| CLRC*     |         | Очистка бита С                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 0 → C                    | - | - | - | 0 |
| CLRN*     |         | Очистка бита N                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 0 → N                    | - | 0 | - | - |
| CLRZ*     |         | Очистка бита Z                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 0 -> Z                   | - | - | 0 | - |
| CMP(.B)   | src,dst | Сравнение источни-<br>ка и получателя                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | IGST - STC               |   | * | * | * |
| DADC(.B)* | dst     | Десятичное сложение бита C с dst + c $\rightarrow$ dst (десяти-чное)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                          | * | * | * | * |
| DADD(.B)  | src,dst | Десятичное сложение источника и бита C с получателем $x \in \mathbb{R}^n$ $x$ |                          | * | * | * | * |
| DEC(.B)*  | dst     | Декремент полу-<br>чателя                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | dst - 1 → dst            | * | * | * | * |

# Таблица 3.17. (Продолжение)

| Мнемо     | ника    | Описание                                                         |                        |   | N | Z | C |
|-----------|---------|------------------------------------------------------------------|------------------------|---|---|---|---|
| DECD(.B)* | dst     | Двойной декремент получателя                                     | dst - 2 → dst          | * | * | * | * |
| DINT*     |         | Запрещение прерываний                                            | 0 → GIE                | - | - | - | - |
| EINT*     |         | Разрешение преры-<br>ваний                                       | 1 → GIE                | - | - | - | - |
| INC(.B)*  | dst     | Инкремент полу-<br>чателя                                        | dst + 1 → dst          | * | * | * | * |
| INCD(.B)* | dst     | Двойной инкремент получателя                                     | dst + 2 → dst          | * | * | * | * |
| INV(.B)*  | dst     | Инвертирование получателя                                        | .not.dst → dst         | * | * | * | * |
| JC/JHS    | label   | Переход, если С установлен / переход если наивысший или такой же |                        | - | - | - | - |
| JEQ/JZ    | label   | Переход, если равно<br>/ переход если Z<br>установлен            |                        | - | - | - | - |
| JGE       | label   | Переход, если боль-<br>ше или равно                              |                        | - | - | - | - |
| JL        | label   | Переход, если<br>меньше                                          |                        | - | - | - | - |
| JMP       | label   | Переход                                                          | PC + 2 × смещение → PC | - | - | - | - |
| JN        | label   | Переход, если N<br>установлен                                    |                        | - | - | - | - |
| JNC/JLO   | label   | Переход, если С не<br>установлен / пере-<br>ход если низший      |                        | - | - | - | - |
| JNE/JNZ   | label   | Переход, если не равно, переход если Z не установлен             |                        | - | - | - | - |
| MOV(.B)   | src,dst | Пересылка источни-<br>ка в получатель                            | src → dst              | - | - | - | - |
| NOP*      |         | Нет операции                                                     |                        | - | - | - | - |

Библиотека Компэла —



# Таблица 3.17. (Окончание)

| Мнемо    | оника   | Описание                                       |                                                                                    |   |   | Z | C |
|----------|---------|------------------------------------------------|------------------------------------------------------------------------------------|---|---|---|---|
| POP(.B)* | dst     | Снятие элемента со<br>стека в получатель       | $\texttt{@SP} \rightarrow \texttt{dst}, \ \texttt{SP} + 2 \rightarrow \texttt{SP}$ | - | - | - | - |
| PUSH(.B) | src     | Помещение источ-<br>ника в стек                | SP - 2 → SP, src → @SP                                                             | - | - | - | - |
| RET*     |         | Возврат из подпро-<br>граммы                   | @SP → PC, SP + 2 → SP                                                              | - | - | - | - |
| RETI     |         | Возврат из преры-<br>вания                     |                                                                                    | * | * | * | * |
| RLA(.B)* | dst     | Арифметическая ротация влево                   |                                                                                    | * | * | * | * |
| RLC(.B)* | dst     | Ротация влево<br>через С                       |                                                                                    | * | * | * | * |
| RRA(.B)  | dst     | Арифметическая ротация вправо                  |                                                                                    | 0 | * | * | * |
| RRC(.B)  | dst     | Ротация вправо<br>через С                      |                                                                                    | * | * | * | * |
| SBC(.B)* | dst     | Вычитание not(C) из получателя                 | dst + OFFFFh + C → dst                                                             | * | * | * | * |
| SETC*    |         | Установка С                                    | 1 → C                                                                              | - | - | - | 1 |
| SETN*    |         | Установка N                                    | 1 → N                                                                              | - | 1 | - | - |
| SETZ*    |         | Установка Z                                    | 1 → C                                                                              | - | - | 1 | - |
| SUB(.B)  | src,dst | Вычитание источни-ка из получателя             | $dst + .not.src + 1 \rightarrow dst$                                               | * | * | * | * |
| SUBC(.B) | src,dst | Вычитание источника и not(C) из получателя     | dst + .not.src + C → dst                                                           | * | * | * | * |
| SWPB     | dst     | Обмен байтов                                   |                                                                                    | - | - | - | - |
| SXT      | dst     | Распространение<br>знака                       |                                                                                    | 0 | * | * | * |
| TST(.B)* | dst     | Проверка получа-<br>теля                       | dst + OFFFFh + 1                                                                   | 0 | * | * | 1 |
| XOR(.B)  | src,dst | Исключающее<br>«ИЛИ» источника и<br>получателя | src .xor. dst → dst                                                                | * | * | * | * |

<sup>\*</sup>Эмулированные команды

**MSP430x1xxFamily** 





# Основной модуль тактирования

Основной модуль тактирования обеспечивает тактирование устройств семейства MSP430x1xx. В этом разделе описывается работа с основным модулем тактирования. Этот модуль реализован во всех устройствах семейства MSP430x1xx.

# 4.1. Введение в основой модуль тактирования

Основной модуль тактирования имеет низкую стоимость и ультранизкое энергопотребление. Используя три внутренних тактовых сигнала, пользователь может выбрать наилучший баланс соотношения производительности и малой потребляемой мощности. Основной модуль тактирования может быть программно сконфигурирован на работу без использования внешних компонент, с одним внешним резистором, с одним или двумя внешними кристаллами или резонаторами.

Основной модуль тактирования включает в себя два или три источника тактовых импульсов:

- LFXT1CLK: низкочастотный / высокочастотный осциллятор, который может использоваться как с низкочастотными часовыми кристаллами на 32768 Гц или стандартными кристаллами или резонаторами в диапазоне от 450 кГц до 8 МГц.
- XT2CLK: дополнительный высокочастотный осциллятор может использоваться со стандартными кристаллами, резонаторами или внешними источниками тактовых сигналов в диапазоне от 450 кГц до 8 МГц.
- DCOCLK: встроенный осциллятор с цифровым управлением (DCO) с характеристикой RC-типа.

От основного модуля тактирования можно получить три тактовых сигнала:

- ACLK: вспомогательное тактирование. Модуль ACLK это буферизированный LFXT1CLK источник тактовых импульсов с делителем на 1, 2, 4 или 8. ACLK программно выбирается для конкретных периферийных модулей.
- MCLK: основное тактирование. Модуль MCLK программно выбирается как LFXT1CLK, XT2CLK (если доступен) или DCOCLK. MCLK делится на 1, 2, 4 или 8. MCLK используется ЦПУ и системой.
- SMCLK: второстепенное тактирование. Модуль SMCLK программно выбирается как LFXT1CLK, XT2CLK (если доступен) или DCOCLK. SMCLK делится на 1, 2, 4 или 8. SMCLK программно выбирается для конкретных периферийных модулей.

Блок-схема основного модуля тактирования показана на рис. 4.1.



Рис. 4-1. Блок-схема основного тактирования

#### Примечание: XT2 осциллятор

Осциллятор XT2 отсутствует в устройствах MSP430x11xx и MSP430x12xx. Вместо XT2CLK используется LFXT1CLK.

# 4.2. Функционирование основного модуля тактирования

После сигнала PUC источником для модулей MCLK и SMCLK является DCOCLK с частотой около 800 кГц (см. параметры в справочном руководстве конкретного устройства) и LFXT1 для модуля ACLK в режиме LF.

Управляющие биты регистра статуса SCG0, SCG1, OSCOFF и CPUOFF конфигурируют рабочие режимы MSP430 и позволяют включать или отключать отдельные части основного модуля тактирования. См. раздел «Сброс, прерывания и рабочие режимы». С помощью регистров DCOCTL, BCSCTL1 и BCSCTL2 осуществляется конфигурирование основного модуля тактирования.

Основное тактирование может конфигурироваться и реконфигурироваться программным обеспечением в любой момент времени в ходе выполнения программы, например:

Библиотека Компала



BIS.B #RSEL2+RSEL1+RSEL0,&BCSCTL1
BIS.B #DCO2+DCO1+DCO0,&DCOCTL ;установка
;максимальной
;частоты DCO

# 4.2.1. Возможности основного модуля тактирования в приложениях с малым потреблением мощности

В приложениях на основе MSP430x1xx с питанием от батарей обычно существуют следующие противоречивые требования:

- Низкая тактовая частота для экономии энергии и увеличения времени работы от батарей;
- Высокая тактовая частота для быстрой реакции на события и обеспечения возможности быстрой обработки информации

Основной модуль тактирования позволяет пользователю обходить вышеперечисленные противоречия путем выбора наиболее оптимального из трех возможных сигналов тактирования: ACLK, MCLK и SMCLK. Для оптимальной производительности с низким энергопотреблением модуль ACLK может быть сконфигурирован на работу от часового кристалла на 32768 Гц, обеспечивающим стабильное тактирование для системы и малое потребление в режиме ожидания. MCLK может настраиваться на работу от интегрированного модуля DCO, который активируется только при появлении запроса на обработку прерывания. SMCLK можно конфигурировать на работу как от часового кристалла, так и от DCO, в зависимости от требований периферии. Гибкое распределение тактовых сигналов и наличие система деления тактовой частоты обеспечивает тонкую настройку индивидуальных потребностей тактирования.

#### 4.2.2. Осциллятор LFXT1

В режиме LF (XTS=0) осциллятор LFXT1 обеспечивает ультранизкое потребление тока при использовании часового кристалла на 32768 Гц. Часовой кристалл подключается к выводам XIN и XOUT без каких-либо дополнительных компонентов. При работе осциллятора LFXT1 в режиме LF используются внутренние нагрузочные конденсаторы на 12 пФ. Они включаются последовательно, обеспечивая нагрузку 6 пФ, необходимую для стандартного кристалла 32768 Гц. При необходимости могут быть добавлены дополнительные конденсаторы.

Осциллятор LFXT1 также поддерживает высокочастотные кристаллы или резонаторы, когда находится в режиме HF (XTS=1). Высокоскоростные кристаллы или резонаторы подключаются к выводам XIN и XOUT и нуждаются в использовании внешних конденсаторов на обоих выводах. Параметры конденсаторов должны соответствовать требованиям, приведенным в спецификациях кристаллов или резонаторов.

LFXT1 может использоваться с внешним источником тактового сигнала, который подаётся на вывод XIN и в LF и в HF режимах. В этом случае, частота внешнего тактового сигнала должна соответствовать параметрам, указанным для выбранного режима.

Программное обеспечение может отключить осциллятор LFXT1 установкой OSCOFF, если этот сигнал не используется в качестве источника для SMCLK или MCLK, как показано на рис. 4.2.



**Рис. 4-2.** Сигналы выключения осциллятора LFXT1

#### Примечание: характеристики осциллятора LFXT1

Низкочастотным кристаллам, в зависимости от типа, часто требуются сотни миллисекунд для старта. Это допускается для осциллятора LFXT1 в LF режиме.

Осцилляторы с ультранизким потреблением, такие как LFXT1 в режиме LF необходимо защищать от шумов других источников. Кристалл следует размещать как можно ближе к MSP430 с заземленной площадкой под ним, а трассировку проводников от кристалла выполнять с защитными заземляющими проводниками.

При работе осциллятора LFXT1 в режиме LF требуется подключение резистора 5,1 МОм между выводами Xout и Vss, когда Vcc < 2,5 В.

#### 4.2.3. Осциллятор XT2

Некоторые устройства имеют второй кристаллический осциллятор XT2. XT2 является источником сигнала XT2CLK, а его характеристики идентичны LFXT1 в режиме HF. Бит XT2OFF отключает осциллятор XT2, если XT2CLK не используется для MCLK или SMCLK, как показано на рис. 4.3.

XT может быть использован с внешним источником тактирования, который подключается к выводу XT2IN. Частота внешнего тактового сигнала выбирается в соответствии с параметрами XT2.

# 4.2.4. Осциллятор с цифровым управлением (DCO)

DCO представляет собой интегрированный автогенератор с характеристикой RC-типа. Как у любого осциллятора RC-типа, его частота зависит от температуры, напряжения и отличается от устройства к устройству. Частота DCO может подстраиваться программным обеспечением с помощью битов DCOx, MODx и

Библиотека Компэла -





**Рис. 4-3.** Сигналы выключения осциллятора XT2

RSELx. Цифровое управление осциллятором позволяет стабилизировать частоту, несмотря на характеристику RC-типа.

#### Отключение DCO

Программное обеспечение может отключать DCOCLK, когда он не используется в качестве источника для SMCLK или MCLK, как показано на рис. 4.4.



**Рис. 4-4.** Включение/выключение DCO

## Подстройка частоты DCO

После сигнала PUC для DCO генератора выбирается встроенный резистор, устанавливаются значения RSELx=4 и DCOx=3, в результате DCO стартует с усредненной частоты. В качестве источника для MCLK и SMCLK используется DCOCLK. Поскольку при выполнении кода ЦПУ тактируется от сигнала MCLK, который использует быстростартующий DCO, выполнение кода начинается менее чем через 6 мкС после сигнала PUC. На рисунке 4-5 приведена зависимость частоты DCO от значений DCOx и RSELx Частота DCOCLK устанавливается следующими способами:

- Фундаментальная частота определяется инжекцией тока в DC генератор через внутренний либо внешний резистор. Бит DCOR позволяет выбрать внутренний или внешний резистор.
- Три бита RSELx позволяют выбрать для DCO один из восьми номинальных диапазонов частот. Эти диапазоны определены для конкретного устройства в соответствующем ему справочном руководстве.
- Три бита DCOх делят диапазон DCO, выбранный с помощью битов RSELх на 8 уровней частоты, различающихся примерно на 10%.

• Пять битов MODx выполняют переключение между частотой, устанавливаемой битами DCOx и следующей более высокой частотой, устанавливаемой DCOx+1. В случае установки DCOx = 07h значение MODx не будет влиять на частоту DCO, так как для DCOx уже установлено максимальное значение. Диапазоны DCOx и RSELx, а также возможные шаги изменения частоты показаны на рис. 4.5.



**Рис. 4-5.** Диапазон DCOx и шаги RSELx

#### Использование внешнего резистора (Rosc) для DCO

Температурный коэффициент DCO может быть уменьшен при использовании внешнего резистора Rosc в качестве источника тока для DC генератора. На рис. 4.6 показана типичная зависимость частоты DCO от температуры для встроенного и внешнего резисторов. Использование внешнего резистора Rosc уменьшает температурный коэффициент DCO примерно на -0.05%/С. Подробные характеристики приведены в справочном руководстве на конкретное устройство.

Резистор Rosc также позволяет работать DCO на высоких частотах. К примеру, встроенный резистор с номинальным сопротивлением около 300 кОм позволяет работать модулю DCO на частоте приблизительно до 5 МГц. Когда используется внешний резистор Rosc сопротивлением около 100 кОм, DCO может работать на частотах до 10 МГц. Пользователю необходимо соблюдать осторожность, чтобы не превысить максимальную частоту MCLK, указанную в справочных данных, даже если DCO способен работать на более высоких частотах.

Библиотека Компэла —





**Рис. 4-6.** Зависимость частоты модуля DCO от температуры

#### 4.2.5. DCO модулятор

Модулятор смешивает две DCO-частоты: fDCO и fDCO+1, вырабатывая промежуточную эффективную частоту между fDCO и fDCO+1 и распределяет энергию тактирования, что приводит к снижению электромагнитных помех (EMI¹). Модулятор смешивает частоты fDCO и fDCO+1 для 32 тактовых циклов DCOCLK и может конфигурироваться с помощью битов MODx. Когда MODx=0, модулятор выключен.

Смешивание частот модулятором происходит согласно следующей формуле:

$$t=(32-MODx) \times tDCO + MODx \times tDCO+1$$

Поскольку fDCO меньше эффективной частоты, а fDCO+1 выше, погрешность эффективной частоты в сумме равна нулю. Накопления погрешности не происходит. Погрешность эффективной частоты равна нулю каждые 32 цикла DCOCLK. На рис. 4.7 показана работа модулятора.

Параметры настройки модулятора и управления DCO конфигурируются программно. Сигнал DCOCLK может сравниваться со стабильной, заранее известной частотой и подстраиваться с помощью битов DCOx, RSELx и MODx. Заме-

<sup>&</sup>lt;sup>1</sup> EMI – ElectroMagnetic Interference



**Рис. 4-7.** Диаграмма сигналов модулятора

чания по применению и примеры кода для конфигурирования DCO можно найти на сайте http://www.ti.com/sc/msp430.

#### 4.2.6. Надежность работы основного модуля тактирования

В основном модуле тактирования имеется возможность определения возникновения неисправности осциллятора. Детектор неисправности осциллятора представляет собой аналоговую схему мониторинга сигналов LFXT1CLK (в режиме HF) и XT2CLK. Неисправность осциллятора определяется, когда любой из этих тактовых сигналов отсутствует в течение приблизительно 50 мкС. Когда обнаруживается неисправность осциллятора, а источником для сигнала MCLK выступает либо LFXT1 в режиме HF, либо XT2, происходит автоматическое переключение MCLK на работу от DCO, как от источника тактовых импульсов. Это позволяет продолжить выполнение программного кода, даже в ситуации, когда кварцевый генератор остановился.

Если установлены флаги OFIFG и OFIE, происходит запрос немаскируемого прерывания NMI. Процедура обработки NMI-прерывания может проверить флаг OFIFG, что позволит выявить возникшую неисправность осциллятора. Очистка флага OFIFG должна производиться программным обеспечением.

Примечание: определение неисправности осциллятора LFXT1 в режиме LF не производится.



Определение неисправности осциллятора выполняется только для LFXT1 в режиме HF и для XT2. Детектирование неисправности осциллятора модуля LFXT1 в режиме LF не производится.

Флаг OFIFG устанавливается сигналом неисправности осциллятора XT\_OscFault. Сигнал XT\_OscFault устанавливает POR, когда модули XT2 или LFXT1 в режиме HF имеют неисправность осциллятора. Когда XT2 или LFXT1 в режиме HF останавливаются программным обеспечением, сигнал XT\_OscFault вырабатывается немедленно, и остается активным пока осциллятор не будет перезапущен, и снимается примерно через 50 мкС после рестарта осциллятора, как показано на рис. 4.8.



**Рис. 4-8.** Сигнал неисправности осциллятора

#### Определение неисправности осциллятора

Сигнал XT\_OscFault переключает флаг OFIFG так, как показано на рис. 4.9. Сигнал LFXT1\_OscFault имеет низкий уровень, когда LFXT1 находится в LF режиме.

В устройствах, у которых модуль XT2 отсутствует, флаг OFIFG не может быть очищен, когда LFXT1 в режиме LF. Источником для сигнала MCLK может являться LFXT1CLK в режиме LF при установке битов SELMx, даже если флаг OFIFG остается поднятым.

В устройствах, имеющих XT2, флаг OFIFG может очищаться программно, когда LFXT1 находится в режиме LF и далее остается очищенным. Источником для сигнала MCLK может являться LFXT1CKL в режиме LF независимо от состояния флага OFIFG.

#### **Использование кварцевого резонатора для формирования МСLК**

После сигнала PUC основной модуль тактирования использует DCOCLK для формирования MCLK. Если необходимо, в качестве источника сигнала для MCLK можно использовать LFXT1 или XT2. Для смены источника тактирования сигнала MCLK с модуля DCO на тактирование от кварцевого резонатора (LFXT1CLK или XT2CLK) используется следующая последовательность команд:



XT2 - внутренний сигнал, XT2=0 в устройствах без модуля XT2 (MSP430x11xx и MSP430x12xx), XT2 = 1 в устройствах, имеющих XT2 (MSP430F13x, MSP430F14x, MSP430F15x и MSP430F16x). IROA: прием запроса прерывания LFXT1\_0sFatul: применим только к осциллятору LFXT1 в режиме HF.

Рис. 4-9 Прерывание при неисправности осциллятора

- 1) Переключение на кварцевый резонатор
- 2) Очистка флага OFIFG
- 3) Ожидание в течение примерно 50 мкС
- Проверка OFIFG и повторение шагов с 1-4 до тех пор, пока OFIFG остается очищенным.

```
;Выбор LFXT1 (в режиме НF) для MCLK
   B\overline{IC}
        #OSCOFF,SR
                                 ;включение осциллятора
   BIS.B #XTS, BCSCTL1
                                 ;установка режима НЕ
L1 BIC.B #OFIFG,&IFG1
                                  ;очистка OFIFG
   MOV #0FFh, R15
                                  ;задержка
L2 DEC
        R15
        L2
   JNZ
   BIT.B #OFIFG,&IFG1
                                  ;повторная проверка
                                  ;OFIFG
   JNZ
         L1
                                  ;повторение проверки,
                                  ;если необходимо
   BIS.B #SELM1+SELM0,&BCSCTL2
                                 ;выбор LFXT1CLK
```



#### 4.2.7. Синхронизация сигналов тактирования

Когда происходит переключение MCLK или SMCLK на другой источник опорной тактовой частоты, переключатель синхронизируется, чтобы избежать критических состояний «гонки» сигналов. Это показано на рис. 4.10:



Рис. 4-10. Переключение MCLK с DCOCLK на LFXT1CLK

- 1) Текущий тактовый цикл продолжается до следующего фронта сигнала исходного источника.
- 2) Уровень тактового сигнала (МСLК) остается высоким до следующего фронта сигнала нового источника.
- 3) Выбирается новый источник тактирования и далее MCLK продолжает работать от него, начиная с полного периода нового источника.

# 4.3. Регистры основного модуля тактирования

Перечень регистров основного модуля тактирования приведен в таблице 4.1.

Таблица 4-1. Регистры основного модуля тактирования

|                                                      | •           |                 |       |                             |
|------------------------------------------------------|-------------|-----------------|-------|-----------------------------|
| Регистр                                              | Обозначение | Тип регистра    | Адрес | Исходное<br>состояние       |
| Регистр управления DCO                               | DCOCTL      | Чтение / запись | 056h  | 060h после PUC              |
| Регистр 1 управления системой основного тактирования | BCSCTL1     | Чтение / запись | 057h  | 084h после PUC              |
| Регистр 2 управления системой основного тактирования | BCSCTL2     | Чтение / запись | 058h  | Сбрасывается пос-<br>ле POR |
| Регистр 1 разрешения пре-<br>рываний SFR             | IE1         | Чтение / запись | 000h  | Сбрасывается пос-<br>ле PUC |
| Регистр 1 флагов прерыва-<br>ний SFR                 | IFG1        | Чтение / запись | 002h  | Сбрасывается пос-<br>ле PUC |

#### DCOCTL, регистр управления DCO



108 Библиотека Компэла

| DCOx | Биты        | Выбор частоты DCO. Эти биты определяют, какая из восьми дискретных частот                                                                         |
|------|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| DCOX | 7-5         | DCO будет использоваться при выбранных установках RSELx.                                                                                          |
| MODx | Биты<br>4-0 | Выбор модулятора. Эти биты определяют, как часто частота fDCO+1 используется в течение периода 32 циклов DCOCLK. В течение оставшихся циклов (32- |
|      | 4-0         | MOD) используется частота fDCO. Эти биты не задействуются, когда DC0x=7.                                                                          |

# BCSCTL1, регистр 1 управления системой основного тактирования

| 7      | 6      | 5      | 4      | 3    | 2    | 1     | 0    |
|--------|--------|--------|--------|------|------|-------|------|
| XT20FF | XTS    | DIV    | Чx     | XT5V |      | RSELx |      |
| rw-(1) | rw-(0) | rw-(0) | rw-(0) | rw-0 | rw-1 | rw-0  | rw-0 |

|        |          | Выключение XT2. Этот бит выключает осциллятор XT2.                   |
|--------|----------|----------------------------------------------------------------------|
| XT20FF | Бит 7    | 0 – включение XT2                                                    |
|        |          | 1 – выключение XT2, если он не используется для MCLK или SMCLK.      |
|        |          | Выбор режима LFXT1                                                   |
| XTS    | Бит 6    | 0 – режим низкой частоты                                             |
|        |          | 1 – режим высокой частоты                                            |
|        |          | Делитель для ACLK                                                    |
|        |          | 00 – /1                                                              |
| DIVAx  | Биты 5-4 | 01 – /2                                                              |
|        |          | 10 – /4                                                              |
|        |          | 11 – /8                                                              |
| XT5V   | Бит 3    | Не задействован. XT5V должен быть всегда сброшен.                    |
|        |          | Выбор резистора. Внутренний резистор имеет восемь различных величин  |
| DOELW  | Биты 2-0 | сопротивления. Значение сопротивления резистора определяет номи-     |
| RSELx  | риты Z-U | нальную частоту. Низшая номинальная частота выбирается при установке |
|        |          | RSELx=0.                                                             |

# BCSCTL2, регистр 2 управления системой основного тактирования

| 7      | 6      | 5      | 4      | 3    | 2    | 1    | 0    |
|--------|--------|--------|--------|------|------|------|------|
| SELI   | VIx    | DIV    | VIx    | SELS | DIVS | Sx   | DCOR |
| rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-0 | rw-0 | rw-0 | rw=0 |

| SELMx | Биты 7-6 | Выбор MCLK. Эти биты позволяют выбрать источник для MCLK.<br>00 — DCOCLK<br>01 — DCOCLK<br>10 — XT2CLK, когда XT2 имеется в микросхеме. LFXT1CLK, когда XT2 отсутствует.<br>11 — LFXT1CLK |
|-------|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DIVMx | Биты 5-4 | Делитель для MCLK<br>00 – /1<br>01 – /2<br>10 – /4<br>11 – /8                                                                                                                             |



| SELS  | Бит 3    | Выбор SMCLK. Эти биты позволяют выбрать источник для SMCLK.<br>0 – DCOCLK<br>1 – XT2CLK, когда XT2 имеется в микросхеме. LFXT1CLK, когда XT2 отсутствует. |
|-------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| DIVSx | Биты 2-1 | Делитель для SMCLK<br>00 – /1<br>01 – /2<br>10 – /4<br>11 – /8                                                                                            |
| DCOR  | Бит 0    | Выбор резистора для DCO.<br>0— Внутренний резистор<br>1— Внешний резистор                                                                                 |

# IE1, регистр 1 разрешения прерываний

| 7 | 6 | 5 | 4 | 3 | 2 | 1    | 0 |
|---|---|---|---|---|---|------|---|
|   |   |   |   |   |   | OFIE |   |

rw-0

|      | Биты 7-2 | Эти биты могут быть использованы другими модулями. См. справочное руководство конкретной микросхемы.                                                                                                                                                                                                                  |
|------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| OFIE | Бит 1    | Разрешение прерывания при возникновении ошибки осциллятора. Этот бит разрешает прерывание OFIFG. Поскольку другие биты в регистре IE1 могут использоваться для других устройств, рекомендуется вместо команд мо∨. В или CLR. В применять команды BIS. В или ВIC. В. 0 – Прерывание запрещено 1 – Прерывание разрешено |
|      | Бит 0    | Этот бит может быть использован другими модулями. См. справочное руководство конкретной микросхемы.                                                                                                                                                                                                                   |

# IFG1, регистр 1 флагов прерываний

| 7 | 6 | 5 | 4 | 3 | 2 | 1     | 0 |
|---|---|---|---|---|---|-------|---|
|   |   |   |   |   |   | OFIFG |   |

rw-0

|       | Биты 7-2 | Эти биты могут быть использованы другими модулями. См. справочное руководство конкретной микросхемы.                                                                                                                                                                           |
|-------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| OFIFG | Бит 1    | Флаг прерывания при возникновении ошибки осциллятора. Поскольку остальные биты в регистре IFG1 могут использоваться для других устройств, рекомендуется вместо команд MOV.В или CLR.В применять команды BIS.В или BIC.В.  0 — Прерывание не ожидается 1 — Прерывание ожидается |
|       | Бит 0    | Этот бит может быть использован другими модулями. См. справочное руководство конкретной микросхемы.                                                                                                                                                                            |

**MSP430x1xxFamily** 





# Контроллер флэш-памяти

В этом разделе описывается работа контроллера флэш-памяти семейства MSP430.

# 5.1. Введение в флэш-память

Флэш-память в MSP430 адресуется побитно, побайтно или пословно и может перепрограммироваться. Модуль флэш-памяти имеет интегрированный контроллер, управляющий процессом стирания и программирования. Контроллер имеет три регистра, тактовый генератор и генератор напряжения для обеспечения напряжений стирания и программирования.

Флэш-память в MSP430 обладает следующими возможностями:

- внутренний генератор напряжения для программирования;
- программирование битов, байтов или слов;
- работа при ультранизком потреблении мощности;
- стирание сегмента или массовое (полное) стирание.

Блок-схема флэш-памяти и контроллера показана на рис. 5.1.



**Рис. 5-1.** Блок-схема модуля флэш-памяти

# Примечание: Минимальное напряжение VCC во время записи или стирания флэш-памяти

Минимальное значение напряжения VCC во время записи или стирания флэш-памяти должно составлять 2,7 В. Если VCC падает ниже 2,7 В во время записи или стирания, результат записи или стирания будет непредсказуемым.

#### 5.2. Сегментация флэш-памяти

Флэш-память в MSP430 разбита на сегменты. В неё может быть записан один бит, байт или слово, но сегмент — это минимальный размер флэш-памяти, который можно стереть. Три режима стирания позволяют стереть один сегмент, стереть все главные сегменты или стереть все сегменты (основные и информационные сегменты).

Флэш-память разделена на основной и информационный разделы памяти. Нет никаких различий в работе основного и информационного разделов памяти. Программный код или данные могут быть расположены в любом разделе. Различие между этими двумя разделами заключается в разных размерах сегмента и различных физических адресах.

Информационная память имеет два 128-байтных сегмента (в устройствах MSP430F1101 есть только один сегмент). Основная память имеет два или более 512-байтных сегмента. См. справочное руководство конкретного устройства для выяснения точной карты памяти.

На рис.5.2 показана сегментация памяти на основе примера 4 кБ флэш-памяти, имеющей восемь основных сегментов и оба информационных сегмента.

# 5.3. Функционирование флэш-памяти

Режим по умолчанию для флэш-памяти – режим чтения. В этом режиме флэш-память не может быть стерта или записана, тактовый генератор и генератор напряжения выключены – память работает подобно ПЗУ.

Флэш-память MSP430 поддерживает внутрисистемное программирование (ISP) и не нуждается в использовании дополнительного внешнего напряжения. ЦПУ может программировать собственную флэш-память. Приведенные ниже режимы записи/стирания флэш-памяти выбираются битами BLKWRT, WRT, MERAS. ERASE:

- запись байта/слова
- запись блока
- стирание сегмента
- массовое стирание (стирание всех сегментов основной памяти)
- полное стирание (стирание всех сегментов)





Рис. 5-2. Сегменты флэш-памяти, пример для 4кБ

Чтение или запись флэш-памяти во время программирования или стирания запрещены. Если требуется выполнение программы ЦПУ в течении записи или стирания, исполняемый код должен быть помещен в ОЗУ. Любое обновление флэш может инициироваться из флэш-памяти или ОЗУ.

## 5.3.1. Тактовый генератор флэш-памяти

Операции записи и стирания управляются тактовым генератором флэшпамяти, показанным на рис. 5.3. Рабочая частота f(FTG) тактового генератора



Рис. 5-3. Блок-схема тактового генератора флэш-памяти

должна лежать в диапазоне от  $\sim 257$  к $\Gamma$ ц до  $\sim 476$  к $\Gamma$ ц (точные данные см. в руководстве по конкретному устройству).

Тактовый генератор флэш-памяти может тактироваться от ACLK, SMCLK или MCLK. Тактовый сигнал выбранного источника должен быть поделен с помощью битов FNx для обеспечения необходимых требований к частоте f(FTG). Если появляется девиация (отклонение) частоты f(FTG) от требуемого значения в ходе записи или стирания, результат записи или стирания может быть непредсказуемым или же флэш-память окажется подвергнутой ударной перегрузке сверх допустимых пределов, гарантирующих надежную работу.

#### 5.3.2. Стирание флэш-памяти

После стирания бит флэш-памяти читается как «1». Можно программировать индивидуально каждый бит, меняя его значение с «1» на «0», но перепрограммирование от «0» к «1» требует выполнения цикла стирания. Сегмент — это наименьшее количество флэш-памяти, которое можно стереть. Существует три режима стирания, которые могут быть выбраны с помощью битов ERASE и MERAS в соответствии с таблицей 5-1.

|       |       | •                                                               |  |
|-------|-------|-----------------------------------------------------------------|--|
| MERAS | ERASE | Режим стирания                                                  |  |
| 0     | 1     | Стирание сегмента                                               |  |
| 1     | 0     | Массовое стирание (стирание всех сегментов основной памяти)     |  |
| 1     | 1     | Стирание всей флэш-памяти (основных и информационных сегментов) |  |

Таблица 5-1. Режимы стирания

Любое стирание инициируется фиктивной записью в адресный диапазон, который будет стерт. Фиктивная запись запускает тактовый генератор флэш-памяти и процедуру стирания. На рис. 5.4 показан временной цикл процесса стира-



**Рис. 5-4.** Временная диаграмма цикла стирания

Библиотека Компэла —

<sup>1</sup> Имеется ввиду выполнение реальной команды записи в флэш-память любых незначащих данных для запуска процедуры стирания.



ния. Бит BUSY устанавливается немедленно после фиктивной записи и остается установленным в течение всего цикла стирания. Биты BUSY, MERAS и ERASE автоматически очищаются, когда цикл завершен. Временные параметры цикла стирания не зависят от объема представленной в устройстве флэш-памяти. Продолжительность цикла стирания одинакова для всех устройств MSP430.

Фиктивная запись по адресу, который лежит вне диапазона стирания не приводит к запуску цикла стирания, не воздействует на флэш-память и не влияет на флаги. Такая ошибочная фиктивная запись игнорируется.

Прерывания должны быть отключены перед началом цикла стирания флэш-памяти. После завершения цикла стирания прерывания могут быть разрешены вновь. Любое прерывание, произошедшее во время цикла стирания, вызовет установку соответствующего флага, а после разрешения прерываний будет сгенерирован запрос на обработку прерывания.

# **Инициирование процедуры стирания из программы, находящейся в флэш-** памяти

Любой цикл стирания может быть инициирован программой, находящейся как во флэш-памяти, так и в ОЗУ. Когда стирание сегмента инициировано программой из флэш-памяти, все тактирование выполняется контроллером флэш-памяти, а ЦПУ останавливается до завершения цикла стирания. После окончания цикла стирания ЦПУ продолжает выполнение программного кода с команды, следующей за фиктивной записью.

Когда цикл стирания инициируется программой их флэш-памяти, возможно стирание кода, необходимого для выполнения после завершения



**Рис. 5-5.** Цикл стирания, инициируемый программой из флэш-памяти

стирания. Если это произойдет, работа ЦПУ после окончания цикла стирания будет непредсказуема.

Программный поток, инициирующий стирание из флэш-памяти, показан на рис. 5.5.

```
;Стирание сегмента из флэш. 514 кГц < SMCLK < 952 кГц
;Принимается ACCVIE = NMIIE = OFIE = 0.
    #WDTPW+WDTHOLD, &WDTCTL ;Отключение WDT
DINT
                               ;Запрещение прерываний
MOV #FWKEY+FSSEL1+FN0,&FCTL2;SMCLK/2
MOV #FWKEY, &FCTL3
                              ;Очистка LOCK
MOV #FWKEY+ERASE,&FCTL1
                              ;Разрешение стирания
                               ; сегмента
CLR & OFC10h
                               ;Фиктивная запись,
                               ;стирание S1
MOV #FWKEY+LOCK, &FCTL3
                               ;Выполнено, установка
                               ;LOCK
                               ;Повторное включение
. . .
                               :WDT?
F,TNT
                               ;Разрешение прерываний
```

#### Инициирование процедуры стирания программой из ОЗУ

Любой цикл стирания может быть инициирован из 03У. В этом случае ЦПУ не приостанавливается, и может продолжать выполнять код из 03У. Доступ ЦПУ к любому адресу флэш-памяти возможен после окончания цикла стирания, которое определяется путем опроса бита BUSY. Попытка доступа к флэш-памяти, когда BUSY=1 приведет к нарушению доступа с последующей установкой флага ACCVIFG и непредсказуемым результатам процедуры стирания.

Программный поток стирания из флэш-памяти программой из ОЗУ показан на рис. 5.6.

```
;Стирание сегмента программой из ОЗУ. 514 кГц<SMCLK <952 кГц
;Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD,&WDTCTL ;Отключение WDT

DINT ;Запрещение прерываний
L1 BIT #BUSY,&FCTL3 ;Проверка BUSY

JNZ L1 ;Ожидание, пока занято

MOV #FWKEY+FSSEL1+FNO.&FCTL2 ;SMCLK/2
```





Рис. 5-6. Цикл стирания, инициируемый программой из ОЗУ

|           | MOV   | #FWKEY,&FCTL3       | ;Очистка LOCK                      |
|-----------|-------|---------------------|------------------------------------|
|           | MOV   | #FWKEY+ERASE,&FCTL1 | ;Разрешение стирания               |
|           | CLR   | &0FC10h             | ;Фиктивная запись,<br>;стирание S1 |
| <i>L2</i> | BIT   | #BUSY,&FCTL3        | ;Проверка BUSY                     |
|           | JNZ   | L2                  | ;Ожидание, пока занято             |
|           | MOV   | #FWKEY+LOCK,&FCTL3  | ;Завершено, установка<br>;LOCK     |
|           | • • • |                     | ;Повторное включение ;WDT?         |
|           | EINT  |                     | ;Разрешение прерываний             |

118 Библиотека Компэла

#### 5.3.3. Запись в флэш-память

Режимы записи, задаваемые битами WRT и BLKWRT приведены в таблице 5.2.

|        |     | •                  |
|--------|-----|--------------------|
| BLKWRT | WRT | Режим записи       |
| 0      | 1   | Запись байта/слова |
| 4      | 4   | Эапион блока       |

Таблица 5-2. Режимы записи

Каждый из режимов записи использует последовательность собственных команд записи, но режим блочной записи позволяет выполнять запись примерно вдвое быстрее по сравнению с режимом байт/слово, поскольку генератор напряжения остается включенным до завершения записи блока. Любая команда, модифицирующая получателя может использоваться для изменения месторасположения в флэш-памяти как в режиме записи байта/слова, так и в режиме блочной записи.

Бит BUSY установлен, пока активна процедура записи и очищается, когда запись завершена. Если операция записи инициирована из ОЗУ, ЦПУ не должен обращаться к флэш-памяти, пока BUSY=1. В противном случае произойдет нарушение прав доступа, будет установлен флаг ACCVIFG, а результат записи окажется непредсказуем.

#### Запись байта/слова

Операция записи байта/слова может инициироваться программой из флэш-памяти или из ОЗУ. Когда инициирование происходит из флэш-памяти, все тактирование осуществляется контроллером флэш-памяти, а ЦПУ ожидает завершения записи. После выполнения записи ЦПУ продолжает выполнение кода с команды, следующей за командой записи. Временная диаграмма процедуры записи байта/слова показана на рис. 5.7.



**Рис. 5-7.** Временная диаграмма операции записи байта/слова



120

Когда запись байта/слова выполняется из ОЗУ, ЦПУ продолжает выполнять код из ОЗУ. Бит BUSY должен стать равным нулю, прежде чем ЦПУ обратится к флэш-памяти снова, иначе произойдет нарушение прав доступа и установка флага ACCVIFG, а результат записи будет непредсказуем.

#### Инициирование записи байта/слова программой из флэш-памяти

Программный поток, инициирующий запись байта/слова из флэш-памяти показан на рис. 5.8.



**Рис. 5-8.** Инициирование записи байта/слова из флэш-памяти

| ;Запи | ись байта/слова из флэш.                | 514 кГц <smclk<952 th="" кгц<=""></smclk<952> |  |  |  |  |  |  |
|-------|-----------------------------------------|-----------------------------------------------|--|--|--|--|--|--|
| ;Прин | ;Принимается, что OFF1Eh уже стерто     |                                               |  |  |  |  |  |  |
| ;Прин | ;Принимается ACCVIE = NMIIE = OFIE = 0. |                                               |  |  |  |  |  |  |
| MOV   | #WDTPW+WDTHOLD,&WDTCTL                  | ;Отключение сторожевого<br>;таймера           |  |  |  |  |  |  |
| DINT  |                                         | ;Запрещение прерываний                        |  |  |  |  |  |  |
| MOV   | #FWKEY+FSSEL1+FN0,&FCTL2                | ? ;SMCLK/2                                    |  |  |  |  |  |  |
| MOV   | #FWKEY,&FCTL3                           | ;Очистка LOCK                                 |  |  |  |  |  |  |
| MOV   | #FWKEY+WRT,&FCTL1                       | ;Разрешение записи                            |  |  |  |  |  |  |
| MOV   | #0123h,&0FF1Eh                          | ;0123h -> OFF1Eh                              |  |  |  |  |  |  |
| MOV   | #FWKEY,&FCTL1                           | ;Выполнено. Очистка WRT                       |  |  |  |  |  |  |
| MOV   | #FWKEY+LOCK,&FCTL3                      | ;Установка LOCK                               |  |  |  |  |  |  |
|       |                                         | ;Повторный запуск                             |  |  |  |  |  |  |
|       |                                         | ;сторожевого таймера?                         |  |  |  |  |  |  |
| EINT  |                                         | ;Разрешение прерываний                        |  |  |  |  |  |  |

————— Библиотека Компэла

#### Инициирование записи байта/слова программой из ОЗУ

Программный поток, инициирующий запись байта/слова из ОЗУ показан на рис. 5.9.



**Рис. 5-9.** Инициирование записи байта/слова из ОЗУ

```
;Запись байта/слова из ОЗУ. 514 кГц < SMCLK < 952 кГц
;Принимается, что 0FF1Eh уже стерто
;Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD, &WDTCTL ;Отключение сторожевого
;таймера
DINT ;Запрещение прерываний
L1 BIT #BUSY, &FCTL3 ;Проверка BUSY
JNZ L1
MOV #FWKEY+FSSEL1+FN0, &FCTL2 ;SMCLK/2
MOV #FWKEY, &FCTL3 ;Очистка LOCK
```



```
MOV #FWKEY+WRT,&FCTL1
                                ;Разрешение записи
   MOV #0123h, & 0FF1Eh
                                ;0123h -> 0FF1Eh
   BIT #BUSY, &FCTL3
L2
                                ;Проверка BUSY
    JNZ L2
                                ;Ожидание в цикле,
                                ;пока занято
   MOV #FWKEY, &FCTL1
                                ;Очистка WRT
   MOV #FWKEY+LOCK, &FCTL3
                                ;Установка LOCК
                                ;Повторный запуск
                                ;сторожевого таймера?
    EINT
                                ;Разрешение прерываний
```

#### Запись блока

122

Блочную запись можно использовать для ускорения процесса записи во флэш-память большой последовательности байт или слов. Блок — это 64 байта, начиная с 0xx00h, 0xx40h, 0xx80h или 0xxC0h и заканчивая 0xx3Fh, 0xx7Fh, 0xxBFh или 0xxFFh, как показано на рис. 5.10. Напряжение программирования флэш-памяти остается поданным в течение записи блока из 64-байт.



Рис. 5-10. Блоки флэш-памяти

Блочная запись не может быть инициирована из флэш-памяти. Блочная запись должна инициироваться только из ОЗУ или ПЗУ. Бит BUSY остается установленным в течение всего цикла записи блока. Бит WAIT должен проверяться между записью каждого байта или слова в блоке. Очередной байт или слово блока могут быть записаны, когда бит WAIT установлен. При записи последовательности блоков бит BLKWRT необходимо очищать после завершения записи текущего блока. Бит BLKWRT может быть установлен для инициирования записи следующего блока после выдержки заданного времени восстановления флэш t(end). Бит BUSY очищается после завершения записи каждого блока, информируя о возможности записи следующего блока. На рис. 5.11 показана временная диаграмма процедуры блочной записи.



**Рис. 5-11.** Временная диаграмма цикла блочной записи

#### Программный поток записи блока и пример

Программный поток записи блока показан на рис. 5.12, а ниже приводится соответствующий пример.

```
;Запись одного блока, начиная с адреса 0F000h.
;Запись должна выполняться из ОЗУ; предполагается,
что флэш-память уже стерта.
;514 κΓμ < SMCLK < 952 κΓμ
;Принимается ACCVIE = NMIIE = OFIE = 0.
    MOV #32,R5
                                ;Используется как
                                ;счетчик записи
    MOV #0F000h, R6
                                ;Указатель записи
    MOV #WDTPW+WDTHOLD, &WDTCTL ;Отключение
                                ;сторожевого таймера
    DINT
                                ;Запрещение прерываний
T, 1
   BIT #BUSY, &FCTL3
                                ;Проверка BUSY
    JNZ 1.1
                                ;Ожидание в цикле,
                                ;пока занято
    MOV #FWKEY+FSSEL1+FN0,&FCTL2;SMCLK/2
    MOV #FWKEY, &FCTL3
                                ;Очистка LOCК
    MOV #FWKEY+BLKWRT+WRT,&FCTL1 ;Разрешение записи
                                  :блока
  MOV Write Value, 0 (R6)
                                  ;Месторасположение
                                  ;записи
L3
    BIT #WAIT, &FCTL3
                                  ;Проверка WAIT
```





Рис. 5-12. Программный поток блочной записи

```
JZ L3
                                   ;Ожидание в цикле,
                                   ;пока WAIT=0
    INCD R6
                           ;Указание на следующее слово
    DEC R5
                           ;Декремент счетчика записи
    JNZ L2
                           ;Конец блока?
    MOV #FWKEY, &FCTL1
                           ;Очистка WRT, BLKWRT
                           ;Проверка BUSY
L4 BIT #BUSY, &FCTL3
    JNZ L4
                           ;Ожидание в цикле,
                           ;пока занято
    MOV #FWKEY+LOCK, &FCTL3 ; Установка LOCK
                            ;Повторный запуск
                            ;сторожевого таймера,
                            ;если необходимо
    F,TNT
                            ;Разрешение прерываний
```

#### 5.3.4. Доступ к флэш-памяти во время записи или стирания

Когда выполняется любая операция записи или стирания, инициированная из ОЗУ и BUSY=1, ЦПУ не может выполнять чтение или запись любой ячейки флэш-памяти. В противном случае произойдет нарушение прав доступа, будет установлен флаг ACCVIFG и результат окажется непредсказуемым. Также, если запись во флэш-память предпринята с WRT=0, устанавливается флаг прерывания ACCVIFG, а содержимое флэш-памяти не изменяется.

Когда инициируется запись байта/слова или любая операция стирания программой из флэш-памяти, контроллер флэш возвращает ЦПУ код операции 03FFFh при выборке следующей команды. Код операции 03FFFh — это команда JMP PC. Это приведет к зацикливанию ЦПУ, пока работа с флэш не будет закончена. Когда операция с флэш-памятью закончена и BUSY=0, контроллер флэш позволяет ЦПУ выполнить выборку правильного кода операции и выполнение программы возобновляется.

Условия доступа к флэш-памяти, когда BUSY=1 приведены в таблице 5.3.

| Операция<br>с флэш-памятью                   | Доступ<br>к флэш-памяти | WAIT | Результат                                                     |
|----------------------------------------------|-------------------------|------|---------------------------------------------------------------|
|                                              | Чтение                  | 0    | ACCVIFG = 1, читается значение 03FFFh                         |
| Любой режим стирания или запись байта/ слова | Запись                  | 0    | ACCVIFG = 1. Запись игнорируется                              |
|                                              | Выборка команды         | 0    | ACCVIFG = 0. CPU считывает код 03FFFh.<br>Это команда JMP PC. |

Таблица 5-3. Доступ к флэш-памяти при BUSY=1



|  | Операция Доступ с флэш-памятью к флэш-память |                 | WAIT | Результат                             |
|--|----------------------------------------------|-----------------|------|---------------------------------------|
|  | Запись блока                                 | Любой           | 0    | ACCVIFG = 1, LOCK = 1                 |
|  |                                              | Чтение          | 1    | ACCVIFG = 0, читается значение 03FFFh |
|  |                                              | Запись          | 1    | ACCVIFG = 0. Запись игнорируется      |
|  |                                              | Выборка команды | 1    | ACCVIFG = 1, LOCK = 1                 |

Все источники прерываний необходимо заблокировать перед инициализацией любой операции с флэш-памятью. Если бы разрешенное прерывание произошло во время операции с флэш-памятью, ЦПУ сделало бы выборку кода 03FFFh в качестве адреса процедуры обработки прерывания. ЦПУ выполнило бы команду JMP PC при BUSY=1. После завершения операции с флэш-памятью, ЦПУ начало бы выполнение кода с адреса 03FFFh, который не является правильным адресом процедуры обработки прерывания.

#### 5.3.5. Останов цикла записи или стирания

Любая операция записи или стирания может быть остановлена до момента нормального завершения путем установки бита аварийного выхода ЕМЕХ. Установка бита ЕМЕХ немедленно останавливает активную операцию и контроллер флэш-памяти. Все операции с флэш-памятью прекращаются, она возвращается в режим чтения, а все биты в регистре FCTL1 сбрасываются. Результат предполагавшейся операции с флэш-памятью будет непредсказуем.

#### 5.3.6. Конфигурирование и доступ к контроллеру флэш-памяти

FCTLx – это 16-разрядные регистры записи/чтения, защищенные паролем. Любая операция чтения или записи доступна только при использовании команды-слова, а запись возможна только при наличии в старшем байте пароля записи 0A5h. Любая запись в любой FCTLx регистр с любым значением в старшем байте, отличном от 0A5h вызовет нарушение ключа защиты, установку флага КЕYV и запуск системного сброса PUC. При любом чтении любого регистра FCTLx результат содержит в старшем байте значение 096h.

Любая запись в FCTL1 во время стирания или операции записи байта/слова приведет к нарушению прав доступа и установке флага ACCVIFG. Запись в FCTL1 возможна в режиме блочной записи, когда WAIT=1, однако запись в FCTL1 в режиме блочной записи, когда WAIT=0 приведет к нарушению прав доступа и установке флага ACCVIFG.

Любая запись в FCTL2, когда BUSY=1 приведет к нарушению прав доступа. Любой FCTLx регистр может быть прочитан, когда BUSY=1. Чтение не приведет к нарушению прав доступа.

#### 5.3.7. Прерывания контроллера флэш-памяти

Контроллер флэш имеет два источника прерывания: KEYV и ACCVIFG. Флаг ACCVIFG устанавливается, когда происходит нарушение прав доступа. Когда бит ACCVIE устанавливается вновь после записи или стирания флэш-памяти, установленный флаг ACCVIFG будет генерировать запрос прерывания. Флаг ACCVIFG – источник вектора немаскируемого прерывания NMI, поэтому нет необходимости устанавливать GIE для запроса прерывания по флагу ACCVIFG. Помимо этого, ACCVIFG можно проверить программно, чтобы определить, было ли нарушение прав доступа. Флаг ACCVIFG должен сбрасываться программно.

Флаг нарушения ключа KEYV устанавливается, когда выполняется запись в любой управляющий регистр контроллера флэш с неправильным паролем. Когда это происходит, генерируется сигнал PUC, немедленно сбрасывая устройство.

#### 5.3.8. Программирование устройств с флэш-памятью

Имеется три способа программирования флэш-устройств MSP430. Все способы поддерживают внутрисистемное программирование (ISP):

- Программирование через JTAG1
- Программирование через самозагрузчик
- Программирование через пользовательское решение

## Программирование флэш-памяти через JTAG

Устройства MSP430 могут программироваться через JTAG-порт. Для JTAG-интерфейса нужны четыре сигнальных линии (5 сигнальных линий у 20 и 28-выводных устройств), общий провод и опционально VCC и nonRST/NMI.

JTAG-порт защищен с помощью предохранителей. Перегорание предохранителей явление необратимое — в результате срабатывания предохранителя JTAG-порт отключается. Последующий доступ к устройству через JTAG-порт становится невозможен. Подробности см. в приложении «Programming a Flash-Based MSP430 Using the JTAG Interface<sup>2</sup>» на сайте www.ti.com/sc/msp430.

#### Программирование флэш-памяти через самозагрузчик (BSL)

Каждое MSP430 устройство с флэш-памятью содержит самозагрузчик BSL. Он позволяет пользователю читать или программировать флэш-память или ОЗУ с помощью последовательного интерфейса UART<sup>3</sup>. Доступ к флэш-памяти MSP430 через BSL защищен 256-разрядным паролем, определяе-

<sup>1</sup> JTAG (Joint Test Automation Group) interface – интерфейс «объединенной рабочей группы по автоматизации тестирования»

<sup>&</sup>lt;sup>2</sup> «Программирование MSP430 с флэш-памятью через JTAG-интерфейс»

<sup>3</sup> UART (Universal Asynchronous Receiver / Transmitter) - универсальный асинхронный приемопередатчик





**Рис. 5-13.** Решение по программированию, разработанное пользователем

мым пользователем. Подробности см. в приложении «Features of the MSP430 Bootstrap Loader<sup>1</sup>» на сайте www.ti.com/sc/msp430.

#### Программирование флэш-памяти через пользовательское решение

Способность ЦПУ в MSP430 записывать собственную флэш-память позволяет реализовать внутрисистемное программирование внешними пользовательскими решениями, как показано на рис. 5.13. Пользователь может выбрать, каким образом данные будут поступать в MSP430 с использованием любого имеющегося доступного способа (UART, SPI и пр.). Разработанное пользователем программное обеспечение может получать данные и программировать флэш-память. Так как этот тип решения разработан пользователем, его можно настроить таким образом, чтобы наиболее полно удовлетворялись потребности в программировании, стирании и обновлении флэш-памяти.

# 5.4. Регистры флэш-памяти

Перечень регистров флэш-памяти приведен в таблице 5.4.

 Регистр
 Краткое обозначение
 Тип регистра
 Адрес состояние
 Исходное состояние

 Регистр 1 управления флэш-памятью
 FCTL1
 Чтение/запись
 0128h
 09600h с PUC

Таблица 5-4. Регистры флэш-памяти

<sup>1 «</sup>Возможности самозагрузчика MSP430»

Таблица 5-4. (Окончание)

| Регистр                              | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|--------------------------------------|------------------------|---------------|-------|-----------------------|
| Регистр 2 управления флэш-памятью    | FCTL2                  | Чтение/запись | 012Ah | 09642h c PUC          |
| Регистр 3 управления<br>флэш-памятью | FCTL3                  | Чтение/запись | 012Ch | 09618h c PUC          |
| Регистр 1 разрешения прерывания      | IE1                    | Чтение/запись | 000h  | Сброс с PUC           |

# FCTL1, регистр управления флэш-памятью



| FRKEY/FWKEY                                                                                                                                                                           | Биты<br>15-8 | Пароль FCTLx. Всегда читается как 096h. Должен записываться как 0A5h, в противном случае будет генерироваться сигнал PUC. |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|---------------------------------------------------------------------------------------------------------------------------|
| должен быть установлен WRT. Бит BLKWR сбрасывается при установке EMEX.  0 — Режим блочной записи выключен  1 — Режим блочной записи включен  Запись. Этот бит используется для выбора |              | 0 – Режим блочной записи выключен                                                                                         |
|                                                                                                                                                                                       |              | 0 – Режим записи выключен                                                                                                 |
| Зарезервировано                                                                                                                                                                       | Биты<br>5-3  | Зарезервировано. Всегда читается как 0.                                                                                   |
| MERAS                                                                                                                                                                                 | Бит 2        | Массовое стирание и обычное стирание. Эти биты использу-                                                                  |
|                                                                                                                                                                                       |              | ются совместно для выбора режима стирания. Биты MERAS и ERASE автоматически сбрасываются, когда устанавливается EMEX.     |
| Зарезервировано                                                                                                                                                                       | Бит 0        | Зарезервировано. Всегда читается как 0.                                                                                   |



| MERAS | ERASE | Цикл стирания                                            |  |
|-------|-------|----------------------------------------------------------|--|
| 0     | 0     | Нет стирания                                             |  |
| 0     | 1     | Стирание только конкретного сегмента                     |  |
| 1     | 0     | Стирание всех сегментов основной памяти                  |  |
| 1     | 1     | Стирание всех сегментов основной и информационной памяти |  |

# FCTL2, регистр управления флэш-памятью



| FWKEY  | Биты 15-8 | Пароль FCTLx. Всегда читается как 096h. Должен записываться как 0A5h, в противном случае будет генерироваться сигнал PUC.                                                                                                                                                                               |  |
|--------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| FSSELx | Биты 7-6  | Выбор источника тактирования контроллера флэш<br>00 – ACLK<br>01 – MCLK<br>10 – SMCLK<br>11 – SMCLK                                                                                                                                                                                                     |  |
| FNx    | Биты 5-0  | Делитель тактовой частоты для контроллера флэш. Эти шесть битов позволяют установить необходимый коэффициент деления для тактирования контроллера флэш. Значение коэффициента деления равно FNx+1. К примеру, когда FNx=00h, коэффициент деления равен 1. Когда FNx=02Fh, коэффициент деления равен 64. |  |

#### FCTL3, регистр управления флэш-памятью



| FWKEY           | Биты 15-8 | Пароль FCTLx. Всегда читается как 096h. Должен записываться как 0A5h, в противном случае будет генерироваться сигнал PUC.                                                                                                                                                                                                                                                                                                       |  |
|-----------------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Зарезервировано | Биты 7-6  | Зарезервировано. Всегда читается как 0.                                                                                                                                                                                                                                                                                                                                                                                         |  |
| ЕМЕХ            | Бит 5     | Аварийный выход<br>0 — Нет аварийного выхода<br>1 — Аварийный выход                                                                                                                                                                                                                                                                                                                                                             |  |
| LOCK            | Бит 4     | Блокировка. Этот бит разблокирует флэш-память для выполнения записи или стирания. Бит LOCK может быть установлен в любой момент во время записи байта/слова или операции стирания, при этом выполняемая операция будет нормально завершена. В режиме блочной записи, если бит LOCK устанавливается, когда BLKWRT=WAIT=1, биты BLKWRT и WAIT сбрасываются и режим нормально заканчивается.  0 — Разблокировано 1 — Заблокировано |  |
| WAIT            | Бит 3     | Ожидание. Указывает, что происходит запись флэш-памяти. 0 — Флэш-память не готова для записи следующего байта/слова. 1 — Флэш-память готова для записи следующего байта/слова.                                                                                                                                                                                                                                                  |  |
| ACCVIFG         | Бит 2     | Флаг прерывания при нарушении прав доступа<br>0 – Прерывание не ожидается<br>1 – Ожидание прерывание                                                                                                                                                                                                                                                                                                                            |  |
| KEYV            | Бит 1     | Ключ нарушения безопасности флэш. Этот бит показывает, что был записан неправильный пароль FCTLx в любой регистр управления флэш-памятью и при его установке генерируется сигнал PUC. Бит КЕYV должен быть сброшен программно.  0 — Был записан корректный пароль FCTLx  1 — Был записан некорректный пароль FCTLx                                                                                                              |  |
| BUSY            | Бит О     | Занято. Этот бит показывает состояние тактового генератора<br>флэш.<br>0 – Не занят<br>1 – Занят                                                                                                                                                                                                                                                                                                                                |  |



# IE1, регистр 1 разрешения прерывания

| 7 | 6 | 5      | 4 | 3 | 2 | 1 | 0 |
|---|---|--------|---|---|---|---|---|
|   |   | ACCVIE |   |   |   |   |   |

rw-0

|        | Биты 7-6,<br>4-0 | Эти биты могут быть использованы для других модулей. См. справочной руководство конкретного устройства.                                                                                                                                                                                                                                            |
|--------|------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ACCVIE | Бит 5            | Разрешение прерывания при нарушении доступа к флэш-памяти. Этот бит разрешает прерывание от ACCVIFG. Поскольку остальные биты в IE1 могут быть использованы для других модулей, рекомендуется устанавливать и очищать этот бит с помощью команд BIS.В или BIC.В, вместо команд MOV.В или CLR.В.  0 — Прерывание запрещено 1 — Прерывание разрешено |





# Супервизор напряжения питания

В этом разделе описывается работа супервизора напряжения питания (SVS1). Модуль SVS реализован в устройствах MSP430x15x и MSP430x16x.

#### 6.1. Введение в SVS

Супервизор напряжения питания (SVS) используется для мониторинга напряжения питания AVCC или внешнего напряжения. SVS может быть сконфигурирован так, чтобы выполнялась установка флага или генерировался сигнал сброса POR, когда напряжение питания или внешнее напряжение снижаются ниже порога, установленного пользователем.

#### SVS обладает следующими возможностями:

- Мониторинг AVCC;
- Возможность генерации сигнала POR;
- Программно доступный вывод компаратора SVS;
- Программно доступное условие фиксации при низком напряжении;
- Выбор из 14 возможных пороговых уровней;
- Внешний канал мониторинга внешнего напряжения.

Блок-схема SVS показана на рис. 6.1.

# 6.2. Функционирование SVS

SVS определяет снижение напряжения AVCC ниже заданного уровня. Модуль SVS можно сконфигурировать на выработку сигнала POR или установку флага при снижении напряжения. После сигнала BOR модуль SVS отключается, чтобы сохранить потребление тока.

#### 6.2.1. Конфигурирование SVS

Биты VLDх используются для включения/выключения SVS и выбора одного из 14 пороговых уровней (V(SYS\_IT-)) для сравнения с AVCC. SVS выключен, когда VLDx=0 и включен, когда VLDx>0. Бит SVSON не включает SVS. Он показывает включенное/выключенное состояние модуля SVS и может использоваться для определения, включен ли SVS.

При VLDx=1111 выбирается внешний канал SVSin. Напряжение на SVSin сравнивается с внутренним уровнем напряжения, равным приблизительно 1,2 В.

#### 6.2.2. Функционирование компаратора SVS

Состояние пониженного напряжения появляется, когда AVCC понижается меньше выбранного порога или когда внешнее напряжение снижается ниже

<sup>&</sup>lt;sup>1</sup> SVS – Supply Voltage Supervisor.



**Рис. 6-1.** Блок схема модуля SVS

порога в 1,2 В. Любое состояние пониженного напряжения устанавливает бит SVSFG.

Бит PORON включает или выключает функцию сброса устройства от SVS. Если PORON=1, при установке бита SVSFG генерируется сигнал POR. Если PORON=0, состояние пониженного напряжения устанавливает SVSFG, но не приводит к генерации сигнала POR.

Бит SVSFG при установке фиксируется. Благодаря этому пользователь может определить, что ранее произошло понижение напряжения. Бит SVSFG должен сбрасываться программным обеспечением пользователя. Если состояние пониженного напряжение остается в момент сброса бита SVSFG, он немедленно устанавливается снова модулем SVS.



#### 6.2.3. Изменение битов VLDx

После изменения битов VLDх выдерживаются две установочных задержки, позволяющие установиться схеме SVS. В течение каждой задержки SVS не будет устанавливать SVSFG. Задержки td(SVSon) и tsettle показаны на рис. 6.2. Задержка td(SVSon) действует, когда VLDх изменяются от нуля к любому отличному от нуля значению, и составляет примерно 50 мкС. Задержка tsettle действует при изменении битов VLDх от любого ненулевого значения к любому другому ненулевому значению и составляет максимум ~12 мкС. Точные значения задержек см. в руководстве по конкретному устройству.



Рис. 6-2. Состояние бита SVSON при изменении VLDx

Во время задержек SVS не устанавливает флаг состояния пониженного напряжения и не сбрасывает устройство, а бит SVSON остается очищенным. Программное обеспечение может проверять бит SVSON для определения момента окончания задержки и начала достоверного мониторинга напряжения модулем SVS.

#### 6.2.4. Рабочий диапазон SVS

Каждый уровень SVS имеет гистерезис для уменьшения чувствительности к малым изменениям питающего напряжения, когда величина AVCC близка к установленному порогу. Работа SVS и SVS/Brownout<sup>1</sup> взаимодействие показано на рис. 6.3.

<sup>&</sup>lt;sup>1</sup> Brownout - понижение напряжения.



Рис. 6-3. Рабочие уровни для SVS и схемы Brownout/сброс

# 6.3. Регистры SVS

Перечень регистров SVS приведен в таблице 6.1.

Таблица 6-1. Регистры SVS

| Регистр                    | Краткое обозна-<br>чение | Тип регистра  | Адрес | Исходное состо-<br>яние |
|----------------------------|--------------------------|---------------|-------|-------------------------|
| Управляющий<br>регистр SVS | SVSCTL                   | Чтение/запись | 055h  | Сбрасывается после POR  |

#### SVSCTL, регистр управления SVS



Библиотека Компэла — 137



|       |          | 1                                                                                                                                                                                                                                                                                                               |  |  |  |  |
|-------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| VLDx  | Биты 7-4 | 0001 — 1.9В<br>0010 — 2.1В<br>0011 — 2.2В<br>0100 — 2.3В<br>0101 — 2.4В<br>0110 — 2.5В<br>0111 — 2.65В<br>1000 — 2.8В<br>1001 — 2.9В<br>1010 — 3.05В<br>1011 — 3.2В<br>1100 — 3.35В<br>1110 — 3.35В<br>1110 — 3.7В<br>1111 — Сравнение внешнего напряжения на входе SVSin со<br>значением 1.2В                  |  |  |  |  |
| PORON | Бит 3    | Включение POR. Этот бит разрешает флагу SVSFG вызывать сброс устройства сигналом POR.  0 — SVSFG не вызывает POR  1 — Установка SVSFG приводит к генерации POR                                                                                                                                                  |  |  |  |  |
| SVSON | Бит 2    | Включение SVS. Этот бит отражает состояние работы SVS. Это бит НЕ ВКЛЮЧАЕТ SVS. SVS включается установкой VLDx > 0. 0 – SVS выключен 1 – SVS включен                                                                                                                                                            |  |  |  |  |
| SVSOP | Бит 1    | Выход SVS. Этот бит отражает выходное значение компаратора SVS.  0 — Выход компаратора SVS имеет высокий уровень  1 — Выход компаратора SVS имеет низкий уровень                                                                                                                                                |  |  |  |  |
| SVSFG | Бит О    | Флаг SVS. Этот бит показывает состояние пониженного напряжения. Бит SVSFG остается установленным после устранения состояния пониженного напряжения до сброса программным обеспечением.  0 — Состояние пониженного напряжения не произошло  1 — Произошло либо уже присутствует состояние пониженного напряжения |  |  |  |  |

# Примечание: некорректная информация

Исходное состояние регистра SVSCTL указано неправильно. Содержимое регистра SVSCTL сбрасывается только по brownout-условию. Значение SVSCTL сохраняется при генерации сигнала POR и в случае низкого уровня на выводе RST/NMI (аппаратный сброс), и в случае, когда POR генерируется самим модулем SVS.

# Аппаратный умножитель

Раздел VII.

MSP430x1xxFamily





# Аппаратный умножитель

В этом разделе описывается аппаратный умножитель. Аппаратный умножитель реализован в устройствах MSP430x14x и MSP430x16x.

# 7.1. Введение в аппаратный умножитель

Аппаратный умножитель является периферийным устройством и не является частью ЦПУ MSP430. Это означает, что его действия не пересекаются с действиями ЦПУ. Регистры умножителя — это периферийные регистры, которые загружаются и читаются командами ЦПУ.

#### Аппаратный умножитель поддерживает:

- Умножение без знака;
- Умножение со знаком:
- Умножение без знака с накоплением:
- Умножение со знаком и накоплением:
- 16×16 бит, 16×8 бит, 8×16 бит, 8×8 бит.

Блок-схема аппаратного умножителя показана на рис. 7.1.



**Рис. 7-1.** Блок-схема аппаратного умножителя

# 7.2. Функционирование аппаратного умножителя

Аппаратный умножитель поддерживает операции умножения без знака, умножения со знаком, умножения без знака с накоплением и умножение со знаком и накоплением. Тип операции выбирается адресом, в который записан первый операнд.

Аппаратный умножитель имеет два 16-разрядных регистра OP1 и OP2 и три регистра результата RESLO, RESHI и SUMEXT. В регистре RESLO содержится младшее слово результата, в RESHI — старшее слово результата, а в регистре SUMEXT находится информация о результате. Для появления результата необходимо 3 такта MCLK. Результат может быть прочитан следующей командой после записи в OP2. Исключение составляет случай, когда используется косвенный режим адресации к регистру результата. В этом случае необходимо вставить команду NOP перед чтением результата.

#### 7.2.1. Операнд регистров

Регистр OP1 первого операнда имеет четыре адреса, показанные в таблице 7.1, используемые при выборе режима умножения. Запись первого операнда по желаемому адресу позволит выбрать тип операции умножения, но не приведет к началу выполнения какой-либо операции. Запись второго операнда в регистр OP2 второго операнда инициирует операцию умножения. Запись в OP2 стартует выбранную операцию над значениями, сохраненными в OP1 и OP2. Результат записывается в три регистра результата RESLO, RESHI и SUMEXT.

Повторение операций умножения может выполняться без перезагрузки OP1, если значение в OP1 используется для последовательных операций. Нет необходимости перезаписывать значение в OP1 для выполнения операций.

| Адрес ОР1 Имя регистра |      | Операция                          |  |  |
|------------------------|------|-----------------------------------|--|--|
| 0130h                  | MPY  | Умножение без знака               |  |  |
| 0132h                  | MPYS | Умножение со знаком               |  |  |
| 0134h                  | MAC  | Умножение без знака с накоплением |  |  |
| 0136h MACS             |      | Умножение со знаком и накоплением |  |  |

Таблица 7-1. Адреса ОР1

# 7.2.2. Регистры результата

Младший регистр результата RESLO содержит младшие 16 разрядов вычисленного результата. Содержимое старшего регистра результата RESHI зависит от операции умножения. Различные варианты содержимого RESHI приведены в таблице 7.2.



MAC

MACS

| Режим | Содержимое RESHI                                                                                                                                                             |  |  |  |
|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| MPY   | Старшие 16 разрядов результата                                                                                                                                               |  |  |  |
| MPYS  | В старшем бите MSB регистра находится знак результата. Оставшиеся биты содержат старшие 15 разрядов результата. Используется представление результата с дополнением до двух. |  |  |  |

Старшие 16 разрядов результата. Используется представление резуль-

Таблица 7-2. Возможные вапианты солержимого регистра RFSHI

Содержимое регистра расширенного суммирования SUMEXT зависит от выполненной операции умножения. Различные варианты содержимого SUMEXT приведены в таблице 7.3.

Старшие 16 разрядов результата

тата с дополнением до двух.

Таблица 7-3. Возможные варианты содержимого регистра SUMEXT

| Режим | SUMEXT                                                                                                                  |  |
|-------|-------------------------------------------------------------------------------------------------------------------------|--|
| MPY   | SUMEXT всегда содержит 0000h                                                                                            |  |
| MPYS  | SUMEXT содержит расширенный знак результата<br>00000h результат был положительный<br>0FFFFh результат был отрицательный |  |
| MAC   | SUMEXT содержит перенос результата<br>0000h результат не содержит переноса<br>0001h результат имеет перенос             |  |
| MACS  | SUMEXT содержит расширенный знак результата<br>00000h результат был положительный<br>0FFFFh результат был отрицательный |  |

#### Потеря значащих разрядов и переполнение в режиме MACS

Умножитель не может автоматически определить потерю значащих разрядов или переполнение в режиме MACS. Диапазон аккумулятора для положительных чисел равен 0 – 7FFF FFFFh, а для отрицательных чисел 0FFF FFFh – 8000 0000h. Переполнение происходит, когда результат суммирования двух отрицательных чисел выходит за диапазон для положительного числа. Потеря значащих разрядов происходит, когда результат сложения двух положительных чисел выходит за диапазон для отрицательного числа. В обоих случаях регистр SUMEXT содержит правильный знак результата: 0FFFFh при переполнении и 0000h при потере значащих разрядов. Программное обеспечение пользователя должно определить и соответствующим образом обработать эти состояния.

#### 7.2.3. Примеры программного обеспечения

Ниже приведены примеры для всех режимов умножителя. Все режимы 8×8 используют абсолютные адреса для регистров, поскольку ассемблер не позволит обеспечить доступ типа .В к регистрам-словам, когда используются метки из стандартного файла определений.

```
; 16х16 умножение без знака
МОУ #01234h, &МРУ ;Загрузка первого операнда
                   ;Загрузка второго операнда
;Обработка результатов
MOV #05678h, &OP2
;8х8 умножение без знака. Абсолютная адресация.
MOV.B #012h, &0130h ;Загрузка первого операнда
MOV.B #034h, &0138h ;Загрузка второго операнда
                        ;Обработка результатов
;16х16 умножение со знаком
MOV #01234h, &MPYS ;Загрузка первого операнда
MOV #05678h, &OP2 ;Загрузка второго операнда ;... ;Обработка результатов
;8х8 умножение со знаком. Абсолютная адресация.
MOV.B #012h, &0132h ;Загрузка первого операнда
SXT &MPYS
                        ;Знаковое расширение первого операнда
MOV.B #034h, &0138h ;Загрузка второго операнда
SXT &OP2
                        ;Знаковое расширение второго операнда
                    ; (запуск второго умножения)
;Обработка результатов
;16х16 умножение без знака с накоплением
MOV #01234h, &MAC ;Загрузка первого операнда
MOV #05678h, &OP2 ;Загрузка второго операнда ;... ;Обработка результатов
;8х8 умножение без знака с накоплением. Абсолютная адресация.
MOV.B #012h, &0134h ;Загрузка первого операнда
MOV.B #034h, &0138h ;Загрузка второго операнда ;... ;Обработка результатов
:16х16 умножение со знаком и накоплением
MOV #01234h, &MACS ;Загрузка первого операнда
MOV #05678h, &OP2
                        ;Загрузка второго операнда
                      ;Обработка результатов
;8х8 умножение со знаком и накоплением. Абсолютная адресация
MOV.B #012h, &0136h ;Загрузка первого операнда
SXT &MACS
                        ;Знаковое расширение первого операнда
МОV.В #034h, R5 ;Временное расположение второго операнда SXT R5 ;Знаковое расширение второго операнда
MOV R5, &OP2
                        ;Загрузка второго операнда
                         ;Обработка результатов
```

#### 7.2.4. Косвенная адресация RESLO

Когда используется косвенный или косвенный автоинкрементный режим адресации для доступа к регистрам результата, нужна, по крайней мере, одна команда между загрузкой второго операнда и доступа к одному из регистров результата:



```
;Доступ к результатам умножителя с косвенной адресацией
МОV #RESLO,R5 ;Загрузка адреса RESLO в R5 для косвенной
адресации
МОV &OPER1,&MPY ;Загрузка первого операнда
МОV &OPER2,&OP2 ;Загрузка второго операнда
МОР ;Необходим один цикл
МОР (R5+,&xxx ;Пересылка RESLO
МОР (R5,&xxx ;Пересылка RESHI
```

#### 7.2.5. Использование прерываний

Если прерывание произошло после записи OP1, но до записи OP2, а умножитель используется в процедуре обработки прерывания, исходный выбранный режим умножителя будет потерян и результат станет непредсказуемым. Чтобы этого избежать, нужно отключать прерывания перед использованием аппаратного умножителя и не использовать его в процедурах обработки прерывания.

```
;Отключение прерываний перед использованием аппаратного умножителя

DINT ;Запрещение прерываний

NOP ;Требуется для DINT

MOV #xxh, &MPY ;Загрузка первого операнда

MOV #xxh, &OP2 ;Загрузка второго операнда

EINT ;Разрешение прерываний

;Обработка результатов
```

# 7.3. Регистры аппаратного умножителя

Перечень регистров аппаратного умножителя приведен в таблице 7.4.

Таблица 7-4. Регистры аппаратного умножителя

| Регистр                                               | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|-------------------------------------------------------|------------------------|-----------------|-------|-----------------------|
| Операнд один – умножение                              | MPY                    | Чтение/запись   | 0130h | Неизменное            |
| Операнд один – умножение со<br>знаком                 | MPYS                   | Чтение/запись   | 0132h | Неизменное            |
| Операнд один – умножение с накоплением                | MAC                    | Чтение/запись   | 0134h | Неизменное            |
| Операнд один – умножение со зна-<br>ком и накоплением | MACS                   | Чтение/запись   | 0136h | Неизменное            |
| Операнд два                                           | 0P2                    | Чтение/запись   | 0138h | Неизменное            |
| Младшее слово результата                              | RESL0                  | Чтение/запись   | 013Ah | Неопределенное        |
| Старшее слово результата                              | RESHI                  | Чтение/запись   | 013Ch | Неопределенное        |
| Регистр знакового дополнения                          | SUMEXT                 | Чтение          | 013Eh | Неопределенное        |

# Контроллер DMA

Раздел VIII.

MSP430x1xxFamily





## Контроллер DMA

Модуль контроллера DMA переносит данные из одного адреса в другой без участия ЦПУ. Этот раздел описывает работу контроллера DMA. Контроллер DMA реализован в устройствах MSP430x15x и MSP430x16x.

#### 8.1. Введение в контроллер DMA

Контроллер прямого доступа к памяти (DMA) переносит данные из одного адреса в другой во всем адресном диапазоне без вмешательства ЦПУ. К примеру, контроллер DMA может переместить данные из памяти преобразования АЦП12 в ОЗУ.

Использование контроллера DMA может увеличить пропускную способность периферийных модулей. Также в результате его использования снижается потребляемой системой мощности, поскольку ЦПУ может оставаться в режиме пониженного энергопотребления без пробуждения при перемещении данных в/из периферии.

#### Контроллер DMA обладает следующими возможностями:

- Три независимых канала переноса;
- Конфигурируемые приоритеты канала DMA;
- Необходимо только два тактовых цикла MCLK;
- Возможен перенос байтов, слов или смешанно байтов/слов;
- Размер блока до 65535 байт или слов;
- Набор конфигурируемых источников запуска переноса;
- Возможность выбора условия запуска переноса по фронту/спаду или по уровню;
- Четыре режима адресации;
- Одиночный, блочный или пакетно-блочный режимы переноса. Блок-схема контроллера DMA показана на рис. 8.1.

## 8.2. Функционирование DMA

Контроллер DMA конфигурируется программным обеспечением пользователя. В следующих далее разделах описывается инициализация и функционирование DMA.

#### 8.2.1. Режимы адресации DMA

Контроллер DMA имеет четыре режима адресации. Режимы адресации каждого канала DMA конфигурируются независимо друг от друга. Например, канал 0 может выполнять перенос между двумя фиксированными адресами, в то время как в канале 1 выполняются переносы между двумя блоками адре-

Раздел VIII. Контроллер DMA



Рис. 8-1. Блок-схема контроллера DMA

сов. Режимы адресации показаны на рис. 8.2. Существуют следующие режимы адресации:

- Фиксированный адрес к фиксированному адресу;
- Фиксированный адрес к блоку адресов;
- Блок адресов к фиксированному адресу;
- Блок адресов к блоку адресов.





Рис. 8-2. Режимы адресации DMA

Режимы адресации конфигурируются с помощью управляющих битов DMASRCINCRх и DMADSTINCRх. Биты DMASRCINCRх выбираются, если адрес источника инкрементируется, декрементируется или не изменяется после каждого переноса. Биты DMADSTINCRх выбираются, если адрес назначения инкрементируется, декрементируется или не изменяется после каждого переноса.

Переносы могут быть такими: байт-байт, слово-слово, байт-слово или слово-байт. Когда выполняется перенос слово-байт, переносится только младший байт слова-источника. Когда выполняется перенос байт-слово, старший байт слова-получателя очищается, когда происходит перенос.

Раздел VIII. Контроллер DMA

#### 8.2.2. Режимы переноса DMA

Контроллер DMA имеет шесть режимов переноса, определяемых битами DMADTx, в соответствии с таблицей 8-1. В каждом канале режим переноса конфигурируется индивидуально. К примеру, канал 0 может быть сконфигурирован в одиночном режиме переноса, канал 1 в режиме пакетно-блочного переноса, а канал 2 работать в повторяющемся блочном режиме. Режим переноса конфигурируется независимо от режима адресации. Любой режим адресации можно использовать в любом режиме переноса.

Таблица 8-1. Режимы переноса DMA

| DMADTx   | Режим переноса                             | Описание                                                                                                                         |
|----------|--------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|
| 000      | Одиночныйперенос                           | Каждый перенос нуждается в запуске. DMAEN автоматически очищается после выполнения количества переносов, определенного в DMAxSZ. |
| 001      | Блочныйперенос                             | Блок переносится полностью после одного запуска. DMAEN автоматически очищается после завершения переноса блока.                  |
| 010, 011 | Пакетно-блочный перенос                    | ЦПУ активен в промежутках между переносами блоков. DMAEN автоматически очищается после завершения пакетноблочного переноса.      |
| 100      | Повторяющийся одиночный-<br>перенос        | Каждый перенос нуждается в запуске. DMAEN остается установленным.                                                                |
| 101      | Повторяющийся блочный<br>перенос           | Блок переносится полностью после одного запуска. DMAEN остается установленным.                                                   |
| 110,111  | Повторяющийся пакетно-блоч-<br>ный перенос | ЦПУ активен в промежутках между переносами блоков. DMAEN остается установленным.                                                 |

## Одиночный перенос

В одиночном режиме переноса пересылка каждого байта/слова требует отдельного запуска. Диаграмма состояний при одиночном переносе показана на рис. 8-3.





**Рис. 8-3.** Диаграмма состояний одиночного переноса DMA

Регистр DMAxSZ используется для задания числа переносов, которые нужно выполнить. Биты DMADSTINCRx и DMASRCINCRx выбираются, если адрес получателя и адрес источника инкрементируются или декрементируются после каждого переноса. Если DMAxSZ=0, переносы не выполняются.

Регистры DMAxSA, DMAxDA и DMAxSZ копируются во временные регистры. Временные значения DMAxSA и DMAxDA инкрементируются или декрементируются после каждого переноса. Регистр DMAxSZ декрементируется после каждого переноса. Когда регистр DMAxSZ декрементируется до нуля, он перезагружается из временного регистра и происходит установка соответствую-

Раздел VIII. Контроллер DMA

щего флага DMAIFG. Когда DMADTx=0, бит DMAEN автоматически очищается, когда DMAxSZ декрементируется до нуля и он должен быть снова установлен для выполнения другого переноса.

В повторяющемся одиночном режиме переноса контроллер DMA остается включенным с DMAEN=1, и переносы выполняются каждый раз при появлении условия запуска.

#### Блочные переносы

В блочном режиме перенос полного блока данных выполняется после всего лишь одного запуска. Когда DMADTx=1, бит DMAEN очищается после завершения переноса блока и должен быть установлен снова перед запуском переноса другого блока. После запуска переноса блока все последующие сигналы запуска, поступающие в ходе выполнения блочного переноса, игнорируются. Диаграмма состояний блочного переноса показана на рис. 8-4.

Регистр DMAxSZ используется для задания размера блока, а биты DMADSTINCRx и DMASRCINCRx выбираются, если адрес получателя и адрес источника инкрементируется или декрементируется после каждого переноса блока. Если DMAxSZ=0, переносы не выполняются.

Регистры DMAxSA, DMAxDA и DMAxSZ копируются во временные регистры. Временные значения DMAxSA и DMAxDA инкрементируются или декрементируются после каждого переноса в блоке. Регистр DMAxSZ декрементируется после каждого переноса блока и содержит количество оставшихся в блоке переносов. Когда регистр DMAxSZ декрементируется до нуля, он перезагружается из временного регистра, и устанавливается соответствующий флаг DMAIFG.

В процессе переноса блока ЦПУ приостанавливается до завершения переноса блока. Для выполнения поблочного переноса необходимо 2×MCLK×DMA×SZ тактовых циклов. После завершения переноса блока ЦПУ возобновляет работу с предыдущего состояния.

В режиме повторяющегося блочного переноса бит DMAEN остается установленным после завершения переноса блока. Следующий после завершенного повторяющегося блочного переноса сигнал запуска запустит другой блочный перенос.

## Пакетно-блочные переносы

В пакетно-блочном режиме переносы блоков, чередуются с работой ЦПУ. ЦПУ выполняет 2 МСLК цикла после переноса каждых четырех байт/слов блока. В результате производительность ЦПУ составляет 20% от номинальной. После завершения пакетно-блочного переноса ЦПУ вновь начинает работать со 100% производительностью, а бит DMAEN очищается. DMAEN должен быть установ-





Рис. 8-4. Диаграмма состояний блочного переноса DMA

лен снова перед запуском другого пакетно-блочного переноса. После запуска пакетно-блочного переноса последующие сигналы запуска, появляющиеся во время выполнения пакетно-блочного переноса, игнорируются. Диаграмма состояний пакетно-блочного переноса показана на рис. 8-5.

Peructp DMAxSZ используется для задания размера блока, а биты DMADSTINCRx и DMASRCINCRx выбираются, если адрес получателя и адрес источника инкрементируется или декрементируется после каждого переноса блока. Если DMAxSZ=0, переносы не выполняются.

Peructpы DMAxSZ, DMAxDA и DMAxSZ копируются во временные регистры. Временные значения DMAxSA и DMAxDA инкрементируются или декремен-



**Рис. 8-5.** Диаграмма состояний пакетно-блочного переноса DMA



тируются после каждого переноса в блоке. Регистр DMAxSZ декрементируется после каждого переноса блока и содержит количество оставшихся в блоке переносов. Когда DMAxSZ декрементируется до нуля, он перезагружается из временного регистра и устанавливается соответствующий флаг DMAIFG.

В повторяющемся пакетно-блочном режиме бит DMAEN остается установленным после завершения пакетно-блочного переноса и последующие сигналы запуска для инициирования пакетно-блочного переноса не нужны. Другой пакетно-блочный перенос начинается немедленно после завершенного пакетно-блочного переноса. В этом случае, переносы могут быть остановлены очисткой бит DMAEN или по NMI-прерыванию, если установлен ENNMI. В режиме повторяющегося пакетно-блочного переноса производительность будет ЦПУ составлять 20% от номинальной до момента остановки пакетно-блочного переноса.

#### 8.2.3 Инициирование DMA-переносов

Источники запуска переноса в каждом канале DMA конфигурируются независимо с помощью битов DMAxTSELx в соответствии с таблицей 8-2. Биты DMAxTSELx должны модифицироваться только тогда, когда бит DMAEN DMACTLx равен 0. В противном случае могут произойти непредсказуемые запуски DMA.

Когда выбирается условие запуска, оно не должно быть уже выполнено, поскольку в этом случае запуск не произойдет. К примеру, если бит TACCR2 CCIFG выбран как источник запуска, и он уже был установлен, перенос не будет выполнен до момента новой установки бита TACCR2 CCIFG.

## Запуски по фронту

Когда DMALEVEL=0, используется условие запуска по фронту, когда фронт сигнала запуска инициирует перенос. В режиме одиночного переноса для выполнения каждого переноса необходим собственный сигнал запуска. Когда используется блочный или пакетно-блочный режим, для инициирования блочного или пакетно-блочного переноса необходим только один сигнал запуска.

## Запуски по уровню

Когда DMALEVEL=1, используется условие запуска по уровню. Для правильной работы механизм запуска по уровню может использоваться только тогда, когда в качестве условия запуска выбран внешний триггер DMAEO. DMA переносы запускаются в течение всего времени, пока сигнал запуска имеет высокий уровень и бит DMAEN остается установленным.

Для завершения блочного или пакетно-блочного переноса сигнал запуска должен оставаться в состоянии высокого уровня. Если во время выполнения

Раздел VIII. Контроллер DMA

блочного или пакетно-блочного переноса сигнал запуска переходит в состояние низкого уровня, контроллер DMA удерживается в текущем состоянии до тех пор, пока сигнал запуска вновь не примет высокий уровень или пока регистры DMA не будут модифицированы программным обеспечением. Если регистры DMA программно не модифицировались, когда сигнал запуска снова перешел в состояние высокого уровня, перенос возобновляется с того состояния, в котором он оставался, когда сигнал запуска стал низкого уровня.

Когда DMALEVEL=1, рекомендуется выбирать режимы переноса при DMADTx={0, 1, 2, 3}, поскольку бит DMAEN автоматически сбрасывается после конфигурирования переноса.

## Останов выполнения команд для DMA переносов

Бит DMAONFETCH определяет, когда ЦПУ остановится для выполнения DMA переноса. Когда DMAONFETCH=0, ЦПУ останавливается немедленно и перенос начинается, когда получен сигнал запуска. Когда DMAONFETCH=1, ЦПУ заканчивает выполнение текущей команды, затем контроллер DMA останавливает ЦПУ и начинает перенос.

## Примечание: DMAONFETCH обязательно должен использоваться, когда DMA записывает в флэш.

Если контроллер DMA используется для записи во флэш-память, бит DMAONFETCH должен быть установлен. В противном случае результат работы может быть непредсказуем.

Таблица 8-2. Источники запуска DMA

| DMAxTSELx | Действие                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0000      | Установка бита DMAREQ запускает DMA-перенос. Бит DMAREQ автоматически сбрасывается, когда начинается перенос.                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 0001      | Перенос запускается, когда устанавливается флаг TACCR2 CCIFG. Флаг TACCR2<br>CCIFG автоматически сбрасывается, когда начинается перенос. Если бит TACCR2<br>CCIE установлен, флаг TACCR2 CCIFG не запустит перенос.                                                                                                                                                                                                                                                                                                                                              |
| 0010      | Перенос запускается, когда устанавливается флаг TBCCR2 CCIFG. Флаг TBCCR2 CCIFG автоматически сбрасывается, когда начинается перенос. Если бит TBCCR2 CCIE установлен, флаг TBCCR2 CCIFG не запустит перенос.                                                                                                                                                                                                                                                                                                                                                    |
| 0011      | Перенос запускается, когда модуль USARTO принимает новые данные. В режиме I2C запуск происходит при условии приема данных, но не при установке флага RXRDYIFG. RXRDYIFG не очищается, когда начинается перенос, а программная установка RXRDYIFG не приводит к запуску переноса. Если RXRDYIE установлен, условие приема данных не вызовет запуска переноса. В UART или SPI режимах перенос запускается, когда установлен флаг URXIFGO. URXIFGO автоматически сбрасывается, когда начинается перенос. Если URXIEO установлен, флаг URXIFGO не запускает перенос. |



## Таблица 8-2. (Окончание)

| DMAxTSELx | Действие                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0100      | Перенос запускается, когда модуль USARTO готов передавать новые данные. В режиме I2C запуск происходит при условии готовности передачи данных, но не при установке флага TXRDYIFG. TXRDYIFG не очищается, когда начинается перенос, а программная установка TXRDYIFG не приводит к запуску переноса. Если TXRDYIE установлен, условие готовности передачи данных не вызовет запуска переноса. В UART или SPI режимах перенос запускается, когда установлен флаг UTXIFGO. UTXIFGO автоматически сбрасывается, когда начинается перенос. Если UTXIEO установлен, флаг UTXIFGO не запускает перенос. |
| 0101      | Перенос запускается, когда устанавливается флаг DAC12_OCTL DAC12IFG. Флаг DAC12_OCTL DAC12IFG автоматически очищается, когда начинается перенос.<br>Если DAC12_OCTL DAC12IE установлен, флаг DAC12_OCTL DAC12IFG не запускает перенос.                                                                                                                                                                                                                                                                                                                                                            |
| 0110      | Перенос запускается флагом ADC12IFGx. Когда выполняется преобразование в одном канале, соответствующий флаг ADC12IFGx запускает перенос. Когда выполняется повторяющаяся последовательность преобразований, перенос запускается флагом ADC12IFGx последнего преобразования в последовательности. Перенос запускается, когда преобразование завершено и ADC12IFGx установлен. Установка ADC12IFGx программным обеспечением перенос не запускает. Все флаги ADC12IFGx сбрасывается автоматически, когда контроллер DMA обращается к соответствующему регистру ADC12MEMx.                            |
| 0111      | Перенос запускается, когда устанавливается флаг TACCRO CCIFG. Флаг TACCRO CCIFG автоматически сбрасывается, когда перенос стартует. Если бит TACCRO CCIE установлен, флаг TACCRO CCIFG не запускает перенос.                                                                                                                                                                                                                                                                                                                                                                                      |
| 1000      | Перенос запускается, когда устанавливается флаг TBCCR0 CCIFG. Флаг TBCCR0 CCIFG автоматически сбрасывается, когда перенос стартует. Если бит TBCCR0 CCIE установлен, флаг TBCCR0 CCIFG не запускает перенос.                                                                                                                                                                                                                                                                                                                                                                                      |
| 1001      | Перенос запускается, когда устанавливается флаг URXIFG1. URXIFG1 автоматически сбрасывается, когда перенос стартует. Если URXIE1 установлен, флаг URXIFG1 не запускает перенос.                                                                                                                                                                                                                                                                                                                                                                                                                   |
| 1010      | Перенос запускается, когда устанавливается флаг UTXIFG1. UTXIFG1 автоматичес-<br>ки сбрасывается, когда перенос стартует. Если UTXIE1 установлен, флаг UTXIFG1<br>не запускает перенос.                                                                                                                                                                                                                                                                                                                                                                                                           |
| 1011      | Перенос запускается, когда аппаратный умножитель готов для нового операнда.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| 1100      | Перенос не запускается.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 1101      | Перенос не запускается.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| 1110      | Перенос запускается, когда устанавливается флаг DMAxIFG. DMA0IFG запускает канал 1, DMA1IFG запускает канал 2, а DMA2IFG запускает канал 0. Ни один из флагов DMAxIFG автоматически не сбрасывается, когда перенос стартует.                                                                                                                                                                                                                                                                                                                                                                      |
| 1111      | Перенос запускается внешним сигналом от DMAE0.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |

Раздел VIII. Контроллер DMA

#### 8.2.4. Останов DMA-переносов

Есть два способа остановить выполняющийся DMA-перенос:

- Одиночный, блочный или пакетно-блочный перенос может быть остановлен NMI-прерыванием, если установлен бит ENNMI в регистре DMACTL1.
- Пакетно-блочный перенос может быть остановлен очисткой бита DMAEN.

#### 8.2.5. Приоритеты каналов DMA

По умолчанию приоритеты DMA-каналов такие: DMA0-DMA1-DMA2. Если одновременно появляются или находятся в ожидании два или три сигнала запуска, первым завершает перенос (одиночный, блочный или пакетно-блочный перенос) канал с наивысшим приоритетом, затем канал со вторым приоритетом и в завершение канал с третьим приоритетом. Выполняющиеся переносы не приостанавливаются, если запускается перенос в канале с более высоким приоритетом. Канал с высшим приоритетом ожидает завершения выполняющегося переноса, и только затем стартует.

Приоритеты DMA-каналов конфигурируются с помощью бита ROUNDROBIN. Когда бит ROUNDROBIN установлен, низший приоритет получает канал, завершивший перенос. Последовательность приоритетов каналов всегда остается подобной DMA0-DMA1-DMA2, например:

| Приоритет DMA      | Завершенный перенос | Новый приоритет DMA |  |
|--------------------|---------------------|---------------------|--|
| DMAO – DMA1 – DMA2 | DMA1                | DMA2 – DMA0 – DMA1  |  |
| DMA2 – DMA0 – DMA1 | DMA2                | DMA0 – DMA1 – DMA2  |  |
| DMAO - DMA1 - DMA2 | DMA0                | DMA1 – DMA2 – DMA0  |  |

Когда бит ROUNDROBIN очищен, приоритеты каналов возвращается к приоритетам по умолчанию.

#### 8.2.6. Длительность цикла DMA-переноса

Контроллер DMA нуждается в одном или двух тактовых циклах MCLK для синхронизации перед каждым одиночным переносом или полным блочным или пакетно-блочным переносом. Для переноса каждого байта/слова нужно два цикла MCLK после синхронизации и один цикл времени ожидания после переноса. Поскольку контроллер DMA использует MCLK, продолжительность цикла DMA определяется режимом работы MSP430 и установками системы тактирования.

Если источник MCLK активен, но ЦПУ выключено, контроллер DMA будет использовать источник MCLK для каждого переноса без включения ЦПУ. Если источник MCLK выключен, контроллер DMA временно перезапустит MCLK с



тактированием от DCOCLK для выполнения одиночного переноса или полного блочного или пакетно-блочного переноса. ЦПУ остается выключенным, а после завершения переноса выключается MCLK. Максимальная длительность цикла DMA для всех режимов работы показана в таблице 8-3.

Таблица 8-3. Максимальная длительность цикла одиночного DMA-переноса

| Режим работы ЦПУ                        | Источник<br>тактирования | Максимальная продолжи-<br>тельность цикла DMA |
|-----------------------------------------|--------------------------|-----------------------------------------------|
| Активный режим                          | MCLK=DCOCLK              | 4 цикла MCLK                                  |
| Активный режим                          | MCLK=LFXT1CLK            | 4 цикла MCLK                                  |
| Режим пониженного потребления<br>LPM0/1 | MCLK=DCOCLK              | 5 циклов MCLK                                 |
| Режим пониженного потребления<br>LPM3/4 | MCLK=DCOCLK              | 5 циклов MCLK + 6 мкС*                        |
| Режим пониженного потребления<br>LPM0/1 | MCLK=LFXT1CLK            | 5 циклов MCLK                                 |
| Режим пониженного потребления LPM3      | MCLK=LFXT1CLK            | 5 циклов MCLK                                 |
| Режим пониженного потребления LPM4      | MCLK=LFXT1CLK            | 5 циклов MCLK + 6 мкС*                        |

<sup>\*</sup> Дополнительные 6 мкС необходимы для запуска DCOCLK. Этот параметр в справочном руководстве называется t(LPMx).

#### 8.2.7. Использование DMA с системными прерываниями

DMA переносы не прерываются системными прерываниями. Системные прерывания ожидают завершения переноса. Немаскируемые NMI-прерывания могут прервать работу DMA-контроллера, если установлен бит ENNMI.

Процедуры обработки системного прерывания прерываются DMA переносами. Если процедура обработки прерывания или какая-либо другая подпрограмма должны выполняться без прерываний, контроллер DMA необходимо отключить перед выполнением такой подпрограммы.

#### 8.2.8. Прерывания контроллера DMA

Каждый канал DMA имеет собственный флаг DMAIFG. Каждый флаг DMAIFG устанавливается в любом режиме, когда соответствующий регистр DMAxSZ досчитывает до нуля. Если соответствующие биты DMAIE и GIE установлены, генерируется запрос прерывания.

Все флаги DMAIFG — источники только одного вектора прерывания контроллера DMA, а вектор прерывания общий с модулем DAC12. Программное обеспечение должно проверить флаги DMAIFG и DAC12IFG, чтобы определить источник прерывания. Флаги DMAIFG автоматически не сбрасываются и должны быть сброшены программно.

Раздел VIII. Контроллер DMA

#### 8.2.9. Использование модуля I<sup>2</sup>C с контроллером DMA

Модуль  $I^2$ С может стать источником двух условий запуска для контроллера DMA. Модуль  $I^2$ С может запустить перенос, когда приняты новые данные  $I^2$ С и когда появилась необходимость в передаче данных.

Биты TXDMAEN и RXDMAEN разрешают или запрещают использование контроллера DMA с модулем I<sup>2</sup>C. Когда RXDMAEN=1, контроллер DMA может быть использован для переноса данных из модуля I<sup>2</sup>C после приема данных модулем I<sup>2</sup>C. Когда RXDMAEN=1, RXRDYIE игнорируется и RXRDYIFG не генерирует прерывание.

Когда TXDMAEN=1, контроллер DMA может быть использован для переноса данных в модуль  $I^2$ C для передачи. Когда TXDMAEN=1, TXRDYIE игнорируется и TXRDYIFG не генерирует прерывание.

#### 8.2.10. Использование АЦП12 с контроллером DMA

Устройства MSP430 с интегрированным контроллером DMA могут автоматически перемещать данные из любого регистра ADC12MEMx в другое место. Переносы DMA выполняются без вмешательства ЦПУ и независимо от любого режима пониженного энергопотребления. Контроллер DMA увеличивает пропускную способность модуля АЦП12 и расширяет возможные сферы применения MSP430 в малопотребляющих приложениях, позволяя ЦПУ оставаться выключенным при выполнении переноса данных.

DMA переносы могут быть запущены от любого флага ADC12IFGx. Когда CONSEQx={0,2}, флаг ADC12IFGx для ADC12MEMx, используемого при преобразовании, может запустить DMA перенос. Когда CONSEQx={1, 3}, флаг ADC12IFGx для последнего в последовательности ADC12MEMx может запустить DMA перенос. Любой флаг ADC12IFGx автоматически очищается, когда контроллер DMA обращается к соответствующему регистру ADC12MEMx.

#### 8.2.11. Использование ЦАП12 с контроллером DMA

Устройства MSP430 с интегрированным контроллером DMA могут автоматически перемещать данные в регистр DAC12\_xDAT. Переносы DMA выполняются без вмешательства ЦПУ и независимо от любого режима пониженного энергопотребления. Контроллер DMA увеличивает пропускную способность модуля ЦАП12 и расширяет возможные сферы применения MSP430 в малопотребляющих приложениях, позволяя ЦПУ оставаться выключенным при выполнении переноса данных.

Приложения, в которых требуется генерировать периодические колебания, могут получить существенную выгоду от использования контроллера DMA с ЦАП12. Например, приложение, создающее синусоидальное колебание, может хранить значения синусоиды в таблице. Контроллер DMA способен авто-



матически непрерывно переносить эти значения в ЦАП12 через заданные интервалы времени, создавая синусоиду при остановленном ЦПУ. Флаг DAC12IFG DAC12\_xCTL автоматически очищается, когда контроллер DMA обращается к регистру DAC12\_xDAT.

## 8.3. Регистры DMA

Перечень регистров DMA приведен в таблице 8-4.

Таблица 8-4. Регистры DMA

| Регистр                                   | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|-------------------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр 0 управления DMA                  | DMACTL0                | Чтение/запись   | 0122h | Сбрасывается<br>с POR |
| Регистр 1 управления DMA                  | DMACTL1                | Чтение/запись   | 0124h | Сбрасывается<br>с POR |
| Регистр управления канала 0 DMA           | DMA0CTL                | Чтение/запись   | 01E0h | Сбрасывается<br>с POR |
| Регистр адреса источника канала 0 DMA     | DMA0SA                 | Чтение/запись   | 01E2h | Не изменяется         |
| Регистр адреса получателя канала 0 DMA    | DMA0DA                 | Чтение/запись   | 01E4h | Не изменяется         |
| Регистр объема переноса<br>канала О DMA   | DMA0SZ                 | Чтение/запись   | 01E6h | Не изменяется         |
| Регистр управления канала 1 DMA           | DMA1CTL                | Чтение/запись   | 01E8h | Сбрасывается<br>с POR |
| Регистр адреса источника канала 1 DMA     | DMA1SA                 | Чтение/запись   | 01EAh | Не изменяется         |
| Регистр адреса получателя<br>канала 1 DMA | DMA1DA                 | Чтение/запись   | 01ECh | Не изменяется         |
| Регистр объема переноса<br>канала 1 DMA   | DMA1SZ                 | Чтение/запись   | 01EEh | Не изменяется         |
| Регистр управления канала 2 DMA           | DMA2CTL                | Чтение/запись   | 01F0h | Сбрасывается<br>с POR |
| Регистр адреса источника канала 2 DMA     | DMA2SA                 | Чтение/запись   | 01F2h | Не изменяется         |
| Регистр адреса получателя<br>канала 2 DMA | DMA2DA                 | Чтение/запись   | 01F4h | Не изменяется         |
| Регистр объема переноса<br>канала 2 DMA   | DMA2SZ                 | Чтение/запись   | 01F6h | Не изменяется         |

#### DMACTLO, регистр 0 управления DMA

| 15     | 14              | 13     | 12     | 11     | 10     | 9      | 8      |
|--------|-----------------|--------|--------|--------|--------|--------|--------|
|        | Зарезервировано |        |        |        | DMA2   | TSELx  |        |
| rw-(0) | rw-(0)          | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) |

| 7      | 6         | 5      | 4      | 3      | 2      | 1      | 0      |
|--------|-----------|--------|--------|--------|--------|--------|--------|
|        | DMA1TSELx |        |        |        | DMA0   | TSELx  |        |
| rw-(0) | rw-(0)    | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) |

| 2anaaannunan    | Fuzz. 15 10 | Zanagangunangua                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|-----------------|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Зарезервировано | Биты 15-12  | Зарезервировано                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| DMA2TSELx       | Биты 11-8   | Выбор источника сигнала запуска DMA. Эти биты определяют источник сигнала запуска DMA-переноса.  0000 — Бит DMAREQ (программный запуск)  0001 — Бит TACCR2 CCIFG  0010 — Бит TBCCR2 CCIFG  0011 — URXIFGO (режим UART/SPI), данные приняты USARTO (режим I²C)  0100 — UTXIFGO (режим UART/SPI), готовность передачи USARTO (режим I²C)  0101 — Бит DAC12IFG DAC12_0CTL  0110 — Бит ADC12IFG ADC12  0111 — Бит TACCR0 CCIFG  1000 — Бит TBCCR2 CCIFG  1001 — Бит UTXIFG  11010 — Бит UTXIFG  11010 — Бит UTXIFG  11011 — Готовность умножителя  1100 — Действие не производится  1101 — Действие не производится  1110 — Бит DMA0IFG запускает канал 1 DMA  Бит DMA1IFG запускает канал 2 DMA  Бит DMA2IFG запускает канал 0 DMA |
| DMA1TSELx       | Биты 7-4    | Подобно DMA2TSELx                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| DMAOTSELx       | Биты 3-0    | Подобно DMA2TSELx                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |

## DMACTL1, регистр 1 управления DMA

| 15 | 14 | 13 | 12 | 11 | 10             | 9              | 8      |
|----|----|----|----|----|----------------|----------------|--------|
| 0  | 0  | 0  | 0  | 0  | 0              | 0              | 0      |
| r0 | r0 | r0 | r0 | r0 | r0             | r0             | r0     |
| 7  | 6  | 5  | 4  | 3  | 2              | 1              | 0      |
| 0  | 0  | 0  | 0  | 0  | DMA<br>ONFETCH | ROUND<br>Robin | ENNMI  |
| r0 | r0 | r0 | r0 | r0 | rw-(0)         | rw-(0)         | rw-(0) |

| Зарезервировано | Биты 15-3 | Зарезервировано. Только чтение. Всегда читаются как 0.                                                                         |
|-----------------|-----------|--------------------------------------------------------------------------------------------------------------------------------|
| DMAONFETCH      | L BMT 2   | Выборка DMA<br>0 – DMA перенос происходит немедленно<br>1 – DMA перенос происходит при выборке следующей команды после запуска |



| ROUNDROBIN | Бит 1 | Этот бит разрешает циклическое движение приоритетов каналов DMA.  0 — Устанавливается следующий приоритет DMA каналов:  DMA0-DMA1-DMA2  1 — Приоритет DMA каналов изменяется с каждым переносом                                                                                                                                  |
|------------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ENNMI      | Бит О | Разрешение NMI. Этот бит разрешает прерывание DMA переноса немаскируемым прерыванием NMI. Когда NMI прерывает DMA перенос, текущий перенос завершается нормально, но последующие переносы прекращаются и устанавливается флаг DMAABORT.  0 — NMI прерывание не прерывает DMA перенос.  1 — NMI прерывание прерывает DMA перенос. |

## DMAxCTL, DMA регистр управления каналом х

| 15                   | 14             | 13           | 12     | 11     | 10     | 9            | 8       |
|----------------------|----------------|--------------|--------|--------|--------|--------------|---------|
| Зарезер-<br>вировано |                | DMADTx       |        | DMADS  | TINCRx | DMASF        | RCINCRX |
| rw-(0)               | rw-(0)         | rw-(0)       | rw-(0) | rw-(0) | rw-(0) | rw-(0)       | rw-(0)  |
| 7                    | 6              | 5            | 4      | 3      | 2      | 1            | 0       |
| DMA<br>DSTBYTE       | DMA<br>SRCBYTE | DMA<br>Level | DMAEN  | DMAIFG | DMAIE  | DMA<br>Abort | DMAREQ  |
| rw-(0)               | rw-(0)         | rw-(0)       | rw-(0) | rw-(0) | rw-(0) | rw-(0)       | rw-(0)  |

| Зарезервировано      | Бит 15       | Зарезервирован                                            |
|----------------------|--------------|-----------------------------------------------------------|
| Зарезервировано      | DNI 13       |                                                           |
|                      |              | Режим переноса DMA.                                       |
|                      |              | 000 – Одиночный перенос                                   |
|                      |              | 001 – Блочный перенос                                     |
|                      |              | 010 – Пакетно-блочный перенос                             |
| DMADTx               | Биты 14-12   | 011 – Пакетно-блочный перенос                             |
|                      |              | 100 – Повторный одиночный перенос                         |
|                      |              | 101 – Повторный блочный перенос                           |
|                      |              | 110 – Повторный пакетно-блочный перенос                   |
|                      |              | 111 – Повторный пакетно-блочный перенос                   |
|                      |              | Инкремент DMA получателя. Этот бит позволяет выбрать      |
|                      |              | автоматическое инкрементирование или декрементирование    |
|                      |              | адреса получателя после переноса каждого байта или слова. |
|                      |              | Когда DMADSTBYTE=1, адрес получателя инкрементирует-      |
|                      |              | ся/декрементируется на единицу. Когда DMADSTBYTE=0,       |
|                      |              | адрес получателя инкрементируется/декрементируется на 2.  |
| DMADSTINCRX          | Биты 11-10   | DMAxDA копируется во временный регистр и уже временный    |
| Dini ibo i into i ix | Diribi II IO | регистр инкрементируется или декрементируется. DMAxDA не  |
|                      |              | инкрементируется и не декрементируется.                   |
|                      |              | 00 – Адрес получателя не изменяется                       |
|                      |              | 01 – Адрес получателя не изменяется                       |
|                      |              |                                                           |
|                      |              | 10 – Адрес получателя декрементируется                    |
|                      |              | 11 – Адрес получателя инкрементируется                    |

| DMASRCINCRX | Биты 9-8                                                                                                                                                          | Инкремент DMA источника. Этот бит позволяет выбрать автоматическое инкрементирование или декрементирование адреса источника после переноса каждого байта или слова. Когда DMASRCBYTE=1, адрес источника инкрементируется/декрементируется на единицу. Когда DMASRCBYTE=0, адрес источника инкрементируется на 2. DMAxSA копируется во временный регистр и уже временный регистр инкрементируется или декрементируется. DMAxSA не инкрементируется и не декрементируется.  ОО — Адрес источника не изменяется  ОО — Адрес источника не изменяется  ОО — Адрес источника не изменяется  ОО — Адрес источника декрементируется  ОО — Адрес источника инкрементируется |  |  |  |
|-------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| DMADSTBYTE  | Бит 7                                                                                                                                                             | Байт DMA получателя. Этот бит определяет формат получателя: байт или слово.  0 — Слово.  1 — Байт.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |  |  |
| DMASRCBYTE  | Бит 6                                                                                                                                                             | Байт DMA источника. Этот бит определяет формат источник:<br>байт или слово.<br>0 – Слово.<br>1 – Байт.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |  |  |  |
| DMALEVEL    | Бит 5                                                                                                                                                             | Уровень DMA. Этот бит позволяет выбрать условие запуска переноса: по перепаду или по уровню.  0 — Чувствительность к перепаду (фронт сигнала)  1 — Чувствительность к уровню (высокий уровень)                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |  |  |  |
| DMAEN       | Бит 4                                                                                                                                                             | Разрешение DMA<br>0 – Запрещено<br>1 – Разрешено                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |  |  |  |
| DMAIFG      | Бит 3                                                                                                                                                             | Флаг DMA прерывания<br>0 – Прерывание не ожидается<br>1 – Ожидается прерывание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |  |  |  |
| DMAIE       | Бит 2                                                                                                                                                             | Разрешение DMA прерывания<br>0 — Запрещено<br>1 — Разрешено                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |  |  |  |
| DMAABORT    | Бит 1                                                                                                                                                             | Прекращение DMA переносов. Этот бит показывает, что DMA перенос был прерван NMI прерыванием.  0 — DMA перенос не прерывался  1 — DMA перенос был прерван NMI прерыванием                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |  |
| DMAREQ      | 1 — DMA перенос был прерван NMI прерыванием Запрос DMA. Программно управляемый старт DMA. Бит DMAREQ сбрасывается автоматически. 0 — Нет DMA старта 1 — Старт DMA |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |  |  |

## DMAxSA, регистр адреса источника DMA

| 15 | 14      | 13 | 12 | 11 | 10 | 9  | 8  |
|----|---------|----|----|----|----|----|----|
|    | DMAxSAx |    |    |    |    |    |    |
| rw | rw      | rw | rw | rw | rw | rw | rw |



| INSTRUMENT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | s                   |            |                                                                                                                                                                                                                                                    |                                |              | IVISP43U | x1xxFamily |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------|--------------|----------|------------|
| 7                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 6                   | 5          | 4                                                                                                                                                                                                                                                  | 3                              | 2            | 1        | 0          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | DMA                                                                                                                                                                                                                                                | xSAx                           |              |          |            |
| rw                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | rw                  | rw         | rw                                                                                                                                                                                                                                                 | rw                             | rw           | rw       | rw         |
| DMAxS <i>i</i>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | <b>DMAxSA</b> x Бит |            | Адрес DMA источника. Регистр адреса источника указывает адрес источника DMA для одиночных переносов или первый адрес источника для блочных переносов. Регистр адреса источника остается неизменным во время блочных или паке но-блочных переносов. |                                |              |          |            |
| DMAxDA, p                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | егистр              | адреса пол | пучателя DN                                                                                                                                                                                                                                        | ЛΑ                             |              |          |            |
| 15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 14                  | 13         | 12                                                                                                                                                                                                                                                 | 11                             | 10           | 9        | 8          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | DMA                                                                                                                                                                                                                                                | xDAx                           |              |          |            |
| rw                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | rw                  | rw         | rw                                                                                                                                                                                                                                                 | rw                             | rw           | rw       | rw         |
| 7                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 6                   | 5          | 4                                                                                                                                                                                                                                                  | 3                              | 2            | 1        | 0          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | DMA                                                                                                                                                                                                                                                | xDAx                           |              |          |            |
| rw                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | rw                  | rw         | rw                                                                                                                                                                                                                                                 | rw                             | rw           | rw       | rw         |
| DMAxDA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | DMAxDAx Биты 15-    |            | Адрес DMA получателя. Регистр адреса получателя указывает адрес получателя для одиночных переносов или первый адрес получателя для блочных переносов. Регистр DMAxDA остается неизменным во время блочных или пакетно-блочных переносов.           |                                |              |          |            |
| DMAxSZ, a                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | дреснь              | ій регистр | размера DN                                                                                                                                                                                                                                         | 1A                             |              |          |            |
| 15                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 14                  | 13         | 12                                                                                                                                                                                                                                                 | 11                             | 10           | 9        | 8          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | DMA                                                                                                                                                                                                                                                | xSZx                           |              |          |            |
| rw                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | rw                  | rw         | rw                                                                                                                                                                                                                                                 | rw                             | rw           | rw       | rw         |
| 7                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 6                   | 5          | 4                                                                                                                                                                                                                                                  | 3                              | 2            | 1        | 0          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | DMA                                                                                                                                                                                                                                                | xSZx                           |              |          |            |
| rw                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | rw                  | rw         | rw                                                                                                                                                                                                                                                 | rw                             | rw           | rw       | rw         |
| Объем (размер) DMA. Регистр объема DMA количество байт/слов данных при переносе DMAxSZ декрементируется при каждом пер или байта. Когда DMAxSZ декрементируется немедленно автоматически перезагружаетс значение инициализации.  DMAxSZx  Биты 15-0  Биты 15 |                     |            | еносе блока.<br>м переносе (<br>руется до нул<br>кается преді                                                                                                                                                                                      | Регистр<br>слова<br>пя, в него |              |          |            |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                     |            | 0FFFFh – Пере                                                                                                                                                                                                                                      | енос 65535 б                   | айт или слов |          |            |

## Цифровые входы/выходы

Раздел IX.

**MSP430x1xxFamily** 





## Цифровые входы/выходы

В этом разделе описывается работа портов цифровых входов/выходов. Порты P1-P2 имеются в устройствах MSP430x11xx. Порты P1-P3 реализованы в устройствах MSP430x12xx. Порты P1-P6 реализованы в устройствах MSP430x14. MSP430x15x и MSP430x16x.

#### 9.1. Введение в цифровые входы/выходы

Устройства MSP430 имеют до 6 портов цифровых входов/выходов от P1 до P6. Каждый порт имеет 8 выводов входа/выхода. Каждый вывод индивидуально конфигурируется как вход или выход и каждая линия ввода/вывода может быть индивидуально считана или записана.

Порты P1 и P2 имеют возможность вызывать прерывание. Для каждой линии ввода/вывода портов P1 и P2 можно индивидуально разрешить прерывания и сконфигурировать их так, чтобы прерывание происходило по фронту или спаду входного сигнала. Все линии ввода/вывода порта P1 являются источником одного вектора прерывания, а все линии ввода/вывода порта P2 — источник другого вектора прерывания.

#### Цифровые входы/выходы обладают следующими возможностями:

- Независимые индивидуально программируемые входы/выходы;
- Любые комбинации входа или выхода;
- Индивидуально конфигурируемые прерывания от Р1 и Р2;
- Раздельные регистры данных для входов и выходов.

## 9.2. Функционирование цифровых входов/выходов

Цифровые входы/выходы конфигурируются программным обеспечением пользователя. Настройка и работа цифровых входов/выходов описывается в нижеследующих разделах.

#### 9.2.1. Регистры ввода PxIN

Каждый бит в каждом регистре PxIN отражает величину входного сигнала на соответствующей ножке ввода/вывода, когда она сконфигурирована на функцию ввода/вывода.

Бит = 0: Входной сигнал имеет низкий уровень;

Бит = 1: Входной сигнал имеет высокий уровень.

#### Примечание: Запись в регистры «только для чтения» PxIN

Запись в эти регистры «только для чтения» приводит к увеличению потребления тока на время выполнения попытки записи.

#### 9.2.2. Регистры вывода PxOUT

Каждый бит в каждом регистре PxOUT содержит значение, которое будет выведено на соответствующую ножку ввода/вывода, сконфигурированную на функцию ввода/вывода и имеющую направление на вывод.

Бит = 0: Выходной сигнал имеет низкий уровень;

Бит = 1: Выходной сигнал имеет высокий уровень.

#### 9.2.3. Регистры направления PxDIR

Каждый бит в каждом регистре PxDIR позволяет выбрать направление соответствующей ножки ввода/вывода, независимо от выбранной для этой ножки функции. Биты PxDIR для ножек ввода/вывода, выбранные для других функций модуля должны быть установлены так, как это требуется для другой функции.

Бит = 0: Ножка порта переключается на ввод;

Бит = 1: Ножка порта переключается на вывод.

#### 9.2.4. Регистры выбора функции PxSEL

Ножки порта часто мультиплексированы с другими функциями периферийных модулей. См. справочное руководство по конкретному устройству для выяснения возможных функций вывода. Каждый бит PxSEL определяет, как будет использована ножка — в качестве порта ввода/вывода или в качестве функции периферийного модуля.

Бит = 0: Для ножки выбирается функция ввода/вывода

Бит = 1: Для ножки выбирается функция периферийного модуля

Установка PxSEL=1 автоматически не определяет направление движения информации для ножки. Некоторые функции периферийных модулей требуют конфигурирования битов PxDIR для выбора направления, необходимого для правильной работы этой функции.

```
;Вывод ACLK на P2.0 в устройстве MSP430F11x1
BIS.B #01h,&P2SEL ;Выбор функции ACLK для ножки
BIS.B #01h,&P2DIR ;Установка направления на вывод
; (необходимо)
```

#### Примечание: Отключение прерываний от P1 и P2 при PxSEL=1

Когда какой-либо бит P1SELх или P2SELх установлен, функция прерывания от соответствующей ножки отключена. Поэтому сигналы на этих ножках не будут генерировать прерывания P1 или P2, независимо от состояния соответствующего бита P1IE или P2IE.

Когда вывод порта работает как вход периферии, входным сигналом периферии является зафиксированное в защелке представление сигнала на выводе устройства. Когда PxSELx=1, внутренний входной сигнал соответствует сигналу на ножке. Однако, если PxSELx=0, на входе периферии сохраняется значе-

Библиотека Компала



ние входного сигнала на выводе устройства, имевшееся перед сбросом бита PxSELx.

#### 9.2.5. Прерывания Р1 и Р2

Каждая ножка портов P1 и P2 имеет возможность вызова прерывания, конфигурируемую регистрами PxIFG, PxIE и PxIES. Все ножки P1 – источник одного вектора прерывания, а все выводы P2 – источник другого одиночного вектора прерывания. Определить источник прерывания – P1 или P2 можно путем проверки регистра PxIFG.

#### Регистры флагов прерывания P1IFG, P2IFG

Каждый бит PxIFG — это флаг прерывания соответствующей ножки ввода/вывода, устанавливаемый, когда происходит перепад выбранного входного сигнала на ножке. Все флаги прерывания PxIFG запрашивают прерывание, когда установлен их соответствующий бит PxIE и установлен бит GIE. Каждый флаг PxIFG должен быть сброшен программно. Программное обеспечение также может устанавливать каждый флаг PxIFG, обеспечивая возможность генерации программно-инициированного прерывания.

Бит = 0: Прерывание не ожидается

Бит = 1: Прерывание ожидается

Прерывания вызывают только перепады уровней, а не статические уровни. Если любой флаг PxIFG оказывается установленным во время выполнения процедуры обработки прерывания Px или устанавливается после команды RETI выполняемой процедуры обработки прерывания Px, установка флага PxIFGx генерирует другое прерывание. Таким образом, гарантируется, что каждый перепад уровня будет учтен.

#### Примечание: Состояние флагов PxIFG при изменении PxOUT или PxDIR

Запись в P10UT, P1DIR, P20UT или P2DIR может привести к установке соответствующих флагов P1IFG или P2IFG.

#### Примечание: Длительность события вызова прерывания на ножке ввода/ вывода

Любое событие вызова внешнего прерывания должно иметь длительность, по крайней мере, равную 1,5 MCLK или дольше, чтобы быть гарантировано принятым и вызвать установку соответствующего флага прерывания.

#### Регистры выбора фронта прерывания P1IES, P2IES

Каждый бит PxIES позволяет выбрать, по какому фронту сигнала будет происходить прерывание для соответствующей ножки ввода/вывода.

Бит = 0: Флаг PxIFG устанавливается при изменении уровня сигнала с низкого на высокий; Бит = 1: Флаг PxIFG устанавливается при изменении уровня сигнала с высокого на низкий.

#### Примечание: Запись в PxIESx

Запись в P1IES или P2IES может привести к установке соответствующих флагов прерывания.

| PxIESx            | PxINx | PxIFGx                |
|-------------------|-------|-----------------------|
| $0 \rightarrow 1$ | 0     | Может быть установлен |
| $0 \rightarrow 1$ | 1     | Не изменяется         |
| 1 → 0             | 0     | Не изменяется         |
| 1 → 0             | 1     | Может быть установлен |

#### Разрешение прерываний P1IE, P2IE

Каждый бит PxIE разрешает прерывание от соответствующего флага прерываний регистра PxIFG.

Бит = 0: Прерывание запрещено

Бит = 1: Прерывание разрешено

#### 9.2.6. Конфигурирование неиспользуемых выводов порта

Неиспользуемые ножки ввода/вывода должны быть сконфигурированы на функцию ввода/вывода, в направлении вывода и оставаться неподключенными на печатной плате для уменьшения потребляемой мощности. Значение бита PxOUT может быть любым, поскольку ножка не подключена. См. раздел «Системный сброс, прерывания и режимы работы» для уточнения вопросов подключения неиспользуемых выводов.

## 9.3. Регистры цифровых входов/выходов

Для конфигурирования P1 и P2 используются семь регистров. Четыре регистра необходимы для конфигурирования портов P3-P6. Регистры цифровых входов/выходов приведены в таблице 9-1.

| Порт | Регистр                 | Краткое<br>обозначение | Адрес | Тип регистра  | Исходное<br>состояние |
|------|-------------------------|------------------------|-------|---------------|-----------------------|
|      | Ввод                    | P1IN                   | 020h  | Только чтение | _                     |
|      | Вывод                   | P10UT                  | 021h  | Чтение/запись | Не изменяется         |
|      | Направление             | P1DIR                  | 022h  | Чтение/запись | Сброс с PUC           |
| P1   | Флаг прерывания         | P1IFG                  | 023h  | Чтение/запись | Сброс с PUC           |
|      | Выбор фронта прерывания | P1IES                  | 024h  | Чтение/запись | Не изменяется         |
|      | Разрешение прерывания   | P1IE                   | 025h  | Чтение/запись | Сброс с PUC           |
|      | Выбор порта             | P1SEL                  | 026h  | Чтение/запись | Сброс с PUC           |

Таблица 9-1. Регистры цифровых входов-выходов.



## Таблица 9-1. (Окончание )

| Порт | Регистр                 | Краткое<br>обозначение | Адрес | Тип регистра  | Исходное<br>состояние |
|------|-------------------------|------------------------|-------|---------------|-----------------------|
|      | Ввод                    | P2IN                   | 028h  | Только чтение | _                     |
|      | Вывод                   | P20UT                  | 029h  | Чтение/запись | Не изменяется         |
|      | Направление             | P2DIR                  | 02Ah  | Чтение/запись | Сброс с PUC           |
| P2   | Флаг прерывания         | P2IFG                  | 02Bh  | Чтение/запись | Сброс с РИС           |
|      | Выбор фронта прерывания | P2IES                  | 02Ch  | Чтение/запись | Не изменяется         |
|      | Разрешение прерывания   | P2IE                   | 02Dh  | Чтение/запись | Сброс с РИС           |
|      | Выбор порта             | P2SEL                  | 02Eh  | Чтение/запись | Сброс с PUC           |
|      | Ввод                    | P3IN                   | 018h  | Только чтение | _                     |
| P3   | Вывод                   | P30UT                  | 019h  | Чтение/запись | Не изменяется         |
| P3   | Направление             | P3DIR                  | 01Ah  | Чтение/запись | Сброс с PUC           |
|      | Выбор порта             | P3SEL                  | 01Bh  | Чтение/запись | Сброс с PUC           |
|      | Ввод                    | P4IN                   | 01Ch  | Только чтение | _                     |
| D4   | Вывод                   | P40UT                  | 01Dh  | Чтение/запись | Не изменяется         |
| P4   | Направление             | P4DIR                  | 01Eh  | Чтение/запись | Сброс с PUC           |
|      | Выбор порта             | P4SEL                  | 01Fh  | Чтение/запись | Сброс с PUC           |
|      | Ввод                    | P5IN                   | 030h  | Только чтение | _                     |
| P5   | Вывод                   | P50UT                  | 031h  | Чтение/запись | Не изменяется         |
| Po   | Направление             | P5DIR                  | 032h  | Чтение/запись | Сброс с РИС           |
|      | Выбор порта             | P5SEL                  | 033h  | Чтение/запись | Сброс с РИС           |
|      | Ввод                    | P6IN                   | 034h  | Только чтение | _                     |
| DC   | Вывод                   | P60UT                  | 035h  | Чтение/запись | Не изменяется         |
| P6   | Направление             | P6DIR                  | 036h  | Чтение/запись | Сброс с PUC           |
|      | Выбор порта             | P6SEL                  | 037h  | Чтение/запись | Сброс с PUC           |

# Сторожевой таймер

Раздел Х.

**MSP430x1xxFamily** 





## Сторожевой таймер

Сторожевой таймер — это 16-разряный таймер, который можно использовать как в качестве сторожевого, так и в качестве «интервального» таймера. В этом разделе описывается модуль сторожевого таймера. Сторожевой таймер реализован во всех устройствах MSP430x1xx.

### 10.1. Введение в сторожевой таймер

Первичная функция модуля сторожевого таймера (WDT) – выполнять рестарт управляемой системы при возникновении проблемы с программным обеспечением. Если установленный временной интервал истек, генерируется системный сброс. Если сторожевая функция в приложении не нужна, модуль может быть сконфигурирован как интервальный таймер для генерации прерываний через установленные интервалы времени.

#### Сторожевой таймер обладает следующими возможностями:

- Восемь программно настраиваемых временных интервалов
- Режим сторожевого таймера
- Режим интервального отсчета
- Доступ к регистру управления WDT защищен паролем
- Управление функцией вывода nonRST/NMI
- Возможность выбора источника тактовых импульсов
- Возможность останова для уменьшения потребляемой мощности Блок схема модуля WDT показана на рис. 10-1.

#### Примечание: Работа сторожевого таймера после подачи питания

После сигнала PUC, модуль WDT автоматически конфигурируется в сторожевом режиме с начальным интервалом сброса ~32 мС с использованием DCOCLK. Пользователь должен выполнить необходимую настройку или остановить WDT до истечения начального интервала сброса.

## 10.2. Функционирование сторожевого таймера

Модуль WDT можно сконфигурировать с помощью регистра WDTCTL как сторожевой либо интервальный таймер. Регистр WDTCTL также содержит управляющие биты для конфигурирования вывода nonRST/NMI. WDTCTL — это 16-разрядный, защищенный паролем регистр чтения/записи. Любое чтение или попытка записи должны использовать команды-слова, а попытка записи должна содержать пароль записи 05Ah в старшем байте. Любая запись в WDTCTL любого значения, отличного от 05Ah в старшем байте приведет к нарушению



**Рис. 10-1.** Блок-схема сторожевого таймера

ключа безопасности и запуску системного сброса PUC независимо от режима таймера. При любом чтении WDTCTL в старшем байте читается 069h.

#### 10.2.1. Счетчик сторожевого таймера

Счетчик сторожевого таймера (WDTCNT) — это 16-разрядный суммирующий счетчик, не имеющий прямого доступа из программы. Управление WDTCNT и выбор временных интервалов производится через регистр управления сторожевым таймером WDTCTL.

WDTCNT может тактироваться от ACLK или SMCLK. Источник тактирования выбирается с помощью бита WDTSSEL.

#### 10.2.2. Сторожевой режим

После состояния PUC, модуль WDT конфигурируется в сторожевом режиме с начальным интервалом сброса ~32 мС с использованием DCOCLK. Пользо-



ватель должен настроить, остановить или очистить WDT до истечения начального интервала сброса, в противном случае будет сгенерирован новый сигнал PUC. Когда WDT сконфигурирован в сторожевом режиме, запись в WDTCTL неправильного пароля или истечение выбранного интервала времени приведет к запуску PUC. PUC сбросит WDT к исходному состоянию и сконфигурирует вывод nonRST/NMI на режим сброса.

#### 10.2.3. Режим интервального таймера

Установка бита WDTTMSEL в «1» приводит к выбору режима интервального таймера. Этот режим можно использовать для получения периодических прерываний. В режиме интервального таймера флаг WDTIFG устанавливается по истечении выбранного интервала времени. PUC не генерируется в режиме интервального таймера по истечении установленного временного интервала, а WDTIFG разрешает биту WDTIE оставаться неизменным.

Когда биты WDTIE и GIE установлены, флаг WDTIFG запрашивает прерывание. Флаг прерывания WDTIFG автоматически сбрасывается, когда обслуживается его запрос на прерывание, либо же он может быть сброшен программно. Адреса векторов прерывания различаются для интервального и сторожевого режимов таймера.

#### Примечание: Модификация сторожевого таймера

Интервал WDT должен быть изменен совместно с WDTCNTCL=1 в одной команде, чтобы избежать неожиданной немедленной генерации PUC или прерывания. Модуль WDT должен быть приостановлен перед сменой источника тактирования для предотвращения возможности установки некорректного интервала.

#### 10.2.4. Прерывания сторожевого таймера

#### WDT использует два бита в SFR для управления прерыванием.

- Флаг прерывания WDT, WDTIFG, расположенный в IFG1.0
- Бит разрешения прерывания от WDT, WDTIE, расположенный в IE1.0

Если WDT используется в сторожевом режиме, флаг WDTIFG является источником вектора прерывания по сбросу. WDTIFG может быть использован процедурой обработки прерывания по сбросу для определения, был ли сторожевой таймер причиной сброса устройства. Если флаг установлен, состояние сброса было инициировано сторожевым таймером по истечении времени, либо произошло нарушение ключа безопасности. Если WDTIFG очищен, сброс был вызван другим источником.

При использовании WDT в режиме интервального таймера, флаг WDTIFG устанавливается после выбранного временного интервала и запрашивает прерывание интервального таймера WDT, если установлены биты WDTIE и GIE. Вектор прерывания интервального таймера отличается от вектора сброса, используемого в сторожевом режиме. В режиме интервального таймера флаг WDTIFG сбрасывается автоматически при обработке прерывания, либо же он может быть сброшен программно.

#### 10.2.5. Работа в режимах пониженного энергопотребления

Устройства MSP430 имеют несколько режимов пониженного энергопотребления. Различные сигналы тактирования доступны в различных режимах пониженного энергопотребления. Потребности пользовательского приложения и тип используемой системы тактирования определяют, как WDT должен быть сконфигурирован. К примеру, WDT не должен конфигурироваться в сторожевом режиме с SMCLK в качестве источника тактирования, если пользователь хочет использовать 3-й режим пониженного потребления, поскольку SMCLK не активен в режиме LPM3 и WDT не будет функционировать. Если сторожевой таймер не нужен, с помощью бита WDTHOLD можно остановить WDTCNT, чтобы уменьшить энергопотребление.

#### 10.2.6. Примеры программного обеспечения

Любая операция записи в WDTCTL должна быть операцией-словом со значением 05Ah (WDTPW) в старшем байте:

```
;Периодическая отчистка активного сторожевого таймера

MOV #WDTPW+WDTCNTCL, &WDTCTL

; ;Изменение интервала сторожевого таймера

MOV #WDTPW+WDTCNTL+SSEL, &WDTCTL

; ;Останов сторожевого таймера

MOV #WDTPW+WDTHOLD, &WDTCTL

; ;Переключение WDT в интервальный режим с интервалом clock/8192

MOV #WDTPW+WDTCNTCL+WDTTMSEL+WDTISO, &WDTCTL
```



## 10.3. Регистры сторожевого таймера

Регистры модуля сторожевого таймера приведены в таблице 10-1.

Таблица 10-1. Регистры сторожевого таймера.

| Регистр                                     | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|---------------------------------------------|------------------------|---------------|-------|-----------------------|
| Регистр управления сторо-<br>жевым таймером | WDTCTL                 | Чтение/запись | 0120h | 06900h после PUC      |
| SFR регистр 1 разрешения прерываний         | IE1                    | Чтение/запись | 0000h | Сброс с РИС           |
| SFR регистр 1 флагов прерываний             | IFG1                   | Чтение/запись | 0002h | Сброс с PUC1          |

## 1) WDTIFG сбрасывается с POR

#### WDTCTL, регистр сторожевого таймера

| 15      | 14                                   | 13     | 12       | 11       | 10      | 9      | 8    |
|---------|--------------------------------------|--------|----------|----------|---------|--------|------|
|         | Читается как 069h                    |        |          |          |         |        |      |
|         | WDTPWx, должен записываться как 05Ah |        |          |          |         |        |      |
| 7       | 6                                    | 5      | 4        | 3        | 2       | 1      | 0    |
| WDTHOLD | WDTNMIES                             | WDTNMI | WDTTMSEL | WDTCNTCL | WDTSSEL | WDTISx |      |
| rw-0    | rw-0                                 | rw-0   | rw-0     | r0(w)    | rw-0    | rw-0   | rw-0 |

| WDTPWx   | Биты 15-8 | Пароль сторожевого таймера. Всегда читается как 069h. Должен за-<br>писываться как 05Ah, в противном случае будет сгенерирован PUC.                                                                                                                                                                                                |
|----------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| WDTHOLD  | Бит 7     | Останов сторожевого таймера. Этот бит останавливает сторожевой таймер. Установка WDTHOLD=1, когда WDT не используется, позволяет снизить энергопотребление.  0 — Сторожевой таймер не остановлен 1 — Сторожевой таймер остановлен                                                                                                  |
| WDTNMIES | Бит 6     | Выбор фронта NMI сторожевого таймера. Этот бит позволяет выбрать фронт прерывания для NMI прерывания при WDTNMI=1. Изменение этого бита может вызвать NMI. Чтобы избежать случайного запуска NMI следует изменять этот бит при WDTNMI=0.  0 — NMI прерывание происходит по переднему фронту 1 — NMI прерывание происходит по спаду |

177

| WDTNMI   | Бит 5    | Выбор NMI сторожевого таймера. Этот бит позволяет установить режим функционирования вывода nonRST/NMI.  0 — Функция сброса 1 — Функция NMI                                                                                                                                                                                                                                                                                                |
|----------|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| WDTTMSEL | Бит 4    | Выбор режима сторожевого таймера<br>0 – Сторожевой режим<br>1 – Режим интервального таймера                                                                                                                                                                                                                                                                                                                                               |
| WDTCNTCL | Бит 3    | Очистка счетчика сторожевого таймера. Установкой WDTCNTCL=1 производится очистка счетчика до значения 0000h. Бит WDTCNTCL автоматически сбрасывается.  0 — Действие не производится 1 — WDTCNT = 0000h                                                                                                                                                                                                                                    |
| WDTSSEL  | Бит 2    | Выбор источника тактирования сторожевого таймера<br>0 – SMCLK<br>1 – ACLK                                                                                                                                                                                                                                                                                                                                                                 |
| WDTISx   | Биты 1-0 | Выбор интервала сторожевого таймера. Эти биты определяют интервал времени сторожевого таймера, по истечении которого устанавливается флаг WDTIFG и/или генерируется сигнал PUC.  00 — Частота источника тактирования сторожевого таймера /32768  01 — Частота источника тактирования сторожевого таймера /8192  10 — Частота источника тактирования сторожевого таймера /512  11 — Частота источника тактирования сторожевого таймера /64 |

## **IE1**, регистр 1 разрешения прерываний

| 7    | 6 | 5 | 4     | 3 | 2 | 1    | 0     |
|------|---|---|-------|---|---|------|-------|
|      |   |   | NMIIE |   |   |      | WDTIE |
| rw-0 |   |   |       |   |   | rw-0 |       |

|       | Биты 7-1 | Эти биты могут быть использованы другими модулями. См. справочное руководство конкретного устройства.                                                                                                                                                                                                  |  |  |
|-------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| NMIIE | Бит 4    | Разрешение прерывания NMI. Этот бит разрешает прерывание NMI. Поскольку другие биты в IE1 могут быть использованы другими модулями, рекомендуется устанавливать и очищать этот бит с помощью команд BIS.В или BIC.В, а не командами MOV.В или CLR.В. 0 — Прерывание запрещено 1 — Прерывание разрешено |  |  |



| WDTIE | Бит О | Разрешение прерывания от сторожевого таймера. Этот бит разрешает прерывание WDTIFG в режиме интервального таймера. Нет необходимости устанавливать этот бит в режиме сторожевого таймера. Поскольку другие биты в IE1 могут быть использованы другими модулями, рекомендуется устанавливать и очищать эти биты с помощью команд BIS. В или BIC.В, а не командами MOV.В или CLR.В.  0 — Прерывание запрещено 1 — Прерывание разрешено |
|-------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|-------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

## IFG1, регистр 1 флагов прерываний

| 7    | 6 | 5 | 4      | 3 | 2 | 1    | 0      |
|------|---|---|--------|---|---|------|--------|
|      |   |   | NMIIFG |   |   |      | WDTIFG |
| rw-0 |   |   |        |   |   | rw-0 |        |

|        | Биты 7-1 | Эти биты могут быть использованы другими модулями. См. справочное руководство конкретного устройства.                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
|--------|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| NMIIFG | Бит 4    | Флаг прерывания NMI. NMIIFG должен быть сброшен программно. Поскольку другие биты в IFG1 могут быть использованы другими модулями, рекомендуется очищать WDTIFG с помощью команд BIS.В или BIC.B, а не командами MOV.B или CLR.B.  0 — Прерывание не ожидается  1 — Прерывание ожидается                                                                                                                                                                                                             |  |  |
| WDTIE  | Бит О    | Флаг прерывания сторожевого таймера. В сторожевом режиме WDTIFG остается установленным до сброса программным обеспечением. В интервальном режиме бит WDTIFG сбрасывается автоматически при обслуживании прерывания или же может быть сброшен программно. Поскольку другие биты в IE1 могут быть использованы другими модулями, рекомендуется устанавливать и очищать эти биты с помощью команд BIS.В или BIC.В, а не командами MOV.В или CLR.В. 0 – Прерывание не ожидается 1 – Прерывание ожидается |  |  |

## Таймер А

Раздел XI.

MSP430x1xxFamily





## Таймер А

Таймер A — это 16-разрядный таймер/счетчик с тремя регистрами захвата/сравнения. В этом разделе описывается таймер A. Он реализован во всех устройствах MSP430x1xx.

## 11.1. Введение в таймер А

Таймер А – это 16-разрядный таймер/счетчик с тремя регистрами захвата/ сравнения. Таймер А может обеспечить множество захватов/сравнений, выходов ШИМ и выдержку временных интервалов. Таймер А также имеет обширные возможности прерывания. Прерывания могут быть сгенерированы от счетчика при переполнении и от каждого из регистров захвата/сравнения.

#### Таймер А обладает следующими возможностями:

- Асинхронный 16-разрядный таймер/счетчик с четырьмя режимами работы:
- Выбираемый и конфигурируемый источник тактирования;
- Три конфигурируемых регистра захвата/сравнения;
- Конфигурируемые выходы с возможностью ШИМ;
- Асинхронная фиксация (защелка) входа и выхода;
- Регистр вектора прерываний для быстрого декодирования всех прерываний таймера А.

Блок-схема таймера А показана на рис. 11-1.

#### Примечание: Использование слова «счет»

«Счет» используется везде в этом разделе. Это способ показать, что счетчик должен быть в процессе подсчета для выполняемого действия. Если в счетчик напрямую записывается конкретное значение, соответствующе действие не происходит.

## 11.2. Функционирование таймера А

Модуль таймера A конфигурируется программным обеспечением пользователя. Настройка и работа таймера A рассматриваются в нижеследующих разделах.

#### 11.2.1. 16-разрядный таймер-счетчик

Регистр 16-разрядного таймера/счетчика ТАR, инкрементируется или декрементируется (в зависимости от режима работы) с каждым нарастающим фронтом тактового сигнала. ТАR может быть программно прочитан и записан. Кроме того, таймер может генерировать прерывание при переполнении.



Рис. 11-1. Блок-схема таймера А

TAR можно очистить установкой бита TACLR. Установка TACLR также очищает делитель тактовой частоты и направление счета для режима вверх/вниз.

# Примечание: Изменение регистров таймера А

Рекомендуется останавливать таймер перед изменением режима его работы (за исключением операций с флагом прерывания и разрешения прерывания, и TACLR), чтобы предотвратить его некорректную работу.

Когда сигнал TACLK асинхронен с сигналом тактирования ЦПУ, любое чтение из TAR должно происходить, когда таймер не работает, в противном случае результаты могут быть непредсказуемы. Любая запись в TAR приведет к немедленному результату.



#### Выбор источника тактирования и делитель

Тактирование таймера TACLK может производиться от ACLK, SMCLK или от внешнего источника через TACLK или INCLK. Источник тактовых импульсов выбирается с помощью битов TASSELx. Выбранный источник тактирования может быть подключен к таймеру напрямую или через делитель на 2, 4 или 8 с помощью битов IDx. Делитель TACLK сбрасывается при установке бита TACLR.

#### 11.2.2. Запуск таймера

# Таймер может быть запущен или перезапущен следующими способами:

- Таймер считает, когда MCx > 0 и источник тактовых импульсов активен
- Когда таймер в режиме «вверх» или «вверх/вниз», он может быть остановлен путем записи 0 в TACCRO. Затем таймер может быть перезапущен путем записи ненулевого значения в TACCRO. В этом случае таймер начинает инкрементироваться от нуля.

#### 11.2.3. Управление режимом таймера

Таймер имеет четыре режима работы, описанных в таблице 11-1: «стоп», «вверх», «непрерывный» и «вверх/вниз». Режимы работы выбираются с помощью битов МСх.

| MCx | Режим       | Описание                                                                       |
|-----|-------------|--------------------------------------------------------------------------------|
| 00  | Стоп        | Останов таймера                                                                |
| 01  | Вверх       | Таймер многократно считает от нуля до значения в TACCR0                        |
| 10  | Непрерывный | Таймер многократно считает от нуля до значения OFFFFh                          |
| 11  | Вверх/вниз  | Таймер многократно считает от нуля вверх до значения в TACCRO и назад до нуля. |

Таблица 11-1. Режимы таймера.

## Режим «Вверх»

Режим «вверх» используется, если период таймера должен отличаться от количества отсчетов OFFFFh. Таймер многократно считает вверх до значения, содержащегося в регистре сравнения TACCRO, который задает период, как по-казано на рис.11-2. Количество отсчетов таймера в периоде равно TACCRO+1. Когда значение таймера становится равно содержимому TACCRO, таймер перезапускается, начиная счет от нуля. Если режим «вверх» выбран, когда значение таймера больше содержимого TACCRO, таймер немедленно перезапускается, начиная считать от нуля.



**Рис. 11-2.** Режим «Вверх»

Флаг прерывания TACCRO CCIFG устанавливается, когда значение таймера равно содержимому TACCRO. Флаг прерывания TAIFG устанавливается, когда таймер считает от TACCRO к нулю. На рис. 11-3 показан цикл установки флагов.



Рис. 11-3. Установка флагов в режиме «Вверх»

#### Изменение регистра периода TACCRO

Когда изменяется ТАССR0 во время работы таймера, таймер продолжает отсчет вверх до новой границы периода, если новый период больше или равен старому или больше текущего значения счета. Если новый период меньше величины текущего значения счета, таймер обнуляется. Однако до обнуления счетчика может произойти один дополнительный отсчет.

## Непрерывный режим

В непрерывном режиме таймер многократно считает вверх до 0FFFFh и перезапускается от нуля, как показано на рис. 11-4. Регистр захвата/сравнения TACCRO работает подобно другим регистрам захвата/сравнения.



**Рис. 11-4.** Непрерывный режим



Флаг прерывания TAIFG устанавливается, когда таймер считает от 0FFFFh к нулю. На рис. 11-5 показан цикл установки флага.



Рис. 11-5. Установка флага в непрерывном режиме

#### Использование непрерывного режима

Непрерывный режим может использоваться для генерации независимых временных интервалов и выходных частот. Каждый раз по завершении интервала генерируется прерывание. Следующий временной интервал добавляется к регистру TACCRх в процедуре обработки прерывания. На рис. 11-6 показаны два раздельных временных интервала t0 и t1, добавляемые к регистрам захвата/сравнения. При таком использовании временные интервалы управляются аппаратно, без программного обеспечения, без влияния времени задержки прерывания. При использовании всех трех регистров захвата/сравнения можно сгенерировать до трех независимых временных интервалов или выходных частот.

Временные интервалы можно реализовать также в других режимах, где ТАССR0 используется как регистр периода. Их обработка более комплексна, поскольку сумма старого значения TACCRx и нового периода может быть выше



**Рис. 11-6.** Временные интервалы непрерывного режима

значения TACCRO. Когда предыдущее значение TACCRx плюс tx больше величины TACCRO, значение TACCRO должно быть вычтено для получения правильного временного интервала.

#### Режим «вверх/вниз»

Режим «вверх/вниз» используется, если период таймера должен отличаться от значения OFFFFh и необходима генерация симметричных импульсов. Таймер непрерывно считает вверх до значения, находящегося в регистре сравнения TACCRO и назад к нулю, как показано на рис. 11-7. Период составляет удвоенную величину значения в TACCRO.



**Рис. 11-7.** Режим «вверх/вниз»

Направление счета запоминается. Это позволяет таймеру останавливаться и запускаться в том же направлении отсчета, которое было до останова. Если это нежелательно, для очистки направления нужно установить бит TACLR. Бит TACLR также очищает значения в TAR и в делителе TACLK.

В режиме «вверх/вниз» флаг прерывания TACCRO CCIFG и флаг прерывания TAIFG устанавливаются только однажды во время периода, разделяясь 1/2 периода таймера. Флаг прерывания TACCRO CCIFG устанавливается, когда таймер считает от TACCRO-1 к TACCRO, а флаг TAIFG устанавливается, когда таймер завершает счет вниз от 0001h к 0000h. На рис. 11-8 показан цикл установки флагов.



**Рис. 11-8.** Установка флагов в режиме вверх/вниз



# Изменение регистра периода TACCRO

При изменении TACCR0 во время работы таймера и счете вниз, таймер продолжает счет до нуля. Новый период начинает действовать после завершения отсчета вниз до нуля.

Когда таймер выполняет отсчет вверх и новый период больше или равен старому периоду или же больше текущего отсчитанного значения, таймер считает вверх до конца нового периода перед отсчетом вниз. Когда же таймер производит отсчет вверх, а величина нового периода меньше текущего отсчитанного значения, таймер начинает считать вниз. Однако может произойти один дополнительный отсчет до начала счета вниз.

#### Использование режима вверх/вниз

Режим «вверх/вниз» поддерживает приложения, требующие наличия «мертвого» времени между выходными сигналами (см. раздел «Модуль вывода Таймера А»). К примеру, чтобы избежать перегрузки, два выхода, управляющие Н-мостом никогда не должны одновременно иметь высокий уровень. В примере, показанном на рис.11-9 величина времени простоя  $t_{dead}$  составляет:

$$t_{dead} = t_{timer} \times (TACCR1 - TACCR2),$$
 где:

 $t_{\mbox{\tiny dead}}$  – интервал времени, в течение которого оба выхода должны быть неактивны

 $\mathbf{t}_{\scriptscriptstyle \text{timer}}$  – время цикла тактирования таймера



**Рис. 11-9.** Модуль вывода в режиме «вверх/вниз»

TACCRx – содержимое регистра захвата/сравнения x

Регистры TACCRх не буферизированы. Когда в них производится запись, они немедленно модифицируются. Поэтому, любое требуемое «мертвое» время не будет поддерживаться автоматически.

#### 11.2.4. Блоки захвата/сравнения

В таймере А представлено три одинаковых блока захвата/сравнения TACCRx. Любой из блоков может быть использован для фиксации (захвата) данных таймера или для генерации временных интервалов.

#### Режим захвата

Режим захвата выбирается, когда CAP=1. Режим захвата используется для регистрации временных событий. Это может потребоваться для быстрых вычислений или для измерения времени. Входы захвата CCIxA и CCIxB подключаются к внешним выводам или к внутренним сигналам и выбираются с помощью битов CCISx. Биты CMx определяют, как будет происходит захват: по фронту входного сигнала, по его спаду или в обоих случаях. Захват происходит по выбранному фронту входного сигнала. Если захват произошел, тогда:

- Значение таймера копируется в регистр TACCRx
- Устанавливается флаг прерывания ССІГБ

Уровень входного сигнала может быть прочитан в любое время через бит CCI. К входам CCIxA и CCIxB в устройствах семейства MSP430x1xx могут подключаться различные сигналы. См. справочное руководство конкретного устройства для выяснения особенностей подключения этих сигналов.

Сигнал захвата может быть асинхронен тактовой частоте таймера и вызывать состояние гонки сигналов. Установка бита SCS будет синхронизировать захват со следующим тактовым импульсом таймера. Рекомендуется устанавливать бит SCS для синхронизации сигнала захвата с тактовыми импульсами таймера. Это иллюстрируется на рис. 11-10.



**Рис. 11-10.** Сигнал захвата (SCS=1)





**Рис. 11-11.** Цикл захвата

Логика переполнения предусмотрена в каждом регистре захвата/сравнения для индикации в случае, если произошел второй захват перед прочтением значения первого захвата. Когда это происходит, устанавливается бит COV, как показано на рис. 11-11. Бит COV должен сбрасываться программно.

#### Инициирование захвата программным обеспечением

Захваты могут быть инициированы программно. Биты СМх могут быть установлены для выполнения захвата по обоим фронтам. В этом случае программное обеспечение устанавливает ССІ=1 и переключает бит ССІЅО для переключения сигнала захвата между VCC и GND, инициируя захват каждый раз, когда ССІЅО изменяет состояние:

```
MOV #CAP+SCS+CCIS1+CM_3,&TACCTLx ; Настройка TACCTLx XOR #CCIS0,&TACCTLx ; TACCTLx = TAR
```

#### Режим сравнения

Режим сравнения выбирается, когда CAP=0. Режим сравнения используется для генерации выходных ШИМ-сигналов или прерываний через конкретные временные интервалы. Когда TAR досчитывает до значения в TACCRx, происходит следующее:

- Устанавливается флаг прерывания ССІFG
- Внутренний сигнал EQU=1
- EQUx воздействует на выход согласно режиму вывода
- Входной сигнал ССІ фиксируется в SCCI

# 11.2.5. Модуль вывода

Каждый блок захвата/сравнения содержит модуль вывода. Модуль вывода используется для генерации выходных сигналов, в т.ч. таких, как ШИМ-сигналы. Каждый модуль вывода имеет восемь рабочих режимов, которые генерируют сигналы, основываясь на сигналах EQU0 и EQUx.

#### Режимы вывода

Режимы вывода устанавливаются битами OUTMODx, их описание приведено в таблице 11-2. Сигнал OUTx изменяется с нарастающим фронтом тактового сигнала таймера во всех режимах, кроме режима 0. Режимы вывода 2, 3, 6 и 7 не используются для модуля вывода 0, потому что EQUx=EQU0.

Таблица 11-2. Режимы вывода.

| OUTMODx | Режим                  | Описание                                                                                                                                                                      |  |  |  |
|---------|------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 000     | Вывод                  | Выходной сигнал OUTx определяется битом OUTx.<br>Сигнал OUTx изменяется немедленно при изменении<br>OUTx.                                                                     |  |  |  |
| 001     | Установка              | Выход устанавливается, когда таймер досчитывает до значения в TACCRx. Он остается установленным до сброса таймера или до выбора другого режима вывода и воздействия на выход. |  |  |  |
| 010     | Переключение/Сброс     | Выход переключается, когда таймер досчитывает до значения TACCRx. Он сбрасывается, когда таймер досчитывает до значения TACCR0.                                               |  |  |  |
| 011     | Установка/Сброс        | Выход устанавливается, когда таймер досчитывает<br>до значения TACCRх. Он сбрасывается, когда таймер<br>досчитывает до значения TACCRO.                                       |  |  |  |
| 100     | Переключение           | Выход переключается, когда таймер досчитывает до<br>значения TACCRх. Период выходного сигнала равен<br>удвоенному периоду таймера.                                            |  |  |  |
| 101     | Сброс                  | Выход сбрасывается, когда таймер досчитывает до значения TACCRx. Это остается сброшенным до выбора другого режима вывода и воздействия на выход.                              |  |  |  |
| 110     | Переключение/Установка | Выход переключается, когда таймер досчитывает до<br>значения TACCRx. Он устанавливается, когда таймер<br>досчитывает до значения TACCRO.                                      |  |  |  |



| Таблица 11-2. (Он | (ончание) |
|-------------------|-----------|
|-------------------|-----------|

| OUTMODx | Режим | Описание                                                                                                                                |
|---------|-------|-----------------------------------------------------------------------------------------------------------------------------------------|
| 111     |       | Выход сбрасывается, когда таймер досчитывает до<br>значения TACCRх. Он устанавливается, когда таймер<br>досчитывает до значения TACCRO. |

## Пример вывода - таймер в режиме «вверх»

Сигнал OUTх изменяется, когда таймер досчитывает вверх до значения TACCRx и обратно от TACCR0 к нулю, в зависимости от режима вывода. Пример с использованием TACCR0 и TACCR1 показан на рис. 11-12.



**Рис. 11-12.** Пример вывода – таймер в режиме «вверх»

## Пример вывода - таймер в непрерывном режиме

Сигнал OUTх изменяется, когда таймер достигает значений TACCRx и TACCR0, в зависимости от режима вывода. Пример с использованием TACCR0 и TACCR1 показан на рис. 11-13.



**Рис. 11-13.** Пример вывода – таймер в непрерывном режиме

## Пример вывода - таймер в режиме «вверх/вниз»

Сигнал OUTх изменяется, когда таймер становится равным TACCRх в каждом направлении счета, а также когда таймер равен TACCR0, в зависимости от режима вывода. Пример с использованием TACCR0 и TACCR2 показан на рис. 11-14.

# Примечание: Переключение между режимами вывода

При переключении между режимами вывода один из битов OUTMODх должен оставаться установленным во время перехода, кроме переключения в режим 0. В противном случае может произойти сбой, поскольку режим вывода 0 декодирует элемент NOR (НЕ-ИЛИ). Безопасный метод переключения между





**Рис. 11-14.** Пример вывода – таймер в режиме «вверх/вниз»

режимами вывода заключается в использовании режима вывода 7 как переходного состояния:

```
BIS #OUTMOD_7, &TACCTLx ;Установка режима вывода 7 BIC #OUTMODx, &TACCTLx ;Очистка лишних битов
```

#### 11.2.6. Прерывания Таймера А

С 16-разрядным модулем таймера А связаны два вектора прерываний:

- Вектор прерывания TACCRO для TACCRO CCIFG
- Вектор прерывания TAIV для всех других флагов CCIFG и TAIFG

В режиме захвата любой флаг CCIFG устанавливается, когда значение таймера зафиксировано в соответствующем регистре TACCRx. В режиме сравнения устанавливается любой флаг CCIFG, если TAR досчитал до соответствую-

щего значения TACCRx. Программное обеспечение может также устанавливать или очищать любой флаг CCIFG. Все флаги CCIFG запрашивают прерывание, когда установлены их соответствующие биты CCIE и бит GIE.

## Прерывание TACCRO

Флаг TACCRO CCIFG обладает наивысшим приоритетом прерывания Таймера A и имеет специализированный вектор прерывания, как показано на рис. 11-15. Флаг TACCRO CCIFG автоматически сбрасывается, когда обслуживается запрос на прерывание TACCRO.



**Рис. 11-15.** Флаг прерывания захвата/сравнения TACCRO

#### Генератор вектора прерывания TAIV

Флаги TACCR1 CCIFG, TACCR2 CCIFG и TAIFG распределены по приоритетам и объединены в источник одного вектора прерывания. Регистр вектора прерывания TAIV используется для определения, какой флаг запросил прерывание.

Разрешенное прерывание с наивысшим приоритетом генерирует число в регистре TAIV (см. описание регистра). Можно оценить это число или добавить его к программному счетчику для автоматического входа в соответствующую программную процедуру. Запрещенные прерывания Таймера А не воздействуют на значение TAIV.

Любое обращение — чтение или запись регистра TAIV — автоматически сбрасывает флаг наивысшего ожидающего прерывания. Если установлен другой флаг прерывания, будет немедленно сгенерировано другое прерывание после обработки начального прерывания. Например, если флаги TACCR1 и TACCR2 CCIFG установлены, когда процедура обработки прерывания обращается к регистру TAIV, флаг TACCR1 CCIFG автоматически сбрасывается. После выполнения команды RETI процедуры обработки прерывания, флаг TACCR2 CCIFG генерирует другое прерывание.



## Пример программного обеспечения, использующего TAIV

Приведенный далее пример программного обеспечения показывает рекомендуемое использование TAIV и величину издержек на управление. Значение TAIV добавляется к программному счетчику PC для автоматического перехода к соответствующей программной процедуре.

Числа в правом поле показывают необходимое количество циклов ЦПУ для каждой команды. Программные издержки различных источников прерывания включают задержки прерывания и циклы возврата из прерывания, но не учитывают собственно время обработки задачи. Задержки делятся на:

```
    Блок захвата/сравнения TACCR0
    Блоки захвата/сравнения TACCR1, TACCR2
    Переполнение таймера TAIFG
    11 циклов
    16 циклов
```

```
;Обработчик прерывания для TACCRO CCIFG.
                                                                  Циклы
CCIFG 0 HND
                  ;Начало времени задержки обработчика прерывания 6
           RETT
;Обработчик прерывания для TAIFG, TACCR1 и TACCR2 CCIFG.
          ... ;Задержка прерывания
           ADD &TAIV, PC ; Добавление смещения к таблице переходов 3
           RETI ;Вектор 0: Нет прерывания
           JMP CCIFG 1 HND ; Bertop 2: TACCR1
           JMP CCIFG 2 HND ; Bertop 4: TACCR2
                                                                      2
           RETI ;Вектор 6: Зарезервировано
                                                                      5
           RETI
                                                                      5
                           ;Вектор 8: Зарезервировано
TAIFG HND
                           ; Вектор 10: Флаг TAIFG
                            ;Задача стартует здесь
                                                                      5
           RETI
CCIFG 2 HND
                           ;Bertop 4: TACCR2
                           ;Задача стартует здесь
                    ;Возврат к главной программе ;Вектор 2: TACCR1 ;Задача стартует здесь ;Возврат к главной программе
           RETI
                                                                      5
CCIFG 1 HND
           . . .
           RETT
```

# 11.3. Регистры Таймера А

194

Перечень регистров Таймера А приведен в таблице 11-3.

Таблица 11-3. Регистры Таймера А.

| Регистр               | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|-----------------------|------------------------|---------------|-------|-----------------------|
| Управление Таймером А | TACTL                  | Чтение/запись | 0160h | Сброс с POR           |
| Счетчик Таймера А     | TAR                    | Чтение/запись | 0170h | Сброс с POR           |

# Таблица 11-3. (Окончание)

| Регистр                                                | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|--------------------------------------------------------|------------------------|---------------|-------|-----------------------|
| Регистр О управления захватом/<br>сравнением Таймера А | TACCTL0                | Чтение/запись | 0162h | Сброс с POR           |
| Регистр O захвата/сравнения<br>Таймера A               | TACCR0                 | Чтение/запись | 0172h | Сброс с POR           |
| Регистр 1 управления захватом/<br>сравнением Таймера А | TACCTL1                | Чтение/запись | 0164h | Сброс с POR           |
| Регистр 1 захвата/сравнения<br>Таймера А               | TACCR1                 | Чтение/запись | 0174h | Сброс с POR           |
| Регистр 2 управления захватом/<br>сравнением Таймера А | TACCTL2                | Чтение/запись | 0166h | Сброс с POR           |
| Регистр 2 захвата/сравнения<br>Таймера А               | TACCR2                 | Чтение/запись | 0176h | Сброс с POR           |
| Вектор прерывания Таймера А                            | TAIV                   | Только чтение | 012Eh | Сброс с POR           |

# **TACTL**, регистр управления Таймером А

| 15     | 14      | 13     | 12                 | 11     | 10     | 9      | 8      |
|--------|---------|--------|--------------------|--------|--------|--------|--------|
|        |         | TAS    | SELx               |        |        |        |        |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0)             | rw-(0) | rw-(0) | rw-(0) | rw-(0) |
| 7      | 6       | 5      | 4                  | 3      | 2      | 1      | 0      |
| ID     | IDx MCx |        | Не<br>используется | TACLR  | TAIE   | TAIFG  |        |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0)             | rw-(0) | rw-(0) | rw-(0) | rw-(0) |

| Не используются | Биты 15-10 | Не используются                                                                                                                               |  |  |
|-----------------|------------|-----------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| TASSELx         | Биты 9-8   | Выбор источника тактирования Таймера А<br>00 – TACLK<br>01 – ACLK<br>10 – SMCLK<br>11 – INCLK                                                 |  |  |
| IDx             | Биты 7-6   | Входной делитель. Эти биты позволяют выбрать коэффициент<br>деления для входной тактовой частоты.<br>00 – /1<br>01 – /2<br>10 – /4<br>11 – /8 |  |  |



| МСх Биты 5-4  Не используется Бит 3  ТАСLR Бит 2  ТАІЕ Бит 1  ТАІГО Бит 0 |  | Выбор режима. Установка МСх=00h, когда Таймер A не используется, позволяет уменьшить потребляемую мощность.  00 — Режим остановка: таймер остановлен  01 — Режим «вверх»: таймер считает вверх к ТАССR0  10 — Непрерывный режим: таймер считает вверх к ОFFFFh  11 — Режим «вверх/вниз»: таймер считает вверх к ТАССR0, затем вниз к 0000h |  |  |
|---------------------------------------------------------------------------|--|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
|                                                                           |  | Не используется                                                                                                                                                                                                                                                                                                                            |  |  |
|                                                                           |  | Очистка Таймера А. Установка этого бита сбрасывает TAR, IDх и выбранное направление счета. Бит TACLR автоматически сбрасывается и всегда читается как нуль.                                                                                                                                                                                |  |  |
|                                                                           |  | Разрешение прерывания от Таймера А. Этот бит разрешает<br>запрос прерывания TAIFG.<br>0— Запрещение прерывания<br>1— Разрешение прерывания                                                                                                                                                                                                 |  |  |
|                                                                           |  | Флаг прерывания Таймера А<br>0 – Прерывание не ожидается<br>1 – Ожидается прерывание                                                                                                                                                                                                                                                       |  |  |

# TAR, регистр Таймера A

| 15     | 14   | 4                | 13           | 12            | 11          | 10          | 9            | 8            |
|--------|------|------------------|--------------|---------------|-------------|-------------|--------------|--------------|
|        |      |                  |              | TA            | Rx          |             |              |              |
| rw-(0) | rw-  | (0) rv           | v-(0)        | rw-(0)        | rw-(0)      | rw-(0)      | rw-(0)       | rw-(0)       |
| 7      | 6    | i                | 5            | 4             | 3           | 2           | 1            | 0            |
|        | TARx |                  |              |               |             |             |              |              |
| rw-(0) | rw-  | (0) rv           | v-(0)        | rw-(0)        | rw-(0)      | rw-(0)      | rw-(0)       | rw-(0)       |
| TARx   |      | <b>Биты 15</b> - | - <b>0</b> P | егистр Таймер | а А. Регист | р TAR являе | гся счетчико | м Таймера А. |

# TACCTLx, регистр управления захватом/сравнением

|   | 15      | 14     | 13     | 12     | 11     | 10     | 9                  | 8      |
|---|---------|--------|--------|--------|--------|--------|--------------------|--------|
|   | Cl      | Mx     | CC     | ISx    | SCS    | SCCI   | Не<br>используется | CAP    |
| - | rw-(0)  | rw-(0) | rw-(0) | rw-(0) | rw-(0) | r-(0)  | r-(0)              | rw-(0) |
|   | 7       | 6      | 5      | 4      | 3      | 2      | 1                  | 0      |
|   | OUTMODx |        |        | CCIE   | CCI    | OUT    | COV                | CCIFG  |
| Ī | rw-(0)  | rw-(0) | rw-(0) | rw-(0) | r      | rw-(0) | rw-(0)             | rw-(0) |

| СМх Биты 15-14     |       | Режим захвата 00 — Нет захвата 01 — Захват по нарастающему (переднему) фронту 10 — Захват по заднему фронту 11 — Захват как по переднему, так и по заднему фронтам                                                                                                 |  |  |
|--------------------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| CCISx Биты 13-12   |       | Выбор входа захвата/сравнения. Этими битами выбирается входной сигнал ТАССRх. См. справочное руководство конкретного устройства для выяснения подробностей подключения сигналов.  00 — CCIxA  01 — CCIxB  10 — GND  11 — VCC                                       |  |  |
| SCS FUT 1          |       | Синхронизация источника захвата. Этот бит используется для синхронизации входного сигнала захвата с тактовым сигналом таймера.  0 — Асинхронный захват 1 — Синхронный захват                                                                                       |  |  |
| SCCI Бит 10        |       | Синхронизация входа захвата/сравнения. Выбранный входной<br>сигнал ССІ фиксируется по сигналу EQUx и может быть прочи-<br>ган через этот бит.                                                                                                                      |  |  |
| Не используется    | Бит 9 | Не используется. Только читается. Всегда читается как 0.                                                                                                                                                                                                           |  |  |
| САР Бит 8          |       | Режим захвата.<br>0 — Режим сравнения<br>1 — Режим захвата                                                                                                                                                                                                         |  |  |
| OUTMODx Биты 7-5   |       | Режим вывода. Режимы 2, 3, 6 и 7 не используются для ТАССR0, поскольку EQUx=EQU0.  000 — Значение бита OUT  001 — Установка  010 — Переключение/сброс  011 — Установка/сброс  100 — Переключение  101 — Сброс  110 — Переключение/установка  111 — Сброс/установка |  |  |
| ССІЕ Бит 4         |       | Разрешение прерывания по захвату/сравнению. Этот бит разрешает запрос прерывания от соответствующего флага CCIFG.  0 — Запрещение прерывания  1 — Разрешение прерывания                                                                                            |  |  |
| CCI                | Бит 3 | Вход захвата/сравнения. Выбранный входной сигнал может быть прочитан этим битом.                                                                                                                                                                                   |  |  |
| <b>ОUТ</b> Бит 2 в |       | Выход. Этот бит указывает состояние выхода. Если выбран режима вывода 0, этот бит напрямую управляет состоянием выхода.  0 — Низкий уровень выхода  1 — Высокий уровень выхода                                                                                     |  |  |



| СОУ Бит 1   |  | Переполнение захвата. Этот бит указывает, что произошло переполнение захвата. Бит COV должен быть сброшен программно  0 — Переполнения захвата не произошло  1 — Произошло переполнение захвата |
|-------------|--|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CCIFG Бит 0 |  | Флаг прерывания захвата/сравнения 0 – Прерывание не ожидается 1 – Ожидается прерывание                                                                                                          |

# **TAIV**, регистр вектора прерывания таймера А

|   | 15 | 14 | 13 | 12 | 11    | 10    | 9     | 8  |
|---|----|----|----|----|-------|-------|-------|----|
|   | 0  | 0  | 0  | 0  | 0     | 0     | 0     | 0  |
| - | r0 | r0 | r0 | r0 | r0    | r0    | r0    | r0 |
|   | 7  | 6  | 5  | 4  | 3     | 2     | 1     | 0  |
|   | 0  | 0  | 0  | 0  |       | TAIVx |       | 0  |
| • | r0 | r0 | r0 | r0 | r-(0) | r-(0) | r-(0) | r0 |

| TARx Биты 15-0 | Значение вектора прерывания таймера А |
|----------------|---------------------------------------|
|----------------|---------------------------------------|

| Содержимое<br>TAIV | Источник преры-<br>вания     | Флаг прерывания | Приоритет прерывания |
|--------------------|------------------------------|-----------------|----------------------|
| 00h                | Прерывание не ожи-<br>дается | -               |                      |
| 02h                | Захват/сравнение 1           | TACCR1 CCIFG    | Высший               |
| 04h                | Захват/сравнение 2           | TACCR2 CCIFG    |                      |
| 06h                | Зарезервировано              | -               |                      |
| 08h                | Зарезервировано              | -               |                      |
| 0Ah                | Переполнение таймера         | TAIFG           |                      |
| 0Ch                | Зарезервировано              | -               |                      |
| 0Eh                | Зарезервировано              | -               | Низший               |

# Таймер В

Раздел XII.

MSP430x1xxFamily





# Таймер В

Таймер В – это 16-разрядный таймер/счетчик со несколькими регистрами захвата/сравнения. В этом разделе описывается работа таймера В. Таймер ВЗ (с тремя регистрами захвата/сравнения) реализован в устройствах MSP430x13x и MSP430x15x. Таймер В7 (с семью регистрами захвата/сравнения) реализован в устройствах MSP430x14x и MSP430x16x.

# 12.1. Введение в таймер В

Таймер В — это 16-разрядный таймер/счетчик с тремя или семью регистрами захвата/сравнения. Таймер В может поддерживать несколько режимов захвата/сравнения, вывод ШИМ-сигналов и выдержку временных интервалов. Таймер В также имеет расширенные возможности прерываний. Прерывания могут быть сгенерированы при переполнении счетчика и от каждого из регистров захвата/сравнения.

#### Таймер В обладает следующими возможностями:

- Асинхронный 16-разрядный таймер/счетчик с четырьмя режимами работы и четырьмя настраиваемыми длительностями
- Выбираемые и конфигурируемые источники тактирования
- Три или семь конфигурируемых регистров захвата/сравнения
- Конфигурируемые выходы с возможностью ШИМ
- Защелки сравнения с двойной буферизацией и синхронизируемой загрузкой
- Регистр вектора прерывания для быстрого декодирования всех прерываний таймера В

Блок-схема таймера В показана на рис. 12-1.

#### Примечание: Использование слова «счет»

«Счет» используется везде в этом разделе. Это способ показать, что счетчик должен быть в процессе подсчета для выполняемого действия во взятом месте. Если в счетчик напрямую записывается конкретное значение, соответствующе действие не происходит.

#### 12.1.1. Сходства и различия с таймером А

#### Таймер В идентичен таймеру А, но со следующими исключениями:

- Длина таймера В программируется и может составлять 8, 10, 12 или 16 бит
- Регистры ТВССЯх таймера В имеют двойную буферизацию и могут группироваться



Рис. 12-1. Блок-схема таймера В

- Все выходы таймера В могут быть переведены в третье (высокоимпедансное) состояние
- Функция бита SCCI не реализована в таймере В.

# 12.2. Работа таймера В

Модуль таймера В конфигурируется программным обеспечением пользователя. Настройка и работа таймера В рассматривается в следующих разделах



#### 12.2.1. 16-разрядный счетчик таймера

16-разрядный регистр таймера/счетчика ТВR инкрементируется и декрементируется (в зависимости от режима работы) по каждому нарастающему фронту тактового сигнала. Регистр ТВR может программно читаться и записываться. Помимо этого, таймер может генерировать прерывание при его переполнении.

Регистр TBR может быть очищен установкой бита TBCLR. Установка TBCLR также очищает делитель тактовой частоты и направление счета для режима «вверх/вниз».

#### Примечание: Модификация регистров таймера В

Рекомендуется останавливать таймер перед изменением режима работы (кроме операций с флагом прерывания и разрешения прерывания, и TBCLR) во избежание его ошибочной работы.

Когда TBCLK асинхронен тактовой частоте ЦПУ, любое чтение из TBR должно выполняться при неработающем таймере, в противном случае результат может оказаться непредсказуемым. Любая запись в TBR приведет к немедленному результату.

#### Длина TBR

Таймер В конфигурируется для работы в качестве 8, 10, 12 или 16-разрядного таймера с помощью битов CNTLx. Максимальное значение счета ТВR(max) для выбранной длины соответственно составит OFFh, O3FFh, OFFFh и OFFFFh. Данные, записанные в регистр ТВR в 8-ми, 10-ти и 12-разрядном режиме выравниваются по правому знаку с нулями впереди.

#### Выбор источника тактирования и делитель

В качестве источников тактовой частоты TBCLK могут выступать ACLK, SMCLK или внешние сигналы, поступающие через TBCLK или INCLK. Источник тактирования выбирается битами TBSSELx. Выбранный источник тактирования может подключаться к таймеру напрямую или через делитель на 2, 4 или 8 с помощью битов IDx. Делитель TBCLK сбрасывается при установке бита TBCLR.

#### 12.2.2. Старт таймера

## Таймер может быть запущен или перезапущен следующими способами:

- Таймер считает, когда MCx > 0 и активен источник тактовых сигналов
- Когда таймер находится в режиме счета «вверх» или «вверх/вниз», его можно остановить загрузкой нуля в TBCLO. Таймер может быть тогда и перезапущен при загрузке ненулевого значения в TBCLO. В этом случае таймер начинает инкрементирование вверх от нуля.

# 12.2.3. Управление режимом таймера

Таймер имеет четыре режима работы, описанных в таблице 12-1: «стоп», «вверх», «непрерывный» и «вверх/вниз». Рабочий режим выбирается с помощью битов МСх.

| MCx | Режим       | Описание                                                                        |
|-----|-------------|---------------------------------------------------------------------------------|
| 00  | Стоп        | Останов таймера                                                                 |
| 01  | Вверх       | Таймер многократно считает от нуля до значения в регистре сравнения TBCLO       |
| 10  | Непрерывный | Таймер многократно считает от нуля до значения, выбранного бита-<br>ми TBCNTLx. |
| 11  | Вверх/вниз  | Таймер многократно считает от нуля вверх до значения в TBCLO и назад до нуля.   |

Таблица 12-1. Режимы таймера.

#### Режим «вверх»

Режим «вверх» используется, если период таймера должен быть отличен от количества отсчетов TBR(max). Таймер многократно считает вверх до значения в защелке сравнения TBCLO, которое определяет период, как показано на рис. 12-2. Количество отсчетов таймера в периоде равно TBCLO+1. Когда значение таймера равно TBCLO, таймер перезапускается на счет с нуля. Если режим «вверх» выбран, когда значение таймера больше чем в TBCLO, таймер немедленно перезапускается на отсчет с нуля.



**Рис. 12-2.** Режим «вверх»

Флаг прерывания TBCCR0 CCIFG устанавливается, когда значение таймера равно значению TBCL0. Флаг прерывания TBIFG устанавливается, когда таймер пересчитывает от TBCL0 к нулю. На рис. 12-3 показан цикл установки флагов.

# Изменение регистра периода ТВСLO

При изменении TBCL0 во время работы таймера, когда TBCL0 находится в режиме непосредственной загрузки, если новый период больше старого или





**Рис. 12-3.** Установка флагов в режиме «вверх»

больше текущего значения счета, таймер считает вверх к новому периоду. Если новый период меньше текущего значения счета, таймер обнуляется. Однако, может произойти один дополнительный отсчет перед обнулением счетчика.

#### Непрерывный режим

В непрерывном режиме таймер многократно считает вверх до значения  $TBR_{(max)}$  и перезапускается от нуля, как показано на рис. 12-4. Защелка сравнения TBCL0 работает подобно другим регистрам захвата/сравнения.



**Рис. 12-4.** Непрерывный режим

Флаг прерывания TBIFG устанавливается, когда таймер считает от  $\mathsf{TBR}_{(\mathsf{max})}$  к нулю. На рис. 12-5 показан цикл установки флагов.



**Рис. 12-5.** Установка флагов в непрерывном режиме

## Использование непрерывного режима

Непрерывный режим может использоваться для генерации независимых временных интервалов и выходных частот. Каждый раз по завершении интервала

генерируется прерывание. Следующий временной интервал добавляется к защелке TBCLх в процедуре обработки прерывания. На рис. 12-6 показаны два раздельных временных интервала t0 и t1, добавляемые к регистрам захвата/сравнения. Выдержка временных интервалов осуществляется аппаратно, без участия программного обеспечения и без воздействия задержек прерывания. Может быть сгенерировано до трех (таймер ВЗ) или до семи (таймер В7) независимых временных интервалов или выходных частот при использовании регистров захвата/сравнения.



**Рис. 12-6.** Временные интервалы в «непрерывном» режиме

Временные интервалы могут быть реализованы также в других режимах, в которых ТВСL0 используется как регистр периода. Работа с ними более комплексна, т.к. сумма старого значения ТВСLх и нового периода может оказаться больше значения ТВСL0. Когда сумма предыдущего значения ТВСLх плюс tx больше содержимого ТВСL0, для получения правильного временного интервала необходимо вычитать старое значение ТВСL0.

#### Режим «вверх/вниз»

Режим «вверх/вниз» используется, если период таймера должен отличаться от величины отсчетов ТВR(max), а также если требуется генерация симметричных импульсов. Таймер многократно считает вверх до значения в защелке сравнения ТВСL0 и назад к нулю, как показано на рис. 12-7. Период в этом случае равен удвоенному значению ТВСL0.

## Примечание: TBCL0 > TBR(max)

ECЛИ TBCLO > TBR(max), счетчик работает так, как если бы был сконфигурирован для непрерывного режима. Счет вниз от TBR(max) до нуля не производится.

Направление счета защелкивается. Это позволяет таймеру останавливаться и перезапускаться с тем направлением счета, которое было до его остано-





Рис. 12-7. Режим «вверх/вниз»

ва. Если это не желательно, для сброса направления нужно использовать бит TBCLR. Бит TBCLR также очищает значение TBR и делитель TBCLK.

В режиме «вверх/вниз» флаг прерывания ТВССR0 ССIFG и флаг прерывания ТВIFG устанавливаются один раз в период, разделяясь 1/2-ой периода таймера. Флаг прерывания ТВССR0 ССIFG устанавливается, когда таймер считает от ТВСL0-1 до ТВСL0, а ТВIFG устанавливается, когда таймер завершает счет вниз от 0001h к 0000h. На рис. 12-8 показан цикл установки флагов.

#### Изменение значение регистра периода ТВСLO

Когда изменяется TBCLO во время работы таймера при выбранном направ-



**Рис. 12-8.** Установка флагов в режиме «вверх/вниз»

лении счета вниз и установленном непосредственном режиме загрузке TBCLO, таймер продолжает отсчет вниз до нуля. Новый период будет активизирован после завершения счета счетчика до нуля.

Если таймер считает вверх, когда новый период защелкнут в TBCLO, и новый период больше или равен старому периоду или же больше текущего значения счета, таймер считает вверх до нового периода перед счетом вниз. Когда таймер считает вверх, а новый период меньше текущего значения счета в момент загрузки TBCLO, таймер начинает считать вниз. Однако, может произойти один дополнительный отсчет прежде, чем счетчик начнет считать вниз.

### Использование режима «вверх/вниз»

Режим «вверх/вниз» поддерживает приложения, требующие наличия «мертвого» времени между выходными сигналами (см. раздел Модуль вывода Таймера В). К примеру, чтобы избежать режима перегрузки, два выхода, управляющие Н-мостом никогда не должны иметь высокий уровень одновременно. В примере, показанном на рис. 12-9 «мертвое» время  $\mathbf{t}_{\text{dead}}$  задается так:



**Рис. 12-9.** Модуль вывода в режиме «вверх/вниз»

 $t_{dead} = t_{timer} \times (TBCL1 - TBCL3),$  где:

 $t_{\mbox{\tiny dead}}$  – время, в течение которого оба выхода не активны;

 $\mathbf{t}_{\scriptscriptstyle \text{timer}}$  – время цикла такта таймера;

ТВСLх – содержимое защелки сравнения х.

Возможность одновременной загрузки сгруппированных защелок гарантирует наличие «мертвого» времени.

#### 12.2.4. Блоки захвата/сравнения

Три или семь идентичных блоков захвата/сравнения ТВССRх представлены в таймере В. Любой из блоков может использоваться для захвата данных таймера или для генерации временных интервалов.

#### Режим захвата

Режим захвата выбирается, когда CAP=1. Режим захвата используется для регистрации временных событий. Он может быть использован для выполнения быстрых вычислений или измерений времени. Входы захвата CCIxA и CCIxB под-



ключаются к внешним выводам или внутренним сигналам и выбираются с помощью битов CCISx. Биты CMx позволяют задать, как будет происходить захват: по переднему, по заднему или по обеим фронтам входного сигнала. Захват происходит по выбранному фронту входного сигнала. Если захват произошел, то:

- Значение таймера копируется в регистр ТВССРх
- Устанавливается флаг прерывания ССІГБ

Уровень входного сигнала может быть прочитан в любое время через бит CCI. Устройства семейства MSP430x1xx могут иметь различные сигналы, подключенные к CCIxA и CCIxB. См. справочное руководство конкретного устройства для выяснения подробностей подключения этих сигналов.

Сигнал захвата может быть асинхронен тактовой частоте таймера и вызывать состояние гонки сигналов. При установке бита SCS захват синхронизируется со следующим тактовым импульсом таймера. Рекомендуется устанавливать бит SCS для синхронизации сигнала захвата с тактовыми импульсами таймера. Это иллюстрируется на рис. 12-10.



**Рис. 12-10.** Сигнал захвата (SCS=1)

Логика переполнения предусмотрена в каждом регистре захвата/сравнения для индикации в случае, если произошел второй захват перед прочтением значения первого захвата. Когда это происходит, устанавливается бит COV, как показано на рис. 12-11. Бит COV должен сбрасываться программно.

#### Захват, инициируемый программным обеспечением

Захваты могут быть инициированы программно. Биты СМх могут устанавливаться для выполнения захвата на обоих фронтах. В этом случае программное обеспечение устанавливает бит CCIS1=1 и переключает бит CCIS0 для переключения сигнала захвата между VCC и GND, инициируя захват каждый раз, когда CCIS0 изменяет состояние:

MOV #CAP+SCS+CCIS1+CM\_3,&TBCCTLx ; Настройка TBCCTLx XOR #CCIS0,&TBCCTLx ; TBCCTLx = TBR



**Рис. 12-11.** Цикл захвата

#### Режим сравнения

Режим сравнения выбирается, когда CAP=0. Режим сравнения используется для генерации выходных ШИМ — сигналов или прерываний через заданные временные интервалы. Когда TAR досчитывает до значения в TBCLx, происходит следующее:

- Устанавливается флаг прерывания ССІFG
- Внутренний сигнал EQU=1
- EQU воздействует на вывод согласно режиму вывода

## Защелка сравнения ТВСLх

Защелка сравнения TBCCRx TBCLx хранит данные для сравнения со значением таймера в режиме сравнения. TBCLx буферизирована TBCCRx. Буферизация защелки сравнения дает пользователю контроль над обновлением периода сравнения. Пользователь не имеет прямого доступа к TBCLx. Сравниваемые данные записываются в каждый регистр TBCCRx и автоматически переносятся в TBCLx. Синхронизация переноса из TBCCRx в TBCLx выбирается пользователем с помощью битов CLLDx в соответствии с описанным в таблице 12-2.

Таблица 12-2. Варианты загрузки ТВСLх

| CLLDx | Описание                                                                          |
|-------|-----------------------------------------------------------------------------------|
| 00    | Новые данные переносятся из TBCCRx в TBCLx немедленно, когда записывается TBCCRx. |
| 01    | Новые данные переносятся из TBCCRx в TBCLx, когда TBR досчитывает до 0.           |



| CLLDx | Описание                                                                                                                                                                                                                              |
|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 10    | Новые данные переносятся из TBCCRx в TBCLx, когда TBR досчитывает до 0 в режимах «вверх» и «непрерывный». Новые данные переносятся из TBCCRx в TBCLx, когда TBR досчитывает до старого значения TBCL0 или до 0 в режиме «вверх/вниз». |
| 11    | Новые данные переносятся из TBCCRx в TBCLx, когда TBR досчитывает до старого значения TBCLx.                                                                                                                                          |

#### Группировка защелок сравнения

Несколько защелок сравнения могут быть сгруппированы вместе для одновременного обновления с помощью битов TBCLGRPx. При использовании групп биты CLLDx самого младшего TBCCRx в группе определяют вариант загрузки для каждой защелки группы, кроме случая, когда TBCLGRP=3, как показано в таблице 12-3. Биты CLLDx, управляющие TBCCRx, не должны устанавливаться в ноль. Когда биты CLLDx управления регистром TBCCRx установлены в ноль, все защелки сравнения немедленно обновляются при выполнении записи в их соответствующие регистры TBCCRx – группировки защелок сравнения не происходит.

При загрузке сгруппированных защелок сравнения необходимо соблюдать два условия. Во-первых, все регистры группы должны быть обновлены, даже когда новые данные TBCCRx равны старым данным TBCCRx. Во-вторых, должно произойти событие загрузки.

| ТВСLGRРх Группировка |                              | Управление обновлением |  |  |
|----------------------|------------------------------|------------------------|--|--|
| 00                   | Нет                          | Индивидуальное         |  |  |
|                      | TBCL1 + TBCL2                | TBCCR1                 |  |  |
| 01                   | TBCL3 + TBCL4                | TBCCR3                 |  |  |
|                      | TBCL5 + TBCL6                | TBCCR5                 |  |  |
| 10                   | TBCL1 + TBCL2 + TBCL3        | TBCCR1                 |  |  |
| 10                   | TBCL4 + TBCL5 + TBCL6        | TBCCR4                 |  |  |
| 11                   | TBCL0 + TBCL1 + TBCL2 +TBCL3 | TBCCR1                 |  |  |
| !!                   | + TBCL4 + TBCL5 + TBCL6      | IDOONI                 |  |  |

Таблица 12-3. Рабочие режимы защелок сравнения

# 12.2.5. Модуль вывода

Каждый блок захвата/сравнения содержит модуль вывода. Модуль вывода используется для генерации выходных сигналов, таких как ШИМ-сигналы. Каждый модуль вывода имеет восемь рабочих режимов, которые генерируют сигналы, основываясь на сигналах EQU0 и EQUx. Функция ножки ТВОИТН может использоваться для установки всех выходов таймера В в «третье» (высокоимпедансное) состояние. Когда для ножки выбрана функция ТВОИТН и на вывод подан высокий лог. уровень, все выходы таймера В находятся в «третьем» состоянии.

#### Режимы вывода

Режимы вывода задаются битами OUTMODx, а их описание приведено в таблице 12-4. Сигнал OUTx изменяется по нарастающему фронту тактового сигнала таймера во всех режимах, кроме режима 0. Режимы вывода 2, 3, 6 и 7 не используются для модуля вывода 0, поскольку EQUx=EQU0.

Таблица 12-4. Режимы вывода.

| OUTMODx                    | Режим              | Описание                                                                                                                                                                                |  |  |  |
|----------------------------|--------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 000 Вывод                  |                    | Выходной сигнал OUTx определяется битом OUTx.<br>Сигнал OUTx изменяется немедленно при изменении<br>OUTx.                                                                               |  |  |  |
| 001                        | Установка          | Выход устанавливается, когда таймер досчитывает<br>до значения в TBCLx. Он остается установленным до<br>сброса таймера или до выбора другого режима выво-<br>да и воздействия на выход. |  |  |  |
| 010                        | Переключение/сброс | Выход переключается, когда таймер досчитывает<br>до значения TBCLx. Он сбрасывается, когда таймер<br>досчитывает до значения TBCL0.                                                     |  |  |  |
| 011                        | Установка/сброс    | Выход устанавливается, когда таймер досчитывает<br>до значения TBCLx. Он сбрасывается, когда таймер<br>досчитывает до значения TBCL0.                                                   |  |  |  |
| 100                        | Переключение       | Выход переключается, когда таймер досчитывает до<br>значения ТВСLх. Период выходного сигнала равен<br>удвоенному периоду таймера.                                                       |  |  |  |
| 101                        | Сброс              | Выход сбрасывается, когда таймер досчитывает до<br>значения TBCLx. Он остается сброшенным до выбора<br>другого режима вывода и воздействия на выход.                                    |  |  |  |
| 110 Переключение/установка |                    | Выход переключается, когда таймер досчитывает до<br>а значения ТВСLх. Он устанавливается, когда таймер<br>досчитывает до значения ТВСL0.                                                |  |  |  |
| 111                        | Сброс/установка    | Выход сбрасывается, когда таймер досчитывает до<br>значения TBCLx. Он устанавливается, когда таймер<br>досчитывает до значения TBCL0.                                                   |  |  |  |

#### Пример вывода - таймер в режиме «вверх»

Сигнал OUTх изменяется, когда таймер досчитывает вверх до значения TBCLх и обратно от TBCL0 к нулю, в зависимости от режима вывода. Пример с использованием TBCL0 и TBCL1 показан на рис. 12-12.

## Пример вывода - таймер в непрерывном режиме

Сигнал OUTх изменяется, когда таймер достигает значений TBCLх и TBCL0, в зависимости от режима вывода. Пример с использованием TBCL0 и TBCL1 показан на рис. 12-13.





**Рис. 12-12.** Пример вывода – таймер в режиме «вверх»

#### Пример вывода - таймер в режиме «вверх/вниз»

Сигнал OUTх изменяется, когда таймер равен TBCLх при любом направлении счета, либо когда таймер равен TBCL0, в зависимости от режима вывода. Пример с использованием TBCL0 и TBCL3 показан на рис. 12-14.

## Примечание: Переключение между режимами вывода

При переключении между режимами вывода один из битов OUTMODх должен оставаться установленным во время перехода между режимами, кроме переключения в режим 0. В противном случае может произойти сбой, поскольку режим вывода 0 декодирует элемент NOR (НЕ-ИЛИ). Безопасный метод переключения между режимами вывода заключается в использовании режима вывода 7 как переходного состояния:

```
BIS #OUTMOD_7, &TBCCTLx ;Установка режима вывода =7
BIC #OUTMODx, &TBCCTLx ;Очистка ненужных битов
```



**Рис. 12-13.** Пример вывода – таймер в «непрерывном» режиме

#### 12.2.6. Прерывания Таймера В

# С 16-разрядным модулем таймера В связаны два вектора прерываний:

- Вектор прерывания ТВССR0 для ТВССR0 CCIFG
- Вектор прерывания TBIV для всех других флагов CCIFG и TBIFG

В режиме захвата любой флаг CCIFG устанавливается, когда значение таймера зафиксировано в соответствующем регистре TBCCRx. В режиме сравнения устанавливается любой флаг CCIFG, если ТВR досчитал до соответствующего значения ТВСLx. Программное обеспечение может также устанавливать или очищать любой флаг CCIFG. Все флаги CCIFG запрашивают прерывания, когда установлены их соответствующие биты CCIE и бит GIE.

#### Вектор прерывания TBCCRO

Флаг TBCCRO CCIFG обладает наивысшим приоритетом прерывания Таймера В и имеет специализированный вектор прерывания, как показано на





Рис. 12-14. Пример вывода – таймер в режиме «вверх/вниз»

рис. 12-15. Флаг TBCCRO CCIFG автоматически сбрасывается, когда обслуживается запрос на прерывание TBCCRO.



**Рис. 12-15.** Флаг прерывания ТВССR0 захвата/сравнения

### Генератор вектора прерывания TBIV

Флаг TBIFG и флаги TBCCRx CCIFG (кроме TBCCR0 CCIFG) распределены по приоритетам и объединены в источник одного вектора прерывания. Регистр вектора прерывания TBIV используется для определения, какой флаг запросил прерывание.

Разрешенное прерывание с наивысшим приоритетом (кроме TBCCR0 CCIFG) генерирует число в регистре TBIV (см. описание регистра). Можно оценить это число или добавить его к программному счетчику для автоматического входа в соответствующую процедуру программы. Запрещенные прерывания таймера В не воздействуют на значение TBIV.

Любой тип доступа: чтение или запись регистра TBIV автоматически сбрасывает флаг наивысшего ожидающего прерывания. Если установлен другой флаг прерывания, будет немедленно сгенерировано другое прерывание после обработки изначального прерывания. К примеру, если флаги TBCCR1 и TBCCR2 CCIFG установлены, когда процедура обработки прерывания обращается к регистру TBIV, флаг TBCCR1 CCIFG автоматически сбрасывается. После выполнения команды процедуры обработки прерывания RETI, флаг TBCCR2 CCIFG генерирует другое прерывание.

## Пример программного обеспечения, использующего TBIV

Приведенный далее пример программного обеспечения показывает рекомендуемое использование TBIV и величину издержек времени на управление. Значение TBIV добавляется к программному счетчику PC для автоматического перехода к соответствующей программной процедуре.

Числа в правом поле показывают необходимое количество циклов ЦПУ для каждой команды. Программные издержки различных источников прерывания включают задержку прерывания и циклы возврата из прерывания, но не учитывают собственно время обработки задачи. Задержки делятся на:

```
    Блок захвата/сравнения ССR0
    Блоки захвата/сравнения с ССR1 по ССR6
    Переполнение таймера TBIFG
    11 циклов
    14 циклов
```

Следующий пример программного обеспечения показывает рекомендуемое использование TBIV для таймера B3:

```
;Обработчик прерывания для TBCCR0 CCIFG. Циклы CCIFG_0_HND

...; Начало времени задержки обработчика прерывания 6 RETI 5
;Обработчик прерывания для TBIFG, TBCCR1 и TBCCR2 CCIFG.

ТВ_HND $;Задержка прерывания 6
ADD &TBIV,PC;Добавление смещения к таблице переходов 3
RETI;Вектор 0: Нет прерывания 5
JMP CCIFG 1 HND;Вектор 2: Модуль 1
```



```
JMP CCIFG 2 HND ;Вектор 4: Модуль 2
                                                                2
                         ;Вектор 6
           RETI
                         ;Вектор 8
           RETI
          RETI
                  ;Вектор 10
          RETI
                  ;Вектор 12
TBIFG HND
                  ;Вектор 14: Флаг TIMOV
                  ;Задача стартует здесь
          RETI
                                                                5
CCIFG 2 HND
                   ;Вектор 4: Модуль 2
                  ;Задача стартует здесь
          RETI
                  ;Назад к главной программе
                                                                5
                   ;Модуль 1 обработчика позволяет узнать,
                   ;что ожидается любое другое прерывание:
                   ;на это тратится 5 циклов, но 9 циклов можно
                   ; сэкономить, если ожидается другое прерывание
CCIFG 1 HND
                   ;Вектор 6: Модуль 3
                   ;Задача стартует здесь
JMP TB HND
                   ;Просмотр ожидающих прерываний
                                                                2
```

# 12.3. Регистры таймера В

Перечень регистров таймера В приведен в таблице 12-5.

Таблица 12-5. Регистры Таймера В.

| Регистр                                                | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|--------------------------------------------------------|------------------------|-----------------|-------|-----------------------|
| Управление Таймером В                                  | TBCTL                  | Чтение/запись   | 0180h | Сброс с POR           |
| Счетчик Таймера В                                      | TBR                    | Чтение/запись   | 0190h | Сброс с POR           |
| Регистр 0 управления захватом/<br>сравнением таймера В | TBCCTL0                | Чтение/запись   | 0182h | Сброс с POR           |
| Регистр 0 захвата/сравнения тай-<br>мера В             | TBCCR0                 | Чтение/запись   | 0192h | Сброс с POR           |
| Регистр 1 управления захватом/<br>сравнением таймера В | TBCCTL1                | Чтение/запись   | 0184h | Сброс с POR           |
| Регистр 1 захвата/сравнения тай-<br>мера В             | TBCCR1                 | Чтение/запись   | 0194h | Сброс с POR           |
| Регистр 2 управления захватом/<br>сравнением таймера В | TBCCTL2                | Чтение/запись   | 0186h | Сброс с POR           |
| Регистр 2 захвата/сравнения тай-<br>мера В             | TBCCR2                 | Чтение/запись   | 0196h | Сброс с POR           |
| Регистр 3 управления захватом/<br>сравнением таймера В | TBCCTL3                | Чтение/запись   | 0188h | Сброс с POR           |
| Регистр 3 захвата/сравнения тай-<br>мера В             | TBCCR3                 | Чтение/запись   | 0198h | Сброс с POR           |

— Библиотека Компэла

Раздел XII. Таймер В

| Регистр                                                | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|--------------------------------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр 4 управления захватом/<br>сравнением таймера В | TBCCTL4                | Чтение/запись   | 018Ah | Сброс с POR           |
| Регистр 4 захвата/сравнения тай-<br>мера В             | TBCCR4                 | Чтение/запись   | 019Ah | Сброс с POR           |
| Регистр 5 управления захватом/<br>сравнением таймера В | TBCCTL5                | Чтение/запись   | 018Ch | Сброс с POR           |
| Регистр 5 захвата/сравнения таймера В                  | TBCCR5                 | Чтение/запись   | 019Ch | Сброс с POR           |
| Регистр 6 управления захватом/<br>сравнением таймера В | TBCCTL6                | Чтение/запись   | 018Eh | Сброс с POR           |
| Регистр 6 захвата/сравнения тай-<br>мера В             | TBCCR6                 | Чтение/запись   | 019Eh | Сброс с POR           |
| Вектор прерывания Таймера В                            | TBIV                   | Только чтение   | 011Eh | Сброс с POR           |

#### **TBCTL**, регистр управления таймером В

| 15                 | 14       | 13     | 12                 | 11     | 10                 | 9      | 8      |
|--------------------|----------|--------|--------------------|--------|--------------------|--------|--------|
| Не<br>используется | TBCLGRPx |        | RPx CNTLx          |        | Не<br>используется | TBS    | SELx   |
| rw-(0)             | rw-(0)   | rw-(0) | rw-(0)             | rw-(0) | rw-(0)             | rw-(0) | rw-(0) |
| 7                  | 6        | 5      | 4                  | 3      | 2                  | 1      | 0      |
| IDx M              |          | Сх     | Не<br>используется | TBCLR  | TBIE               | TBIFG  |        |
| rw-(0)             | rw-(0)   | rw-(0) | rw-(0)             | rw-(0) | w-(0)              | rw-(0) | rw-(0) |

| Не используется | Бит 15     | Не используется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|-----------------|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TBCLGRP         | Биты 14-13 | Группировка ТВСLх  00 — Каждая защелка ТВСLх загружается независимо  01 — ТВСL1+ТВСL2 (биты ТВССR1 CLLDх управляют обновлением)  ТВСL3+ТВСL4 (биты ТВССR3 CLLDх управляют обновлением)  ТВСL5+ТВСL6 (биты ТВССR5 CLLDх управляют обновлением)  ТВСL0 независим  10 — ТВСL1+ТВСL2+ТВСL3 (биты ТВССR1 CLLDх управляют обновлением)  ТВСL4+ТВСL5+ТВСL6 (биты ТВССR4 CLLDх управляют обновлением)  ТВСL4+ТВСL5+ТВСL6 (биты ТВССR4 CLLDх управляют обновлением)  ТВСL0 независим  11 — ТВСL0+ТВСL1+ТВСL2+ТВСL3+ТВСL4+ТВСL5+ТВСL6  (биты ТВССR1 CLLDх управляют обновлением) |
| CNTLx           | Биты 12-11 | Длина счетчика<br>00 – 16-разрядный, TBR(max) = 0FFFFh<br>01 – 12-разрядный, TBR(max) = 0FFFh<br>10 – 10-разрядный, TBR(max) = 03FFh<br>11 – 8-разрядный, TBR(max) = 0FFh                                                                                                                                                                                                                                                                                                                                                                                              |

Библиотека Компэла — 217



| He waren ewe    | F 40     | He was a suppose                                                                                                                                                                                                                                                                                                                                                |
|-----------------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Не используется | Бит 10   | Не используется                                                                                                                                                                                                                                                                                                                                                 |
| TBSSELx         | Биты 9-8 | Выбор источника тактирования таймера В<br>00 – TBCLK<br>01 – ACLK<br>10 – SMCLK<br>11 – инвертированный INCLK                                                                                                                                                                                                                                                   |
| IDx             | Биты 7-6 | Входной делитель. Эти биты позволяют выбрать коэффициент<br>деления для входной тактовой частоты.<br>00 – /1<br>01 – /2<br>10 – /4<br>11 – /8                                                                                                                                                                                                                   |
| MCx             | Биты 5-4 | Выбор режима. Установка MCx=00h, когда таймер В не используется, позволяет уменьшить потребляемую мощность.  00 — Режим «останов»: таймер остановлен 01 — Режим «вверх»: таймер считает вверх к ТВСL0 10 — Непрерывный режим: таймер считает вверх к значению, установленному ТВСNTLx 11 — Режим «вверх/вниз»: таймер считает вверх к ТВСL0, затем вниз к 0000h |
| Не используется | Бит 3    | Не используется                                                                                                                                                                                                                                                                                                                                                 |
| TBCLR           | Бит 2    | Очистка таймера В. Установка этого бита сбрасывает ТВR, IDx и выбранное направление счета. Бит TBCLR автоматически сбрасывается и всегда читается как нуль.                                                                                                                                                                                                     |
| TBIE            | Бит 1    | Разрешение прерывания от таймера В. Этот бит разрешает запрос<br>прерывания TBIFG.<br>0 — Прерывание запрещено<br>1 — Прерывание разрешено                                                                                                                                                                                                                      |
| TBIFG           | Бит О    | Флаг прерывания таймера В 0 – Прерывание не ожидается 1 – Ожидается прерывание                                                                                                                                                                                                                                                                                  |

#### **TBR**, регистр таймера В

| _ | 15     | 14     | 13                 | 12          | 11           | 10            | 9            | 8        |
|---|--------|--------|--------------------|-------------|--------------|---------------|--------------|----------|
|   |        |        |                    | TB          | lRx .        |               |              |          |
| _ | rw-(0) | rw-(0) | rw-(0)             | rw-(0)      | rw-(0)       | rw-(0)        | rw-(0)       | rw-(0)   |
| _ | 7      | 6      | 5                  | 4           | 3            | 2             | 1            | 0        |
|   |        |        |                    | ТВ          | Rx           |               |              |          |
|   | rw-(0) | rw-(0) | rw-(0)             | rw-(0)      | rw-(0)       | rw-(0)        | rw-(0)       | rw-(0)   |
|   | TBRx   | Биты 1 | <b>15-0</b> Регист | р таймера В | . Регистр ТЕ | 3R является ( | счетчиком та | ймера В. |

Раздел XII. Таймер В

#### TBCCTLx, регистр управления захватом/сравнением

| 15     | 14      | 13     | 12     | 11     | 10     | 9      | 8      |
|--------|---------|--------|--------|--------|--------|--------|--------|
| CI     | CMx     |        | SISx   | SCS    | CLI    | _Dx    | CAP    |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0) | rw-(0) | rw-(0) | r-(0)  | rw-(0) |
| 7      | 6       | 5      | 4      | 3      | 2      | 1      | 0      |
|        | OUTMODx |        | CCIE   | CCI    | OUT    | COV    | CCIFG  |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0) | r      | rw-(0) | rw-(0) | rw-(0) |

|         |            | Режим захвата                                                |
|---------|------------|--------------------------------------------------------------|
|         |            | 00 – Нет захвата                                             |
| CMv     | Биты 15-14 | 01 – Захват по нарастающему (переднему) фронту               |
| CMx     | Биты 13-14 | 10 – Захват по нарастающему (переднему) фронту               |
|         |            | , ,                                                          |
|         |            | 11 – Захват как по переднему, так и по заднему фронтам       |
|         |            | Выбор входа захвата/сравнения. Этими битами выбирается вход- |
|         |            | ной сигнал TBCCRx. См. справочное руководство конкретного    |
|         |            | устройства для выяснения подробностей подключения сигналов.  |
| CCISx   | Биты 13-12 | 00 – CCIxA                                                   |
|         |            | 01 – CCIxB                                                   |
|         |            | 10 – GND                                                     |
|         |            | 11 – VCC                                                     |
|         |            | Синхронизация источника захвата. Этот бит используется для   |
| SCS     | Бит 11     | синхронизациивходного сигнала захвата с тактовым сигналом.   |
| 303     |            | 0 – Асинхронный захват                                       |
|         |            | 1 – Синхронный захват                                        |
|         |            | Загрузка защелки сравнения. Эти биты определяют, какое собы- |
|         |            | тие вызовет загрузку защелки сравнения.                      |
|         |            | 00 – TBCLх загружается при записи в TBCCRх                   |
| CLLDx   | Бит 10-9   | 01 – TBCLх загружается, когда TBR досчитывает к нулю         |
|         |            | 10 – TBCLх загружается, когда TBR досчитывает к нулю (непре- |
|         |            | рывный режим или режим «вверх»)                              |
|         |            | 11 – TBCLx загружается, когда TBR досчитывает к TBCLx        |
|         |            | Режим захвата.                                               |
| CAP     | Бит 8      | 0 – Режим сравнения                                          |
|         |            | 1 – Режим захвата                                            |
|         |            | Режим вывода. Режимы 2, 3, 6 и 7 не используются для ТВСLО,  |
|         |            | поскольку EQUx=EQU0.                                         |
|         |            | 000 – Значение бита OUT                                      |
|         |            | 001 – Установка                                              |
| OUTHOR  |            | 010 – Переключение/сброс                                     |
| OUTMODx | Биты 7-5   | 011 – Установка/сброс                                        |
|         |            | 100 – Переключение                                           |
|         |            | 101 – Сброс                                                  |
|         |            | 110 – Переключение/установка                                 |
|         |            | 111 – Сброс/установка                                        |
|         | 1          | ry                                                           |



| CCIE  | Бит 4 | Разрешение прерывания по захвату/сравнению. Этот бит разрешает запрос прерывания от соответствующего флага CCIFG.  0 — Прерывание запрещено 1 — Прерывание разрешено                                      |
|-------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CCI   | Бит 3 | Вход захвата/сравнения. Выбранный входной сигнал может быть прочитан этим битом.                                                                                                                          |
| OUT   | Бит 2 | Выход. Этот бит указывает состояние вывода. Если выбран режима вывода 0, этот бит напрямую управляет состоянием выхода.  0 — Низкий уровень выхода 1 — Высокий уровень выхода                             |
| COV   | Бит 1 | Переполнение захвата. Этот бит указывает, что произошло пере-<br>полнение захвата. Бит COV должен быть сброшен программно.<br>0 — Переполнения захвата не произошло<br>1 — Произошло переполнение захвата |
| CCIFG | Бит О | Флаг прерывания захвата/сравнения<br>0 – Прерывание не ожидается<br>1 – Ожидается прерывание                                                                                                              |

#### **ТВІV**, регистр вектора прерывания таймера В

| 15 | 14 | 13 | 12 | 11    | 10    | 9     | 8  |
|----|----|----|----|-------|-------|-------|----|
| 0  | 0  | 0  | 0  | 0     | 0     | 0     | 0  |
| r0 | r0 | r0 | r0 | r0    | r0    | r0    | r0 |
| 7  | 6  | 5  | 4  | 3     | 2     | 1     | 0  |
| 0  | 0  | 0  | 0  |       | TBIVx |       | 0  |
| r0 | r0 | r0 | r0 | r-(0) | r-(0) | r-(0) | r0 |

| TBIVx | Биты 15-0 | Значение вектора прерывания таймера В |
|-------|-----------|---------------------------------------|
|-------|-----------|---------------------------------------|

| Содержимое<br>ТВІV | Источник<br>прерывания  |              |        |
|--------------------|-------------------------|--------------|--------|
| 00h                | Прерывание не ожидается | _            |        |
| 02h                | Захват/сравнение 1      | TBCCR1 CCIFG | Высший |
| 04h                | Захват/сравнение 2      | TBCCR2 CCIFG |        |
| 06h                | Захват/сравнение 3*     | TBCCR3 CCIFG |        |
| 08h                | Захват/сравнение 4*     | TBCCR4 CCIFG |        |
| 0Ah                | Захват/сравнение 5*     | TBCCR5 CCIFG |        |
| 0Ch                | Захват/сравнение 6*     | TBCCR6 CCIFG |        |
| 0Eh                | Переполнение таймера    | TBIFG        | Низший |

<sup>\*</sup> Только в устройствах MSP430x14x, MSP430x16x.

## 30x1xxFamily

## Периферийный интерфейс USART, режим UART

Раздел XIII.





#### Периферийный интерфейс USART, режим UART

Универсальный синхронно/асинхронный приемопередающий (USART) периферийный интерфейс поддерживает два последовательных режима в одном аппаратном модуле. Этот раздел описывает работу асинхронного режима UART. USART0 реализован в устройствах MSP430x12xx, MSP430x13xx и MSP430x15x. В дополнение к USART0 в устройствах MSP430x14x и MSP430x16x реализован второй идентичный USART модуль — USART1.

#### 13.1. Введение в USART: режим UART

В асинхронном режиме USART подключает MSP430 к внешней системе через два внешних вывода: URXD и UTXD. Режим UART выбирается при очистке бита SYNC.

#### Режим UART имеет следующие возможности:

- 7- или 8-разрядные данные с проверкой четности/нечетности и без контроля четности
- Независимые сдвиговые регистры передачи и приема
- Раздельные буферные регистры передачи и приема
- Передача и прием начинаются с младшего бита данных
- Встроенные коммуникационные протоколы свободной линии и адресного бита для многопроцессорных систем
- Определение в приемнике стартового фронта сигнала для автоматического пробуждения из режимов LPMx
- Программируемая скорость передачи с модуляцией для поддержки дробных величин скоростей
- Флаги статуса для обнаружения ошибок, блокировки и определения адреса
- Возможны независимые прерывания для приема и передачи

На рис. 13-1 показан USART, сконфигурированный в режиме UART.

#### 13.2. Работа USART: режим UART

В режиме UART модуль USART передает и принимает символы на скорости, асинхронной другому устройству. Синхронизация каждого символа основана на выбранной скорости передачи USART. Для выполнения функций передачи и приема используется одинаковая скорость в бодах.

#### 13.2.1. Инициализация и сброс USART

Модуль USART сбрасывается сигналом PUC или при установке бита SWRST. После PUC бит SWRST автоматически устанавливается, оставляя



<sup>\*</sup> См. справочное руководство конкретного устройства для выяснения расположения SFR

#### Рис. 13-1. Блок-схема USART в режиме UART

USART в состоянии сброса. Когда бит SWRST установлен, сброшены биты URXIEx, UTXIEx, URXIFGx, RXWAKE, TXWAKE, RXERR, BRK, PE, OE, FE и установлены биты UTXIFGx и TXEPT. Флаги разрешения приема и передачи URXEx и UTXEx не изменяются битом SWRST. Очистка SWRST позволяет модулю USART функционировать. См. также раздел «Модуль USART, режим I<sup>2</sup>C» при реконфигурировании USART0 из режима I<sup>2</sup>C в режим UART.

#### Примечание: Инициализация и реконфигурирование модуля USART

Процесс инициализации/реконфигурирования USART необходимо выполнять так:



- 1) Установить SWRST (BIS.B #SWRST,&UxCTL)
- 2) Инициализировать все регистры USART установкой SWRST=1 (включая UxCTL)
  - 3) Включить модуль USART через MEx SFRs (URXEx и/или UTXEx)
  - 4) Программно очистить SWRST (BIC.B #SWRST.&UxCTL)
- 5) Разрешить прерывания (если необходимо) через IEx SFRs (URXIEx и/или UTXIEx)

Невыполнение этой последовательности может привести к непредсказуемому поведению USART.

#### 13.2.2. Формат символа

Формат символа USART, показанный на рис. 13-2, содержит стартовый бит, семь или восемь битов данных, бит контроля четности, адресный бит (в адресном режиме) и один или два стоповых бит. Период битов определяется выбранным источником тактовых импульсов и настройкой регистров скорости передачи.



**Рис. 13-2.** Формат символа

#### 13.2.3. Асинхронные коммуникационные форматы

Когда два устройства обмениваются информацией асинхронно, в качестве протокола используется формат «свободная линия». Когда связываются три или более устройств, USART поддерживает многопроцессорные коммуникационные форматы со свободной линией и формат с адресным битом.

#### Многопроцессорный формат со свободной линией

Когда ММ=0, выбирается многопроцессорный формат со свободной линией. Блоки данных на линиях передачи или приема разделены временем простоя, как показано на рис. 13-3. Простой линии приема обнаруживается, когда приняты 10 или более непрерывных логических единиц (меток) после первого стопового бита символа. Когда для свободной линии используются два стоповых бита, второй стоповый бит принимается за первый маркерный бит периода простоя.



Рис. 13-3. Формат свободной линии

Первый символ, принятый после периода простоя является символом, содержащим адрес. Бит RXWAKE используется как адресный тэг для каждого фрейма. В многопроцессорном формате свободной линии этот бит установлен, когда принятый символ – адрес, помещенный в UxRXBUF.

Бит URXWIE используется для приема управляющих данных в многопроцессорном формате со свободной линией. Когда бит URXWIE установлен, все неадресные символы обрабатываются, но не перемещаются в UxRXBUF и прерывания не генерируются. Когда принят адресный символ, приемник временно активизируется для переноса символа в UxRXBUF и установки флага прерывания URXIFGx. Любой соответствующий флаг ошибки также устанавливается. Теперь пользователь может проверить корректность принятого адреса.

Если адрес принят, программное обеспечение пользователя может проверить правильность адреса и должно сбросить URXWIE для продолжения приема данных. Если URXWIE остается установленным, будут приниматься только адресные символы. Бит URXWIE не изменяется автоматически аппаратным обеспечением USART.

При передаче адреса в многопроцессорном формате со свободной линией точный период простоя для генерации идентификаторов адресного символа на UTXDx может быть сгенерирован модулем USART. Флаг временного пробуждения (WUT) — внутренний флаг с двойной буферизацией битом TXWAKE, доступным пользователю. Когда передатчик загружен из UxTXBUF, WUT также загружается из TXWAKE, сбрасывая бит TXWAKE.



Следующая процедура посылает фрейм простоя для указания, что далее следует символ адреса:

- 1) Устанавливается ТХWАКЕ, что приводит к записи любого символа в UxTXBUF. UxTXBUF должен быть готов для новых данных (UTXIFGx=1). Значение ТХWАКЕ сдвигается в WUT и содержимое UxTXBUF сдвигается в сдвиговый регистр передачи, когда он готов для передачи новых данных. Это приводит к установке бита WUT, который препятствует нормальной передаче битов старта, данных и контроля четности, поэтому происходит передача периода простоя длительностью точно 11 бит. Когда для свободной линии используются два стоповых бита, второй стоповый бит считается первым маркерным битом периода простоя. Бит ТХWАКЕ сбрасывается автоматически.
- 2) Записывается желаемый адресный символ в UxTXBUF. UxTXBUF должен быть готов для новых данных (UTXIFGx=1).

Новый символ, представляющий заданный адрес, сдвигается наружу после периода простоя, идентифицировавшего адрес на UTXDx. Необходима запись первого незначащего символа в UXTXBUF для сдвига бита TXWAKE в WUT и генерации состояния свободной линии. Эти данные отбрасываются и не появляются на UTXDx.

#### Многопроцессорный формат с адресным битом

Когда MM=1, выбирается многопроцессорный формат с адресным битом. Каждый обрабатываемый символ содержит дополнительный бит, используемый как указатель адреса (см. рис. 13-4). Первый символ в блоке фреймов несет установленный бит адреса, который указывает, что этот символ является адресом. Бит USART RXWAKE устанавливается, когда принятый символ является правильным адресом фрейма, помещенным UxRXBUF.

Бит URXWIE используется для приема управляющих данных в многопроцессорном формате с адресным битом. Когда бит URXWIE установлен, символы данных (бит адреса равен 0) обрабатываются приемником, но не перемещаются в UxRXBUF и прерывания не генерируются. Когда принятый символ содержит установленный адресный бит, приемник временно активизируется для переноса символа в UxRXBUF и установки флага прерывания URXIFGx. Любой соответствующий флаг ошибки также устанавливается.

Если адрес принят, программное обеспечение пользователя может должно сбросить URXWIE для продолжения приема данных. Если URXWIE остается установленным, будут приниматься только адресные символы (адресный бит равен 1). Бит URXWIE не изменяется автоматически аппаратным обеспечением USART.



Рис. 13-4. Многопроцессорный формат с адресным битом

При передаче адреса в многопроцессорном режиме с адресным битом, адресный бит символа может изменяться путем записи бита TXWAKE. Значение бита TXWAKE загружается в адресный бит символа, перемещенного из UxTXBUF в сдвиговый регистр передачи, при этом бит TXWAKE автоматически очищается. TXWAKE не должен очищаться программно. Он очищается аппаратными средствами USART после его переноса в WUT или при установке SWRST.

#### Автоматическое обнаружение ошибок

Подавление импульсных помех предотвращает случайный запуск USART. Любой сигнал низкого уровня на URXDx короче времени tt (около 300 нс) будет проигнорирован. См. руководство по применению конкретного устройства для выяснения точных параметров.

Когда длительность сигнала низкого уровня на URXDx превышает tt, этот сигнал мажоритарно принимается за стартовый бит. Если стартовый бит не будет мажоритарно обнаружен, модуль USART приостанавливает прием символа и ожидает следующего периода низкого уровня на URXDx. Мажоритарный принцип также используется для предотвращения поразрядных ошибок для каждого бита символа.

Модуль USART при приеме символов автоматически обнаруживает ошибки фрейма, четности, переполнения и прерывания (разрыва). Обнаружение ошибки приводит к установке соответствующих битов FE. PE. OE и BRK. При ус-

Библиотека Компала



тановке любого из этих флагов также устанавливается RXERR. Ситуации сбоев описаны в таблице 13-1.

Таблица 13-1. Ошибки приема

| Ошибочное<br>состояние            | Описание                                                                                                                                                                                                                                                |
|-----------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Ошибка<br>фрейма                  | Ошибка фрейма (кадровой синхронизации) происходит при обнаружении стопового бита с низким уровнем. Когда используется два стоповых бита, на ошибку фрейма проверяется только первый стоповый бит. При обнаружении ошибки фрейма устанавливается бит FE. |
| Ошибка чет-<br>ности              | Ошибка четности — несоответствие между числом единиц в фрейме и значением бита четности. Когда бит адреса включен в фрейм, он учитывается при определении четности. При обнаружении ошибки четности устанавливается бит РЕ.                             |
| Ошибка переполнения приема        | Ошибка переполнения появляется в случае, когда символ загружается в UxRXBUF до прочтения предыдущего символа. Когда происходит перполнение, устанавливается бит ОЕ.                                                                                     |
| Ошибка<br>прерывания<br>(разрыва) | Состояние разрыва – это период 10 или более нулевых битов, принятых на URXDx после пропущенного стопового бита. Когда обнаруживается состояние разрыва, устанавливается бит BRK. Состояние разрыва также устанавливает флаг прерывания URXIFGx.         |

Если обнаружена ошибка фрейма, четности или состояние разрыва и URXEIE=0, никакой символ не принимается в UxRXBUF. Когда URXEIE=1, символы принимаются в UxRXBUF и устанавливается любой соответствующий бит ошибки.

Когда любой из битов FE, PE, OE, BRK или RXERR установлен, он остается установленным до сброса программным обеспечением или до чтения UxRXBUF.

#### 13.2.4. Разрешение приема USART

Бит разрешения приема URXEx разрешает или запрещает получение данных на URXDx, как показано на рис. 13-5. Отключение приемника USART приводит к останову операции приема, начиная с символа, следующего за получаемым в настоящий момент символом или немедленно, если прием не выполняется. Буфер принимаемых данных UxRXBUF содержит символ, перемещенный из сдвигового регистра RX после его приема.

### Примечание: Повторное разрешение работы приемника (установкой URXEx): режим UART

Если приемник отключен (URXEx=0), его включение (URXEx=1) выполняется асинхронно любому потоку данных, который может присутствовать в этот



Рис. 13-5. Диаграмма состояний при разрешении приема

момент на URXDx. В этом случае синхронизация может быть выполнена путем проверки свободного состояния линии перед приемом правильного символа (см. URXWIE).

#### 13.2.5. Разрешение передачи USART

Передатчик USART включен, когда установлен бит UTXEx. Передача инициируется путем записи данных в UxTXBUF. При этом данные перемещаются в сдвиговый регистр передачи на следующем после опустошения сдвигового регистра ТX импульсе BITCLK и передача начинается. Этот процесс показан на рис. 13-6.

Если бит UTXEx сбрасывается, передача прекращается. Выполнение опе-



UTXEx = 0, переданы последние введенные в буфер данные

**Рис. 13-6.** Диаграмма состояний при разрешении передачи

раций перемещения любых данных в UxTXBUF и передачи любых данных в сдвиговый регистр передачи, начатых до очистки бита UTXEx будет продолжено, пока передача не закончится.

Библиотека Компала —



Если передатчик включен (UTXEx=1), данные не будет записываться в UxTXBUF, пока его готовность принимать новые данные не будет объявлена установкой UTXIFGx=1. Нарушение этого может привести к ошибочной передаче, т.к. измененные данные будет перемещены в сдвиговый регистр ТХ.

Рекомендуется отключать передатчик (UTXEx=0) только после завершения любой выполнявшейся передачи. На это указывает установка бита опустошения передатчика (TXEPT=1). Любые данные, записанные в UxTXBUF в тот момент, когда передатчик отключен, будут находится в буфере, но не будут помещены в сдвиговый регистр передачи или переданы. Однократная установка UTXEx вызовет немедленную загрузку в сдвиговый регистр передачи данных из буфера передачи и возобновит передачу символа.

#### 13.2.6. Контроллер скорости передачи UART

Контроллер (генератор) скорости передачи USART может создавать стандартные скорости передачи от источников нестандартных частот. Контроллер скорости передачи использует один прескалер/делитель и модулятор, показанные на рис. 13-7. Эта комбинация позволяет получить дробные коэффициенты деления при генерации скорости передачи в бодах. Максимальная скорость передачи USART составляет одну треть источника таковой частоты USART BRCLK.



**Рис. 13-7.** Контроллер генератора передачи MSP430

Синхронизация каждого бита показана на рис. 13-8. Для каждого полученного бита используется мажоритарный принцип определения значения бита. Мажоритарные выборки происходят в N/2-1, N/2 и N/2+1 периоды BRCLK, где N – число импульсов BRCLKs на один импульс BITCLK.



**Рис. 13-8.** Синхронизация скорости передачи BITCLK

#### Синхронизация скорости передачи бит

Первая ступень контролера скорости передачи — 16-разрядный счетчик и компаратор. В начале передачи или приема каждого бита счетчик загружается величиной INT(N/2), где N — значение, сохраненное в комбина4ции UxBR0 и UxBR1. Счетчик перезагружает INT(N/2) каждый полупериод периода бита, обеспечивая полный период бита N BRCLK. Для данного источника тактирования BRCLK, скорость передачи определяется требуемым коэффициентом деления N:

N = BRCLK / скорость передачи в бодах;

Коэффициент деления N зачастую является нецелым числом, целочисленная часть которого может быть принята прескалером/делителем. Вторая ступень генератора скорости передачи — модулятор, используемый для максимально точного учета дробной части. Коэффициент деления N в этом случае определяется так:

$$N = UxBR + \frac{1}{n} \cdot \sum_{i=0}^{n-1} m_i,$$

где:

N – получаемый коэффициент деления;

*UxBR* – 16-разрядное представление регистров UxBR0 и UxBR1:

i — позиция бита в фрейме;

n – общее количество битов в фрейме;

 $m_i$  – данные каждого соответствующего модуляционного бита (1 или 0).

BITCLK может подстраиваться от бита к биту с помощью модулятора для удовлетворения потребностей в синхронизации в случае, когда необходим де-



Скорость\_передачи = 
$$\frac{BRCKL}{N} = \frac{BRCLK}{UxBR + \frac{1}{n} \cdot \sum\limits_{i=0}^{n-1} m_i}$$

литель нецелого числа. Синхронизация каждого бита расширяется одним тактовым циклом BRCLK, если бит модулятора mi установлен. Каждый раз при получении или передаче бита, следующий бит в регистре управления модуляцией определяет синхронизацию этого бита. Установленный модуляционный бит увеличивает коэффициент деления на единицу, в то же время очищенный бит модуляции сохраняет коэффициент деления, заданный UxBR.

Синхронизация стартового бита определяется UxBR плюс m0, следующего бита UxBR плюс m1 и так далее. Модуляционная последовательность начинается с младшего бита. Когда символ содержит более 8 бит, модуляционная последовательность вновь начинается с m0 и продолжается до окончания обработки всех битов.

#### Определение модуляционного значения

Определение модуляционного значения — интерактивный процесс. Использование формулы ошибки синхронизации, начиная со стартового бита, позволяет рассчитать ошибку для каждого бита с последующей установкой или сбросом соответствующего бита модуляции. Модуляционный бит устанавливается с наименьшей выбранной ошибкой и рассчитанной ошибкой следующего бита. Этот процесс продолжается до минимизации ошибок всех битов. Если фрейм содержит более 8 бит, модуляционные биты повторяются. К примеру, 9-й бит фрейма использует бит модуляции 0.

#### Синхронизация битов при передаче

Синхронизация каждого символа в совокупности представляет собой сумму синхронизаций отдельных разрядов. При модуляции каждого бита сокращается накапливающая поразрядная погрешность. Индивидуальную разрядную погрешность можно рассчитать так:

гле.

232

Ошибка [%] = 
$$\left\{ \frac{baudrate}{BRCLK} \times \left[ (j+1) \times UxBR + \sum_{j=0}^{n-1} m_j \right] - (j+1) \right\} \times 100\%,$$

baudrate - желаемая скорость передачи в бодах;

BRCLK – входная частота: UCLKI, ACLK или SMCLK;

ј – позиция бита – 0 для стартового бита, 1 для бита данных D0 и т.д.; UxBR – коэффициент деления в регистрах UxBR1 и UxBR0.

Например, ошибки передачи при приведенных ниже условиях рассчитываются так:

baudrate = 2400 BRCLK = 32768 Гц (ACLK) UXBR = 13, так как идеальный коэффициент деления равен 13.65 UXMCTL = 6Bh: m7=0, m6=1, m5=1, m4=0, m3=1, m2=0, m1=1 и m0=1. Сначала используется младший бит UXMCTL.

Ошибка \_ стартового \_ бита [%] = 
$$\left\{ \frac{baudrate}{BRCLK} \times [(0+1) \times UxBR+1] - 1 \right\} \times 100\% = 2.54\%$$
Ошибка \_ бита \_ данных \_ D0 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(1+1) \times UxBR+2] - 2 \right\} \times 100\% = 5.08\%$ 
Ошибка \_ бита \_ данных \_ D1 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(2+1) \times UxBR+2] - 3 \right\} \times 100\% = 0.29\%$ 
Ошибка \_ бита \_ данных \_ D2 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(3+1) \times UxBR+3] - 4 \right\} \times 100\% = 2.83\%$ 
Ошибка \_ бита \_ данных \_ D3 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(4+1) \times UxBR+3] - 5 \right\} \times 100\% = -1.95\%$ 
Ошибка \_ бита \_ данных \_ D4 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(5+1) \times UxBR+4] - 6 \right\} \times 100\% = 0.59\%$ 
Ошибка \_ бита \_ данных \_ D5 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(6+1) \times UxBR+5] - 7 \right\} \times 100\% = 3.13\%$ 
Ошибка \_ бита \_ данных \_ D6 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(7+1) \times UxBR+5] - 8 \right\} \times 100\% = -1.66\%$ 
Ошибка \_ бита \_ данных \_ D7 [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(8+1) \times UxBR+6] - 9 \right\} \times 100\% = 0.88\%$ 
Ошибка \_ бита \_ четности [%] =  $\left\{ \frac{baudrate}{BRCLK} \times [(9+1) \times UxBR+7] - 10 \right\} \times 100\% = 3.42\%$ 

Результаты показывают, что максимальная поразрядная ошибка была 5,08% за период BITCLK.

#### Синхронизация битов при приеме

Синхронизация приема состоит из двух источников ошибок. Первый – побитовая ошибка синхронизации. Второй – ошибка между появлением стартового фронта и стартовым фронтом, принятым USART. На рис. 13-9 показаны асинхронные ошибки синхронизации между данными на выводе URXDх и внутренним тактированием скорости передачи.





Рис. 13-9. Ошибка приема

Идеальное тактирование стартового бита  $t_{ideal(0)}$  есть половина тактирования скорости передачи  $t_{baud\ rate}$ , поскольку бит проверяется в середине этого периода. Идеальное тактирование скорости передачи  $t_{ideal(i)}$  для оставшихся битов символа есть тактирование скорости передачи  $t_{baud\ rate}$ . Ошибки каждого конкретного бита рассчитываются следующим образом:

Ошибка [%] = 
$$\left\{ \frac{baudrate}{BRCLK} \times \left\{ 2 \times \left[ m0 + int \left( \frac{UxBR}{2} \right) + \left( i \times UxBR + \sum_{i=1}^{n-1} m_i \right) \right] \right\} - 1 - j \right\} \times 100\%$$

где:

baudrate – желаемая скорость передачи в бодах;

 $\mathit{BRCLK}$  – входная частота, которую можно выбрать из UCLK, ACLK или SMCLK;

j – позиция бита – 0 для стартового бита, 1 для бита данных D0 и т.д.; UxBR – коэффициент деления в регистрах UxBR1 и UxBR0.

Например, ошибки приема при приведенных ниже условиях рассчитываются так:

baudrate = 2400

 $BRCLK = 32768 \Gamma \mu (ACLK)$ 

*UxBR* = 13, так как идеальный коэффициент деления равен 13.65

*UxMCTL* = 6Bh: m7=0, m6=1, m5=1, m4=0, m3=1, m2=0, m1=1 и m0=1.

Сначала используется младший бит UxMCTL.

$$O шибка\_стартового\_бита \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (0 \times UXBR + 0) \right] - 1 - 0 \right) \times 100\% = 2.54\%$$

$$O шибка\_бита\_данных\_D0 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (1 \times UXBR + 1) \right] - 1 - 1 \right) \times 100\% = 5.08\%$$

$$O шибка\_бита\_данных\_D1 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) \times (2 \times UXBR + 1) \right] - 1 - 2 \right) \times 100\% = 0.29\%$$

$$O шибка\_бита\_данных\_D2 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) \times (3 \times UXBR + 2) \right] - 1 - 3 \right) \times 100\% = 2.83\%$$

$$O шибка\_бита\_данных\_D3 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (4 \times UXBR + 2) \right] - 1 - 4 \right) \times 100\% = -1.95\%$$

$$O шибка\_бита\_данных\_D4 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (5 \times UXBR + 3) \right] - 1 - 5 \right) \times 100\% = 0.59\%$$

$$O шибка\_бита\_данных\_D5 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (6 \times UXBR + 4) \right] - 1 - 6 \right) \times 100\% = 3.13\%$$

$$O шибка\_бита\_данных\_D6 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (7 \times UXBR + 4) \right] - 1 - 7 \right) \times 100\% = -1.66\%$$

$$O шибка\_бита\_данных\_D7 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (8 \times UXBR + 5) \right] - 1 - 8 \right) \times 100\% = 0.88\%$$

$$O шибка\_бита\_данных\_D7 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (9 \times UXBR + 6) \right] - 1 - 9 \right) \times 100\% = 3.42\%$$

$$O шибка\_бита\_4eтности \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (9 \times UXBR + 6) \right] - 1 - 9 \right) \times 100\% = 3.42\%$$

$$O шибка\_ctonoboro\_6uta\_1 \ [\%] = \left( \frac{baudrate}{BRCLK} \times \left[ 2 \times (1+6) + (9 \times UXBR + 6) \right] - 1 - 10 \right) \times 100\% = -1.37\%$$

Результаты показывают, что максимальная поразрядная ошибка была 5,08% за период BITCLK.

#### Типовые скорости передачи и ошибки

Стандартные скорости передачи данных в бодах для UxBR и UxMCTL приведены в таблице 13-2 для часового кристалла (ACLK) на 32768 Гц и для типичного значения SMCLK 1048576 Гц.

Ошибка приема — это накопленное время в сравнении с идеальным временем загрузки сдвигового регистра в середине каждого бита. Ошибка передачи — накопленное время ошибки в сравнении с идеальным временем периода бита.

Библиотека Компэла 235



Таблица 13-2. Наиболее часто используемые величины скорости передачи, скорость передачи данных в бодах и ошибки.

|                              | Деление на |        |       |       | A: BRCLK = 32768 Гц |                       |                       |                        |       | B: BRCLK = 1048576 Гц |        |                       |                       |
|------------------------------|------------|--------|-------|-------|---------------------|-----------------------|-----------------------|------------------------|-------|-----------------------|--------|-----------------------|-----------------------|
| Скорость<br>передачи,<br>бод | A:         | В:     | UxBR1 | UxBR0 | UxMCTL              | Макс. ошибка<br>ТХ, % | Макс. ошибка<br>RX, % | Ошибка синхр.<br>RX, % | UxBR1 | UxBR0                 | UxMCTL | Макс. ошибка<br>ТХ, % | Макс. ошибка<br>RX, % |
| 1200                         | 27.31      | 873.81 | 0     | 1B    | 03                  | -4/3                  | -4/3                  | ±2                     | 03    | 69                    | FF     | 0/0.3                 | ±2                    |
| 2400                         | 13.65      | 436.91 | 0     | 0D    | 6B                  | -6/3                  | -6/3                  | ±4                     | 01    | B4                    | FF     | 0/0.3                 | ±2                    |
| 4800                         | 6.83       | 218.45 | 0     | 06    | 6F                  | -9/11                 | -9/11                 | ±7                     | 0     | DA                    | 55     | 0/0.4                 | ±2                    |
| 9600                         | 3.41       | 109.23 | 0     | 03    | 4A                  | -21/12                | -21/12                | ±15                    | 0     | 6D                    | 03     | -0.4/1                | ±2                    |
| 19200                        |            | 54.61  |       |       |                     |                       |                       |                        | 0     | 36                    | 6B     | -0.2/2                | ±2                    |
| 38400                        |            | 27.31  |       |       |                     |                       |                       |                        | 0     | 1B                    | 03     | -4/3                  | ±2                    |
| 76800                        |            | 13.65  |       |       |                     |                       |                       |                        | 0     | 0D                    | 6B     | -6/3                  | ±4                    |
| 115200                       |            | 9.1    |       |       |                     |                       |                       |                        | 0     | 09                    | 08     | -5/7                  | ±7                    |

#### 13.2.7. Прерывания USART

USART имеет один вектор прерывания для передачи и один вектор прерывания для приема.

#### Функционирование прерывания USART при передаче

Флаг прерывания UTXIFGx устанавливается передатчиком для индикации готовности UxTXBUF к приему другого символа. Запрос прерывания генерируется, если установлены флаги UTXIEx и GIE. UTXIFGx автоматически сбрасывается, если запрос прерывания обслужен или если символ записан в UxTXBUF.

UTXIFGx устанавливается после PUC или когда SWRST=1. UTXIEx сбрасывается после PUC или когда SWRST=1. Это показано на рис. 13-10.

#### Функционирование прерывания USART при приеме

Флаг прерывания URXIFGx устанавливается каждый раз при приеме символа и его загрузки в UxRXBUF. Запрос прерывания генерируется, если также установлены флаги URXIEx и GIE. URXIFGx и URXIEx сбрасываются сигналом системного сброса PUC или когда SWRST=1. URXIFGx сбрасывается автоматически, если запрос прерывания обработан (когда URXSE=0) или когда прочитан UxRXBUF. Это показано на рис. 13-11.

URXEIE используется для разрешения или запрещения установки URXIFGx от ошибочных символов. В многопроцессорном адресном режиме URXWIE ис-



Рис. 13-10. Прерывание при передаче

пользуется для автоматического обнаружения правильных символов адреса и отклонения нежелательных символов данных.



Рис. 13-11. Прерывание при приеме

#### Два типа символов не устанавливают URXIFGx:

- Ошибочные символы при URXEIE=0
- Символы, не являющиеся адресом при URXWIE=1

Когда URXEIE=1, состояние разрыва установит бит BRK и флаг URXIFGx.



#### Функционирование механизма обнаружения стартового фронта при приеме

Бит URXSE включает возможность обнаружения стартового фронта при приеме. Рекомендуется использовать возможность обнаружения стартового фронта при приеме, когда источником для BRCLK является DCO, который выключен из-за действующего режима пониженного энергопотребления. Ультрабыстрое включение DCO позволяет выполнить прием символа после обнаружения стартового фронта.

Когда URXSE, URXIEх и GIE установлены и на URXDх появился стартовый фронт, будет установлен внутренний сигнал URXS. После установки URXS будет сгенерирован запрос на прерывание при приеме, но URXIFGх не установится. Программное обеспечение пользователя в процедуре обработки прерывания приема может проверить URXIFGх для определения источника прерывания. Если URXIFGх=0, обнаружен стартовый фронт, а когда URXIFGх=1, был принят правильный символ (или разрыв).

Если процедура обработки прерывания (ISR) обнаружила, что запрос прерывания поступил от стартового фронта, пользовательское программное обеспечение переключает URXSE и должно включить источник BRCLK, вернувшись из ISR в активный режим или в режим пониженного энергопотребления, в котором источник активен. Если возврат из ISR произошел в режим пониженного энергопотребления, в котором источник BRCLK неактивен, символ не будет принят. Переключение URXSE очищает сигнал URXS и вновь активирует возможность обнаружения стартового фронта для последующих символов. См. раздел «Системный сброс, прерывания и режимы работы» для получения информации о входе и выходе из режимов пониженного энергопотребления.

Теперь активный BRCLK позволяет USART принять остаток символа. После приема полного символа и перемещения его в UxRXBUF устанавливается URXIFGx и снова запрашивается обработка прерывания. На входе ISR установка URXIFGx=1 показывает, что символ был получен. Флаг URXIFGx очищается, когда программное обеспечение пользователя читает UxRXBUF.

#### Примечание: Определение разрыва при остановленном тактировании UART

Когда используется возможность определения стартового фронта при приеме символа, состояние разрыва не может быть выявлено, если источник BRCLK выключен.

#### Условия определения стартового фронта при приеме

Когда URXSE=1, система подавления импульсных помех предотвращает случайный запуск USART. Любой сигнал низкого уровня на URXDx короче времени tt (около 300 нС) будет проигнорирован USART и запрос прерывания не будет сгенерирован, как показано на рис. 13-12. См. руководство по применению конкретного устройства для выяснения точных параметров.



**Рис. 13-12.** Подавление импульсной помехи – прием в USART не начинается

Когда импульсная помеха дольше tt или на URXDх появился правильный стартовый бит, USART начинает операцию приема по мажоритарному принципу, как показано на рис. 13-13. Если стартовый бит мажоритарно не обнаружен, USART останавливает прием символа.



**Рис. 13-13.** Подавление импульсной помехи, USART активен

Если прием символа остановлен, активность BRCLK не требуется. Период простоя дольше продолжительности приема символа может использоваться программным обеспечением для индикации, что символ не был принят в ожидаемое время и программа может отключить BRCLK.

Библиотека Компэла 239



#### 13.3. Регистры USART: режим USART

В таблице 13-3 приведен перечень регистров для всех устройств с модулем USART. Таблица 13-4 справедлива только для устройств со вторым USART модулем – USART1.

Таблица 13-3. Регистры управления и статуса USARTO

| Регистр                                 | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|-----------------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр управления USART                | UOCTL                  | Чтение/запись   | 070h  | 001h после PUC        |
| Регистр управления передачей            | UOTCTL                 | Чтение/запись   | 071h  | 001h после PUC        |
| Регистр управления приемом              | UORCTL                 | Чтение/запись   | 072h  | 000h после PUC        |
| Регистр управления модуляцией           | UOMCTL                 | Чтение/запись   | 073h  | Не изменяется         |
| Регистр 0 управления скоростью передачи | U0BR0                  | Чтение/запись   | 074h  | Не изменяется         |
| Регистр 1 управления скоростью передачи | U0BR1                  | Чтение/запись   | 075h  | Не изменяется         |
| Регистр буфера приема                   | UORXBUF                | Чтение          | 076h  | Не изменяется         |
| Регистр буфера передачи                 | U0TXBUF                | Чтение/запись   | 077h  | Не изменяется         |
| Регистр 1 включения модуля SFR*         | ME1                    | Чтение/запись   | 004h  | 000h после PUC        |
| Регистр 1 разрешения прерывания SFR*    | IE1                    | Чтение/запись   | 000h  | 000h после PUC        |
| Регистр 1 флага прерывания SFR*         | IFG1                   | Чтение/запись   | 002h  | 082h после PUC        |

<sup>\*</sup> Не применимо к устройствам `12хх. См. описания регистров для выяснения расположения регистров и бит у этих устройств.

Таблица 13-4. Регистры управления и статуса USART1

| Регистр                       | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|-------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр управления USART      | U1CTL                  | Чтение/запись   | 078h  | 001h после PUC        |
| Регистр управления передачей  | U1TCTL                 | Чтение/запись   | 079h  | 001h после PUC        |
| Регистр управления приемом    | U1RCTL                 | Чтение/запись   | 07Ah  | 000h после PUC        |
| Регистр управления модуляцией | U1MCTL                 | Чтение/запись   | 07Bh  | Не изменяется         |

| Регистр                                 | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|-----------------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр 0 управления скоростью передачи | U1BR0                  | Чтение/запись   | 07Ch  | Не изменяется         |
| Регистр 1 управления скоростью передачи | U1BR1                  | Чтение/запись   | 07Dh  | Не изменяется         |
| Регистр буфера приема                   | U1RXBUF                | Чтение          | 07Eh  | Не изменяется         |
| Регистр буфера передачи                 | U1TXBUF                | Чтение/запись   | 07Fh  | Не изменяется         |
| Регистр 2 включения модуля SFR          | ME2                    | Чтение/запись   | 005h  | 000h после PUC        |
| Регистр 2 разрешения прерывания SFR     | IE2                    | Чтение/запись   | 001h  | 000h после PUC        |
| Регистр 2 флага прерывания SFR          | IFG2                   | Чтение/запись   | 003h  | 000h после PUC        |

#### Примечание: Изменение битов SFR

Чтобы избежать изменения управляющих битов другими модулями, рекомендуется устанавливать или очищать биты IEx и IFGx с помощью команд BIS. B или BIC. B вместо команд MOV. B или CLR. B.

#### UxCTL, регистр управления USART



| PENA | Бит 7 | Включение контроля четности.  0 – Контроль четности отключен  1 – Контроль четности включен. Бит контроля четности сгенерирован (UTXDx) и ожидается (URXDx). В многопроцессорном режиме с адресным битом он учитывается при вычислении четности. |
|------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| PEV  | Бит 6 | Выбор четности. PEV не используется, когда контроль четности отключен.<br>00— Нечетный<br>01— Четный                                                                                                                                             |
| SPB  | Бит 5 | Выбор стопового бита. Количество передаваемых стоповых битов. Приемник всегда проверяет один стоповый бит.  0 — Один стоповый бит  1 — Два стоповых бита                                                                                         |



| CHAR   | Бит 4 | Длина символа. Можно выбрать 7-ми или 8-ми разрядный символ.<br>0 — 7-разрядные данные<br>1 — 8-разрядные данные                                   |
|--------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| LISTEN | Бит 3 | Включение прослушивания. Бит LISTEN включает режим обратной петли.<br>0 – Отключен<br>1 – Включен. UTXDх внутренне подключается назад к приемнику. |
| SYNC   | Бит 2 | Включение синхронного режима<br>0 – Режим UART<br>1 – Режим SPI                                                                                    |
| ММ     | Бит 1 | Выбор многопроцессорного режима<br>0 — Многопроцессорный протокол со свободной линией<br>1 — Многопроцессорный протокол с адресным битом           |
| SWRST  | Бит О | Разрешение программного сброса<br>0 – Отключен. Сброс USART не задействован<br>1 – Разрешен. Логика USART удерживается в состоянии сброса          |

#### UxTCTL, регистр управления передачей USART

| 7                  | 6    | 5     | 4    | 3     | 2      | 1                  | 0     | _ |
|--------------------|------|-------|------|-------|--------|--------------------|-------|---|
| Не<br>используется | CKPL | SSELx |      | URXSE | TXWAKE | Не<br>используется | TXEPT |   |
| rw-0               | rw-0 | rw-0  | rw-0 | rw-0  | rw-0   | rw-0               | rw-1  | • |

| Не<br>используется | Бит 7 | Не используется.                                                                                                       |
|--------------------|-------|------------------------------------------------------------------------------------------------------------------------|
| CKPL               | Бит 6 | Выбор полярности тактового сигнала.<br>0 — UCLKI = UCLK<br>1 — UCLKI = инвертированный UCLK                            |
| SSELx Биты 5-4     |       | Выбор источника. Эти биты выбирают источник тактирования для BRCLK  00 — UCLKI  01 — ACLK  10 — SMCLK  11 — SMCLK      |
| URXSE Бит 3        |       | UART принимает стартовый фронт. Бит включает возможность приема UART`ом стартового фронта.  0 — Отключено 1 — Включено |
| TXWAKE             | Бит 2 | «Пробуждение» передатчика<br>0 — Следующий передаваемый фрейм - данные<br>1 — Следующий передаваемый фрейм — адрес     |
| Не<br>используется | Бит 1 | Не используется                                                                                                        |

| TXEPT | Бит О | Флаг опустошения передатчика<br>0 – UART передает данные и/или данные ожидают в UxTXBUF<br>1 – Сдвиговый регистр передатчика и UxTXBUF пусты или<br>SWRST=1 |
|-------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
|-------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|

#### UxRCTL, регистр управления приемом USART

| 7    | 6    | 5    | 4    | 3      | 2      | 1      | 0     |
|------|------|------|------|--------|--------|--------|-------|
| FE   | PE   | OE   | BRK  | URXEIE | URXWIE | RXWAKE | RXERR |
| rw-0 | rw-0 | rw-0 | rw-0 | rw-0   | rw-0   | rw-0   | rw-0  |

|        | I     |                                                                                                                                                                                                                                                                                                                         |
|--------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| FE     | Бит 7 | Флаг ошибки фрейма<br>0 – Нет ошибки<br>1 – Символ принят со стоповым битом низкого уровня                                                                                                                                                                                                                              |
| PE     | Бит 6 | Флаг ошибки контроля четности. Когда PENA=0, PE читается как 0.<br>0 — Нет ошибки<br>1 — Символ принят с ошибкой четности                                                                                                                                                                                               |
| OE     | Бит 5 | Флаг ошибки переполнения. Этот бит устанавливается, когда символ перемещен в UxRXBUF до завершения чтения предыдущего символа.  0 — Нет ошибки 1 — Произошла ошибка переполнения                                                                                                                                        |
| BRK    | Бит 4 | Флаг обнаружения разрыва 0 – Нет состояния разрыва 1 – Появилось состояние разрыва                                                                                                                                                                                                                                      |
| URXEIE | Бит 3 | Разрешение прерывания при приеме ошибочного символа<br>0 — Ошибочный символ отклоняется, а URXIFGx не устанавлива-<br>ется<br>1 — Принятый ошибочный символ устанавливает URXIFGx                                                                                                                                       |
| URXWIE | Бит 2 | Запуск приема с разрешением прерывания. Этот бит разрешает URXIFGx быть установленным, когда принят адресный символ. Если URXEIE=0, символ адреса не будет устанавливать URXIFGx, если он принят с ошибками.  0 — Все принятые символы устанавливают URXIFGx 1 — Только принятые адресные символы устанавливают URXIFGx |
| RXWAKE | Бит 1 | Флаг «пробуждения» при приеме<br>0 – Принятый символ - данные<br>1 – Принятый символ – адрес                                                                                                                                                                                                                            |
| RXERR  | Бит О | Флаг ошибки приема. Этот бит показывает, что символ был<br>принят с ошибкой (ошибками). Если RXERR=1, один или более<br>флагов ошибок (FE, PE, OE, BRK) также устанавливаются. RXERR<br>очищается, когда UxRXBUF прочитан.<br>0 — Ошибки приема не обнаружены<br>1 — Обнаружена ошибка приема                           |



| 7              | 6              | 5              | 4              | 3              | 2              | 1              | 0              |  |
|----------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|--|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 2 <sup>4</sup> | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |  |
| rw             |  |

#### UxBR1, регистр 1 управления скоростью передачи USART

| 7               | 6               | 5               | 4               | 3               | 2               | 1  | 0  |
|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|----|----|
| 2 <sup>15</sup> | 2 <sup>14</sup> | 2 <sup>13</sup> | 2 <sup>12</sup> | 2 <sup>11</sup> | 2 <sup>10</sup> | 29 | 28 |
| rw              | rw              | rw              | rw              | rw              | rw              | rw | rw |

#### UxMCTL, регистр управления модуляцией USART

| 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|----|----|----|----|----|----|----|----|
| m7 | m6 | m5 | m4 | m3 | m2 | m1 | m0 |
| rw |

| UxMCTLx | Биты 7-0 | Биты модуляции. Эти биты выбирают модуляцию для BRCLK. |
|---------|----------|--------------------------------------------------------|
|---------|----------|--------------------------------------------------------|

#### UxRXBUF, регистр буфера приема USART

| 7              | 6              | 5              | 4  | 3              | 2              | 1              | 0              |
|----------------|----------------|----------------|----|----------------|----------------|----------------|----------------|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |
| r              | r              | r              | r  | r              | r              | r              | r              |

| UxRXBUFx Биты 7-0 | Буфер принятых данных доступен пользователю и содержит последний принятый из сдвигового регистра приема символ. Чтение UxRXBUF сбрасывает биты ошибок приема, бит RXWAKE и URXIFGx. В режиме 7-разрядных данных, UxRXBUF выравнивается по младшему разряду (LSB), а старший разряд (MSB) всегда сбрасывается. |
|-------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|-------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

#### UxTXBUF, регистр буфера передачи USART

| 7              | 6              | 5              | 4  | 3              | 2              | 1              | 0              |
|----------------|----------------|----------------|----|----------------|----------------|----------------|----------------|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |
| rw             | rw.            | rw.            | rw | rw.            | rw.            | rw.            | rw             |

| UxTXBUFx | Биты 7-0 | Буфер передаваемых данных доступен пользователю и хранит данные, ожидающие перемещения в сдвиговый регистр передачи и отправку на UTXDx. Запись в буфер данных передачи очищает UTXIFGx. Старший разряд UXTXBUF не используется для 7-разрядных данных и поэтому сбрасывается. |
|----------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|----------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

#### МЕ1, регистр 1 включения модуля

| 7      | 6      | 5 | 4 | 3 | 2 | 1 | 0 |
|--------|--------|---|---|---|---|---|---|
| UTXE0* | URXE0* |   |   |   |   |   |   |
| rw_0   | rw_0   |   |   |   |   |   |   |

| UTXE0* | Бит 7    | Разрешение передачи USARTO. Этот бит включает передатчик USARTO.<br>0 – Модуль выключен<br>1 – Модуль включен |
|--------|----------|---------------------------------------------------------------------------------------------------------------|
| URXE0* | Бит 6    | Разрешение приема USARTO. Этот бит включает приемник USARTO.<br>0 – Модуль выключен<br>1 – Модуль включен     |
|        | Биты 5-0 | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.              |

 $<sup>^{\</sup>star}$  Не используется в устройствах MSP430x12xx. См. ME2 для битов включения модуля USART0 MSP430x12xx.

#### МЕ2, регистр 2 включения модуля



| Биты 7-6  | Эти биты могут использоваться другими модулями. См. справоч- |
|-----------|--------------------------------------------------------------|
| DNIBI 7-0 | ные данные конкретного устройства.                           |

Библиотека Компэла — 245



| UTXE1         | Бит 5 Включение передачи USART1. Этот бит включает передатчик USART1. 0 — Модуль выключен 1 — Модуль включен |                                                                                                          |  |
|---------------|--------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|--|
| URXE1         | Бит 4                                                                                                        | Включение приема USART1. Этот бит включает приемник USART  бит 4 0 – Модуль выключен 1 – Модуль включен  |  |
|               | Биты 3-2                                                                                                     | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.            |  |
| UTXE0**       | Включение передачи USARTO. Этот бит включает передатчик USARTO. 0 — Модуль выключен 1 — Модуль включен       |                                                                                                          |  |
| URXE0** Бит 0 |                                                                                                              | Включение приема USARTO. Этот бит включает приемник USARTO.<br>0 – Модуль выключен<br>1 – Модуль включен |  |

<sup>\*\*</sup> Только в устройствах MSP430x12xx

#### IE1, регистр 1 разрешения прерываний

| 7       | 6       | 5 | 4 | 3 | 2 | 1 | 0 |
|---------|---------|---|---|---|---|---|---|
| UTXIE0* | URXIE0* |   |   |   |   |   |   |
| rw_0    | rw_∩    |   |   | • | • |   |   |

| UTXIE0* | Бит 7    | Разрешение прерывания при передаче USARTO. Этот бит разрешает прерывание UTXIFGO.  0 – Прерывание не разрешено 1 – Прерывание разрешено |
|---------|----------|-----------------------------------------------------------------------------------------------------------------------------------------|
| URXIE0* | Бит 6    | Разрешение прерывания при приеме USARTO. Этот бит разрешает прерывание URXIFGO.  0 — Прерывание не разрешено  1 — Прерывание разрешено  |
|         | Биты 5-0 | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.                                        |

 $<sup>^{\</sup>star}$  Не используется в устройствах MSP430x12xx. См. IE2 для битов разрешения прерывания USART0 MSP430x12xx.

#### IE2, регистр 2 разрешения прерывания

| 7 | 6 | 5      | 4      | 3 | 2 | 1        | 0        |
|---|---|--------|--------|---|---|----------|----------|
|   |   | UTXIE1 | URXIE1 |   |   | UTXIE0** | URXIE0** |
|   |   | rw-0   | rw-0   | • | • | rw-0     | rw-0     |

|                | Биты 7-6                                                                                                                             | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                                     |
|----------------|--------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| UTXIE1         | Бит 5                                                                                                                                | Разрешение прерывания при передаче USART1. Этот бит разрешает прерывание UTXIFG1.  0 – Прерывание не разрешено  1 – Прерывание разрешено          |
| URXIE1         | Разрешение прерывания при приеме USART1. Этот бит разрешае прерывание URXIFG1.  0 – Прерывание не разрешено 1 – Прерывание разрешено |                                                                                                                                                   |
|                | Биты 3-2                                                                                                                             | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                                     |
| UTXIE0**       | Бит 1                                                                                                                                | Разрешение прерывания при передаче USARTO. Этот бит разреша-<br>ет прерывание UTXIFGO.<br>0 – Прерывание не разрешено<br>1 – Прерывание разрешено |
| URXIEO** Бит О |                                                                                                                                      | Разрешение прерывания при приеме USARTO. Этот бит разрешает прерывание URXIFGO.  0 – Прерывание не разрешено  1 – Прерывание разрешено            |

<sup>\*\*</sup> Только в устройствах MSP430x12xx

#### IFG1, регистр 1 флагов прерываний

| 7        | 6        | 5 | 4 | 3 | 2 | 1 | 0 |
|----------|----------|---|---|---|---|---|---|
| UTXIFG0* | URXIFG0* |   |   |   |   |   |   |
| rw-1     | rw₋0     |   |   | • | • |   |   |

| UTXIFG0* | Бит 7 | Флаг прерывания при передаче USARTO. UTXIFGO устанавливается, когда U0TXBUF пуст.  0 — Прерывание не ожидается 1 — Прерывание ожидается |
|----------|-------|-----------------------------------------------------------------------------------------------------------------------------------------|
|----------|-------|-----------------------------------------------------------------------------------------------------------------------------------------|



| URXIFG0* | Бит 6    | Флаг прерывания при приеме USARTO. URXIFGO устанавливается, когда в U0TXBUF принят полный символ.  0 — Прерывание не ожидается  1 — Прерывание ожидается |
|----------|----------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
|          | Биты 5-0 | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.                                                         |

 $<sup>^{*}</sup>$  Не используется в устройствах MSP430x12xx. См. IFG2 для битов флагов прерывания USART0 MSP430x12xx.

#### IFG2, регистр 2 флагов прерываний



|                 | Биты 7-6 | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                                            |
|-----------------|----------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| UTXIFG1 Бит 5   |          | Флаг прерывания при передаче USART1. UTXIFG1 устанавливается, когда U1TXBUF пуст.  0 — Прерывание не ожидается  1 — Прерывание ожидается                 |
| URXIFG1         | Бит 4    | Флаг прерывания при приеме USART1. URXIFG1 устанавливается, когда в U1RXBUF принят полный символ.  0 — Прерывание не ожидается  1 — Прерывание ожидается |
|                 | Биты 3-2 | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                                            |
| UTXIFG0** Бит 1 |          | Флаг прерывания при передаче USARTO. UTXIFGO устанавливается, когда U0TXBUF пуст.  0 — Прерывание не ожидается  1 — Прерывание ожидается                 |
| URXIFG0**       | Бит О    | Флаг прерывания при приеме USARTO. URXIFGO устанавливается, когда в UORXBUF принят полный символ.  0 — Прерывание не ожидается  1 — Прерывание ожидается |

<sup>\*\*</sup> Только в устройствах MSP430x12xx

# 30x1xxFamily

## Периферийный интерфейс USART, режим SPI

Раздел XIV.





#### Периферийный интерфейс USART, режим SPI

Универсальный синхронно/асинхронный приемопередающий (USART) периферийный интерфейс поддерживает два последовательных режима в одном аппаратном модуле. Этот раздел описывает работу синхронного периферийного интерфейса или режима SPI. USART0 реализован в устройствах MSP430x12xx, MSP430x13xx и MSP430x15x. В дополнение к USART0, в устройствах MSP430x14x и MSP430x16x реализован второй идентичный USART модуль — USART1.

#### 14.1. Введение в USART: режим SPI

В синхронном режиме USART подключает MSP430 к внешней системе через три или четыре вывода: SIMO, SOMI, UCLK и STE. Режим SPI выбирается, когда бит SYNC установлен, а бит  $I^2$ C очищен.

#### Режим SPI имеет следующие возможности:

- 7-ми или 8-разрядные данные
- Работа SPI с 3-мя или 4-мя выводами
- Режимы ведущий или ведомый
- Независимые сдвиговые регистры передачи и приема
- Раздельные буферные регистры передачи и приема
- Выбираемая полярность UCLK и управление фазой
- Программируемая частота UCLK в режиме ведущего
- Независимая возможность прерывания для приема и передачи

На рис. 14-1 показан USART, сконфигурированный в режиме SPI.

#### 14.2. Функционирование USART: режим SPI

В синхронном режиме последовательные данные передаются и принимаются множеством устройств с использованием общего тактирования, обеспечиваемого ведущим. Дополнительный вывод STE, управляемый ведущим, необходим для разрешения приема и передачи данных устройством.

#### Три или четыре сигнала используются для обмена данными через SPI:

• SIMO Вход ведомого, выход ведущего

Режим ведущего: SIMO – линия вывода данных

Режим ведомого: SIMO – линия ввода данных

SOMI Выход ведомого, вход ведущего

Режим ведущего: SOMI – линия ввода данных Режим ведомого: SOMI – линия вывода данных



<sup>\*</sup> См. справочное руководство конкретного устройства для определения расположения SPR

**Рис. 14-1.** Блок-схема USART в режиме SPI

- UCLK Тактирование USART SPI Режим ведущего: UCLK – выход Режим ведомого: UCLK – вход
- STE Разрешение передачи ведомого. Используется в 4-выводном режиме, когда на одной шине может быть много ведущих. Не применяется в 3-выводном режиме.
- 4-х выводной режим ведущего:

Когда STE имеет высокий уровень, SIMO и UCLK работают как обычно. Когда STE имеет низкий уровень, SIMO и UCLK устанавливаются на направление ввода.



#### 4-х выводной режим ведомого:

Когда STE имеет высокий уровень, функционирование RX/TX ведомого отключено и SOMI принудительно устанавливается на направление ввода. Когда STE имеет низкий уровень, функционирование RX/TX ведомого разрешено и SOMI работает как обычно.

#### 14.2.1. Инициализация USART и сброс

USART сбрасывается сигналом PUC или битом SWRST. После PUC бит SWRST автоматически устанавливается, оставляя USART в состоянии сброса. Когда он установлен, бит SWRST сбрасывает биты URXIEx, UTXIEx, URXIFGx, OE, FE и устанавливает флаг UTXIFGx. Бит USPIEx не изменяется битом SWRST. Для работы USART необходимо очистить SWRST. См. также раздел «Модуль USART, режим  $I^2$ C» для USART0, когда он реконфигурируется из режима  $I^2$ C в режим SPI.

#### Примечание: Инициализация и реконфигурирование модуля USART

Для инициализации/реконфигурирования USART необходим следующий процесс:

- 1) Установить SWRST (BIS.B #SWRST,&UxCTL)
- 2) Инициализировать все регистры USART установкой SWRST=1 (включая UxCTL)
  - 3) Включить модуль USART через MEx SFRs (USPIEx)
  - 4) Программно очистить SWRST (BIC.B #SWRST,&UxCTL)
- 5) Разрешить прерывания (если необходимо) через IEx SFRs (URXIEx и/или UTXIEx)

Невыполнение этих действий может привести к непредсказуемому поведению USART.

#### 14.2.2. Режим ведущего

На рис. 14-2 показан USART в качестве мастера в обеих 3-х и 4-х выводных конфигурациях. USART инициализирует передачу данных, когда данные перемещаются в буфер передачи данных UxTXBUF. Данные UxTXBUF перемещаются в сдвиговый регистр ТX, когда сдвиговый регистр ТX пуст, инициируя передачу данных на SIMO, начиная со старшего разряда. Данные на SOMI сдвигаются в сдвиговый регистр приема по противоположному тактовому фронту, начиная со старшего разряда. Когда символ принят, принятые данные перемещены из сдвигового регистра RX в буфер принятых данных UxRXBUF, флаг прерывания приема URXIFGx установлен, указывая завершение операции RX/TX.

Установка флага прерывания передачи UTXIFGx указывает, что данные перемещены из UxTXBUF в сдвиговый регистр ТХ и UxTXBUF готов для поступления новых данных. Это не указывает на завершение операции RX/TX.



**Рис. 14-2.** USART – ведущий, внешнее устройство – ведомое

Чтобы принимать данные в USART в режиме ведущего, данные должны быть записаны в UxTXBUF, поскольку операции приема и передачи выполняются одновременно.

#### 4-х выводной режим ведущего SPI

В 4-х выводном режиме ведущего STE используется для предотвращения конфликтов с другим ведущим. Ведущий функционирует нормально, когда STE имеет высокий уровень. Когда у STE низкий уровень:

- SIMO и UCLK установлены на ввод и более не управляют шиной
- Установлен бит ошибки FE, что указывает на нарушение целостности связи, которое будет обработано пользователем

Сигнал STE низкого уровня не сбрасывает модуль USART. Входной сигнал STE не используется в 3-х выводном режиме ведущего.

#### 14.2.3. Режим ведомого

На рис. 14-3 показан USART в качестве ведомого в обеих 3-х и 4-х выводных конфигурациях. UCLK используется как вход для тактирования SPI и должен управляться внешним ведущим. Скорость передачи данных определяется этим тактовым сигналом и не зависит от внутреннего генератора скорости передачи. Данные записываются в UxTXBUF и перемещаются в сдвиговый регистр ТХ до старта передачи UCLK на SOMI. Данные на SIMO сдвигаются в сдвиговый регистр приема по противоположному фронту UCLK и перемещаются в UxRXBUF, когда принято заданное количество бит. Когда данные перемещаются из сдвигового регистра RX в UxRXBUF, устанавливается флаг прерывания URXIFGx, указывая, что данные были приняты. Бит ошибки переполнения ОЕ устанавливается, когда предыдущие принятые данные не были прочитаны из UxRXBUF до перемещения новых данных в UxRXBUF.





**Рис. 14-3.** USART – ведомый, внешнее устройство – ведущее

#### 4-х выводной режим ведомого SPI

В 4-х выводном режиме ведущего STE используется ведомым для разрешения операций передачи и приема и управляется ведущим SPI. Когда STE имеет низкий уровень, ведомый работает нормально. Когда у STE высокий уровень:

- Любая выполняющаяся операция приема на SIMO останавливается
- SOMI устанавливается на направление ввода

Высокий уровень сигнала STE не сбрасывает модуль USART. Входной сигнал STE не используется в 3-х выводном режиме ведомого.

#### 14.2.4. Включение SPI

Бит включения USPIEx передачи/приема SPI включает или отключает USART в режиме SPI. Когда USPIEx=0, USART останавливает работу после завершения текущей передачи или немедленно, если действий не выполнялось.



**Рис. 14-4.** Разрешение передачи в режиме ведущего

Сигнал PUC или установка бита SWRST отключают USART немедленно, при этом любая выполняющаяся передача прерывается.

#### Разрешение передачи

Когда USPIEx=0, любая последующая запись в UxTXBUF не приводит к передаче. Данные, записанные в UxTXBUF начнут передаваться, когда USPIEx=1 и активен источник BRCLK. На рис. 14-4 и рис. 14-5 показаны диаграммы состояний при разрешении передачи.



**Рис. 14-5.** Диаграмма состояний разрешения передачи ведомого

#### Разрешение приема

Диаграммы состояний разрешения приема SPI показаны на рис. 14-6 и рис. 14-7. Когда USPIEx=0, UCLK не сдвигает данные в сдвиговый регистр RX.



**Рис. 14-6.** Диаграмма состояний разрешения приема в режиме ведущего SPI

#### 14.2.5. Управление последовательным тактированием

Сигнал UCLK на шине SPI обеспечивается ведущим. Когда MM=1, BITCLK обеспечивается генератором скорости передачи USART на выводе UCLK, как





**Рис. 14-7.** Диаграмма состояний разрешения приема ведомым SPI

показано на рис. 14-8. Когда ММ=0, тактирование USART на выводе UCLK обеспечивается ведущим, генератор скорости передачи не используется, а значения битов SSELx не учитываются. Приемник и передатчик SPI работают параллельно и используют одинаковый источник тактирования для передачи данных.



**Рис. 14-8.** Генератор скорости передачи SPI

16-разрядное значение UxBR0+UxBR1 представляет собой коэффициент деления источника тактирования USART – BRCLK. Максимальная скорость передачи, генерируемая в режиме ведущего равна BRCLK/2. Модулятор в генераторе скорости передачи USART не используется в режиме SPI, рекомендуется устанавливать его значение равным 000h. Частота UCLK определяется так:

Скорость передачи = BRCLK/UxBR, где UxBR = [UxBR1, UxBR0]

#### Полярность и фаза последовательного тактирования

Полярность и фаза UCLK раздельно конфигурируются через управляющие биты CKPL и CKPH модуля USART. Синхронизация для каждого случая показана на рис. 14-9.



**Рис. 14-9.** Синхронизация USART SPI

#### 14.2.6. Прерывания SPI

SPI имеет один вектор прерывания для передачи и один вектор прерывания для приема.

#### Работа прерывания SPI при передаче

Флаг прерывания UTXIFGx устанавливается передатчиком для указания, что UxTXBUF готов к приему другого символа. Запрос прерывания генерируется, если также установлены флаги UTXIEx и GIE. UTXIFGx автоматически сбрасывается, если запрос прерывания обработан или если символ записан в UxTXBUF.

UTXIFGx устанавливается после PUC или когда SWRST=1. UTXIEx сбрасывается после PUC или когда SWRST=1. Это показано на рис. 14-10.

#### Примечание: запись в UxTXBUF в режиме SPI

Запись данных в UxTXBUF, когда UTXIFGx=0 и USPIEx=1 может привести к ошибочной передаче данных.

#### Работа прерывания SPI при приеме

Флаг прерывания URXIFGx устанавливается каждый раз, когда символ принят и загружен в UxRXBUF, как показано на рис. 14-11 и 14-12. Запрос пре-

Библиотека Компэла — 257





**Рис. 14-10.** Функционирование прерывания при передаче

рывания генерируется, если также установлены флаги URXIEx и GIE. URXIFGx и URXIEx сбрасываются сигналом системного сброса PUC или когда SWRST=1. URXIFGx сбрасывается автоматически, если ожидаемое прерывание обработано или когда UxRXBUF прочитан. Это показано на рис. 14-11 и рис. 14-12.



Рис. 14-11. Функционирование прерывания при приеме

# 14.3. Регистры USART: режим SPI

Регистры USART, показанные в таблице 14-1 и таблице 14-2, структурированы побайтно, поэтому доступ к ним необходимо выполнять с помощью команд работы с байтами.

258 Библиотека Компэла



Рис. 14-12. Диаграмма состояний прерывания при приеме

Таблица 14-1. Регистры управления и статуса USARTO

| Регистр                                      | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|----------------------------------------------|------------------------|---------------|-------|-----------------------|
| Регистр управления USART                     | U0CTL                  | Чтение/запись | 070h  | 001h после PUC        |
| Регистр управления передачей                 | UOTCTL                 | Чтение/запись | 071h  | 001h после PUC        |
| Регистр управления приемом                   | UORCTL                 | Чтение/запись | 072h  | 000h после PUC        |
| Регистр управления модуляцией                | UOMCTL                 | Чтение/запись | 073h  | Не изменяется         |
| Регистр 0 управления скоро-<br>стью передачи | U0BR0                  | Чтение/запись | 074h  | Не изменяется         |
| Регистр 1 управления скоро-<br>стью передачи | U0BR1                  | Чтение/запись | 075h  | Не изменяется         |
| Регистр буфера приема                        | U0RXBUF                | Чтение        | 076h  | Не изменяется         |
| Регистр буфера передачи                      | U0TXBUF                | Чтение/запись | 077h  | Не изменяется         |
| Регистр 1 включения модуля<br>SFR*           | ME1                    | Чтение/запись | 004h  | 000h после PUC        |
| Регистр 1 разрешения прерывания SFR*         | IE1                    | Чтение/запись | 000h  | 000h после PUC        |
| Регистр 1 флага прерывания<br>SFR*           | IFG1                   | Чтение/запись | 002h  | 082h после PUC        |

<sup>\*</sup> Не применимо к устройствам MSP430x12xx. См. описания регистров для выяснения расположения регистров и бит в этих устройствах.



| Регистр                                      | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|----------------------------------------------|------------------------|-----------------|-------|-----------------------|
| Регистр управления USART                     | U1CTL                  | Чтение/запись   | 078h  | 001h после PUC        |
| Регистр управления передачей                 | U1TCTL                 | Чтение/запись   | 079h  | 001h после PUC        |
| Регистр управления приемом                   | U1RCTL                 | Чтение/запись   | 07Ah  | 000h после PUC        |
| Регистр управления модуляцией                | U1MCTL                 | Чтение/запись   | 07Bh  | Не изменяется         |
| Регистр 0 управления скоро-<br>стью передачи | U1BR0                  | Чтение/запись   | 07Ch  | Не изменяется         |
| Регистр 1 управления скоро-<br>стью передачи | U1BR1                  | Чтение/запись   | 07Dh  | Не изменяется         |
| Регистр буфера приема                        | U1RXBUF                | Чтение          | 07Eh  | Не изменяется         |
| Регистр буфера передачи                      | U1TXBUF                | Чтение/запись   | 07Fh  | Не изменяется         |
| Регистр 2 включения модуля<br>SFR            | ME2                    | Чтение/запись   | 005h  | 000h после PUC        |
| Регистр 2 разрешения преры-<br>вания SFR     | IE2                    | Чтение/запись   | 001h  | 000h после PUC        |
| Регистр 2 флага прерывания<br>SFR            | IFG2                   | Чтение/запись   | 003h  | 020h после PUC        |

#### Примечание: Изменение битов SFR

Чтобы избежать изменения управляющих битов другими модулями, рекомендуется устанавливать или очищать биты IEx и IFGx с помощью команд BIS.B или BIC.B вместо команд MOV.B или CLR.B.

# UxCTL, регистр управления USART

| 7                  | 6                  | 5                 | 4    | 3      | 2    | 1    | 0     |
|--------------------|--------------------|-------------------|------|--------|------|------|-------|
| Не<br>используется | Не<br>используется | I <sup>2</sup> C* | CHAR | LISTEN | SYNC | MM   | SWRST |
| rw-0               | rw-0               | rw-0              | rw-0 | rw-0   | rw-0 | rw-0 | rw-1  |

| Не<br>используется | Биты 7-6 | Не используются                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|--------------------|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| I2C*               | Бит 5    | Включение режима $ ^2$ С. Этот бит позволяет выбрать режим $ ^2$ С или SPI, когда SYNC=1. 0 — Режим SPI 1 — Режим $ ^2$ С или $ ^2$ С |
| CHAR               | Бит 4    | Длина символа 0 — 7-разрядные данные 1 — 8-разрядные данные                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| LISTEN             | Бит 3    | Включение прослушивания. Бит LISTEN включает режим обратной петли.  0 — Отключен  1 — Включен. Сигнал передачи внутренне подключается назад к приемнику.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |

| SYNC        | Бит 2 | Включение синхронного режима<br>0 — Режим UART<br>1 — Режим SPI                                                                             |  |  |
|-------------|-------|---------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| ММ          | Бит 1 | Режим ведущего<br>0 – USART ведомый<br>1 – USART ведущий                                                                                    |  |  |
| SWRST FUT 0 |       | Включение программного сброса<br>0 — Отключен. Сброс USART исключен из работы<br>1 — Разрешен. Логика USART удерживается в состоянии сброса |  |  |

<sup>\*</sup>Применимо к USART0 только в устройствах MSP430x15x и MSP430x16x.

# UxTCTL, регистр управления передачей USART

| 7    | 6    | 5    | 4    | 3                  | 2                  | 1    | 0     |   |
|------|------|------|------|--------------------|--------------------|------|-------|---|
| СКРН | CKPL | SSEL | _X   | Не<br>используется | Не<br>используется | STC  | TXEPT |   |
| rw-0 | rw-0 | rw-0 | rw-0 | rw-0               | rw-0               | rw-0 | rw-1  | • |

| СКРН               | Бит 7    | Выбор фазы тактирования. Управляет фазой UCLK.<br>0 — Обычная схема тактирования UCLK<br>1 — Сигнал UCLK отстает на один полупериод                                                                                                                                                                    |  |  |  |
|--------------------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| CKPL               | Бит 6    | Выбор полярности тактового сигнала.  0 — Неактивный уровень низкий; вывод данных происходит по нарастающему фронту UCLK; входные данные защелкиваются по спаду UCLK.  1 — Неактивный уровень высокий; вывод данных происходит по спаду UCLK; входные данные защелкиваются по нарастающему фронту UCLK. |  |  |  |
| SSELx              | Биты 5-4 | Выбор источника. Эти биты выбирают источник тактирования для BRCLK  00 — Внешний UCLK (действует только в режиме ведомого)  01 — ACLK (справедливо только для режима ведущего)  10 — SMCLK (справедливо только для режима ведущего)  11 — SMCLK (справедливо только для режима ведущего)               |  |  |  |
| Не<br>используется | Бит 3    | Не используется                                                                                                                                                                                                                                                                                        |  |  |  |
| Не<br>используется | Бит 2    | Не используется                                                                                                                                                                                                                                                                                        |  |  |  |
| STC                | Бит 1    | Управление передачей ведомого.<br>0 — 4-х выводной режим SPI: STE включен<br>1 — 3-х выводной режим SPI: STE выключен                                                                                                                                                                                  |  |  |  |
| ТХЕРТ Бит О        |          | Флаг опустошения передатчика. Флаг ТХЕРТ не используется в режиме ведомого.  0 — Передача активна и/или в UxTXBUF находятся данные  1 — UxTXBUF и сдвиговый регистр ТХ пусты                                                                                                                           |  |  |  |



# UxRCTL, регистр управления приемом USART

| 7    | 6                  | 5    | 4                  | 3                  | 2                  | 1                  | 0                  |
|------|--------------------|------|--------------------|--------------------|--------------------|--------------------|--------------------|
| FE   | Не<br>используется | OE   | Не<br>используется | Не<br>используется | Не<br>используется | Не<br>используется | Не<br>используется |
| rw-0 | rw-0               | rw-0 | rw-0               | rw-0               | rw-0               | rw-0               | rw-0               |

| FE                 | Бит 7 | Флаг ошибки фрэйма. Этот бит указывает на конфликт шины, когда ММ=1 и STC=0. FE не используется в режиме ведомого.  0 – Конфликт не обнаружен  1 – На STC появился отрицательный фронт, указывая на конфликт при обращении к шине                                                            |
|--------------------|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Не<br>используется | Бит 6 | Не используется                                                                                                                                                                                                                                                                              |
| OE                 | Бит 5 | Флаг ошибки переполнения. Этот бит устанавливается, когда символ перемещен в UxRXBUF до завершения чтения предыдущего символа. ОЕ автоматически сбрасывается, когда UxRXBUF прочитан, когда SWRST=1, а также может быть сброшен программно. О — Нет ошибки 1 — Произошла ошибка переполнения |
| Не<br>используется | Бит 4 | Не используется                                                                                                                                                                                                                                                                              |
| Не<br>используется | Бит 3 | Не используется                                                                                                                                                                                                                                                                              |
| Не<br>используется | Бит 2 | Не используется                                                                                                                                                                                                                                                                              |
| Не<br>используется | Бит 1 | Не используется                                                                                                                                                                                                                                                                              |
| Не<br>используется | Бит О | Не используется                                                                                                                                                                                                                                                                              |

# UxBRO, регистр О управления скоростью передачи USART

| 7              | 6              | 5              | 4  | 3              | 2              | 1              | 0              |
|----------------|----------------|----------------|----|----------------|----------------|----------------|----------------|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |
| rw             | rw             | rw             | rw | rw             | rw             | rw             | rw             |

# UxBR1, регистр 1 управления скоростью передачи USART

| 7               | 6               | 5               | 4               | 3               | 2               | 1              | 0  |
|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|----------------|----|
| 2 <sup>15</sup> | 2 <sup>14</sup> | 2 <sup>13</sup> | 2 <sup>12</sup> | 2 <sup>11</sup> | 2 <sup>10</sup> | 2 <sup>9</sup> | 28 |
| rw              | rw              | rw              | rw              | rw              | rw              | rw             | rw |

| UxBRx | Генератор скорости передачи использует содержимое<br>{UxBR1+UxBR0} для установки скорости передачи. Возможна<br>некорректная работа SPI в случае установки UxBR < 2. |
|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       | nonopportinal pacera of 18 only lace your estate of 2.                                                                                                               |

# UxMCTL, регистр управления модуляцией USART

|                         | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|-------------------------|----|----|----|----|----|----|----|----|
| rw rw rw rw rw rw rw rw | m7 | m6 | m5 | m4 | m3 | m2 | m1 | m0 |
|                         | rw |

| UxMCTLx |  | Регистр управления модуляцией не используется в режиме SPI и должен быть установлен на 000h. |
|---------|--|----------------------------------------------------------------------------------------------|
|---------|--|----------------------------------------------------------------------------------------------|

# UxRXBUF, регистр буфера приема USART

| 7              | 6              | 5              | 4  | 3              | 2              | 1              | 0              |
|----------------|----------------|----------------|----|----------------|----------------|----------------|----------------|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |
| r              | r              | r              | r  | r              | r              | r              | r              |

# UxTXBUF, регистр буфера передачи USART

| 7              | 6              | 5              | 4  | 3              | 2                     | 1              | 0              |  |
|----------------|----------------|----------------|----|----------------|-----------------------|----------------|----------------|--|
| 2 <sup>7</sup> | 2 <sup>6</sup> | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | <b>2</b> <sup>2</sup> | 2 <sup>1</sup> | 2 <sup>0</sup> |  |
| rw             | rw             | rw             | rw | rw             | rw                    | rw             | rw             |  |

| UxTXBUFx | Биты 7-0 | Буфер передаваемых данных доступен поль-<br>зователю и содержит текущие передаваемые<br>данные. Когда используется длина символа в 7<br>бит, данные необходимо выровнять по старше-<br>му разряду перед перемещением их в UxTXBUF.<br>Данные передаются начиная со старшего разря-<br>да. Запись в UxTXBUF очищает UTXIFGx. |
|----------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|----------|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|



#### МЕ1, регистр 1 включения модуля

| 7 | 6       | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---------|---|---|---|---|---|---|
|   | USPIE0* |   |   |   |   |   |   |

rw-0

|               | Бит 7    | Этот бит может быть использован другими модулями. См. справочные данные конкретного устройства.               |  |  |
|---------------|----------|---------------------------------------------------------------------------------------------------------------|--|--|
| USPIEO* Бит 6 |          | Включение USARTO SPI. Этот бит включает режим SPI для<br>USARTO.<br>0 — Модуль выключен<br>1 — Модуль включен |  |  |
|               | Биты 5-0 | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.              |  |  |

<sup>\*</sup> Не используется в устройствах MSP430x12xx. См. МЕ2 для битов включения модуля USART0 MSP430x12xx.

# МЕ2, регистр 2 включения модуля



|                | Биты 7-5 | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                 |  |
|----------------|----------|---------------------------------------------------------------------------------------------------------------|--|
| USPIE1 Бит 4   |          | Включение USART1 SPI. Этот бит включает режим SPI для<br>USART1.<br>0 – Модуль выключен<br>1 – Модуль включен |  |
|                | Биты 3-1 | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                 |  |
| USPIE0** Бит 0 |          | Включение USARTO SPI. Этот бит включает режим SPI для<br>USARTO.<br>0 — Модуль выключен<br>1 — Модуль включен |  |

<sup>\*\*</sup> Только устройства MSP430x12xx

# IE1, регистр 1 разрешения прерываний

| 7       | 6       | 5 | 4 | 3 | 2 | 1 | 0 |
|---------|---------|---|---|---|---|---|---|
| UTXIE0* | URXIE0* |   |   |   |   |   |   |
| rw₋0    | rw-0    |   | _ | • | • | • |   |

| UTXIEO* Бит 7  URXIEO* Бит 6  Биты 5-0 |  | Разрешение прерывания при передаче USARTO. Этот бит разреш<br>ет прерывание UTXIFGO.<br>0 — Прерывание не разрешено<br>1 — Прерывание разрешено |  |  |  |
|----------------------------------------|--|-------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
|                                        |  | Разрешение прерывания при приеме USARTO. Этот бит разрешае прерывание URXIFGO.  0 — Прерывание не разрешено  1 — Прерывание разрешено           |  |  |  |
|                                        |  | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.                                                |  |  |  |

<sup>\*</sup> Не используется в устройствах MSP430x12xx. См. IE2 для битов разрешения прерывания USARTO MSP430x12xx.

# IE2, регистр 2 разрешения прерывания

| 7 | 6 | 5      | 4      | 3 | 2 | 1        | 0        |  |
|---|---|--------|--------|---|---|----------|----------|--|
|   |   | UTXIE1 | URXIE1 |   |   | UTXIE0** | URXIE0** |  |
|   |   | rw-0   | rw-0   |   |   | rw-0     | rw-0     |  |

|          | Биты 7-6 | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                            |
|----------|----------|------------------------------------------------------------------------------------------------------------------------------------------|
| UTXIE1   | Бит 5    | Разрешение прерывания при передаче USART1. Этот бит разрешает прерывание UTXIFG1.  0 – Прерывание не разрешено  1 – Прерывание разрешено |
| URXIE1   | Бит 4    | Разрешение прерывания при приеме USART1. Этот бит разрешает прерывание URXIFG1.  0 – Прерывание не разрешено  1 – Прерывание разрешено   |
| Биты 3-2 |          | Эти биты могут использоваться другими модулями. См. справочные данные конкретного устройства.                                            |
| UTXIE0** | Бит 1    | Разрешение прерывания при передаче USARTO. Этот бит разрешает прерывание UTXIFGO.  0 — Прерывание не разрешено  1 — Прерывание разрешено |
| URXIEO** | Бит О    | Разрешение прерывания при приеме USARTO. Этот бит разрешает прерывание URXIFGO.  0 — Прерывание не разрешено  1 — Прерывание разрешено   |

<sup>\*\*</sup> Только устройства MSP430x12xx



# IFG1, регистр 1 флагов прерываний

| 7        | 6        | 5 | 4 | 3 | 2 | 1 | 0 |
|----------|----------|---|---|---|---|---|---|
| UTXIFG0* | URXIFG0* |   |   |   |   |   |   |

rw-1 rw-0

| UTXIFG0* | Бит 7    | Флаг прерывания при передаче USARTO. UTXIFGO устанавливается, когда UOTXBUF пуст.  0 — Прерывание не ожидается  1 — Прерывание ожидается                 |
|----------|----------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| URXIFG0* | Бит 6    | Флаг прерывания при приеме USARTO. URXIFGO устанавливается, когда в UORXBUF принят полный символ.  0 — Прерывание не ожидается  1 — Прерывание ожидается |
|          | Биты 5-0 | Эти биты могут быть использованы другими модулями. См. справочные данные конкретного устройства.                                                         |

<sup>\*</sup> Не используется в устройствах MSP430x12xx. См. IFG2 для битов флагов прерывания USART0 MSP430x12xx.

# IFG2, регистр 2 флагов прерываний

| 7 | 6 | 5       | 4       | 3 | 2 | 1         | 0         |
|---|---|---------|---------|---|---|-----------|-----------|
|   |   | UTXIFG1 | URXIFG1 |   |   | UTXIFG0** | URXIFG0** |
|   | - | rw-1    | rw₋0    | - | - | rw-1      | rw-0      |

|           |          | Эти биты могут использоваться другими модулями. См. спра- |
|-----------|----------|-----------------------------------------------------------|
|           | Биты 7-6 | 1 1 1 1                                                   |
|           |          | вочные данные конкретного устройства.                     |
|           |          | Флаг прерывания при передаче USART1. UTXIFG1 устанавли-   |
| UTXIFG1   | Бит 5    | вается, когда U1TXBUF пуст.                               |
| UIAIIUI   | DNIJ     | 0 – Прерывание не ожидается                               |
|           |          | 1 – Прерывание ожидается                                  |
|           |          | Флаг прерывания при приеме USART1. URXIFG1 устанавлива-   |
| HDVIEGA   | Бит 4    | ется, когда в U1RXBUF принят полный символ.               |
| URXIFG1   |          | 0 – Прерывание не ожидается                               |
|           |          | 1 – Прерывание ожидается                                  |
|           | F 2 0    | Эти биты могут использоваться другими модулями. См. спра- |
|           | Биты 3-2 | вочные данные конкретного устройства.                     |
|           | _ ,      | Флаг прерывания при передаче USARTO. UTXIFGO устанавли-   |
| UTVIFOO++ |          | вается, когда UOTXBUF пуст.                               |
| UTXIFG0** | Бит 1    | 0 – Прерывание не ожидается                               |
|           |          | 1 – Прерывание ожидается                                  |
|           |          | Флаг прерывания при приеме USARTO. URXIFGO устанавлива-   |
| UDVIEGO** | F 0      | ется, когда в UORXBUF принят полный символ.               |
| URXIFG0** | Бит О    | 0 – Прерывание не ожидается                               |
|           |          | 1 – Прерывание ожидается                                  |

<sup>\*\*</sup> Только устройства MSP430x12xx

# 0x1xxFamily

# Периферийный интерфейс USART, режим $I^2C$

Раздел XV.





# Периферийный интерфейс USART, режим I<sup>2</sup>C

Универсальный синхронно/асинхронный приемопередающий (USART) периферийный интерфейс поддерживает связь по  $I^2C$  в модулях USART0. Этот раздел описывает режим  $I^2C$ . Режим  $I^2C$  реализован в устройствах MSP430x15х и MSP430x16х.

# 15.1. Введение в модуль I2C

Модуль управления взаимообменом между интегральными схемами ( $I^2C$ ) обеспечивает интерфейс между MSP430 и  $I^2C$ -совместимыми устройствами через последовательную двухпроводную шину  $I^2C$ . Внешние компоненты, присоединенные к шине  $I^2C$  последовательно передают и/или принимают последовательные данные в/из USART через 2-х проводной  $I^2C$ -интерфейс.

#### Модуль I<sup>2</sup>С имеет следующие возможности:

- Соответствует спецификации I<sup>2</sup>C v2.1 Philips Semiconductor
- Формат передачи байт/слово
- 7-разрядный и 10-разрядный режимы адресации устройств
- Общий вызов
- Старт/рестарт/стоп
- Режим приемника передатчик/ведущий со многими ведущими
- Режим передатчика приемник/ведомый со многими ведущими
- Комбинированный режим ведущего передача/прием и прием/передача
- Поддержка стандартного режима до 100 кбод и быстрого режима до 400 кбод
- Встроенный FIFO для буферирования чтения и записи
- Программируемая генерация тактовых импульсов
- 16-разрядный доступ к данным для увеличения пропускной способности шины
- Автоматический подсчет количества байт данных
- Разработан для работы при пониженном энергопотреблении
- Определение условия СТАРТ ведомого приемника для автоматического выхода из режимов LPMx
- Расширенные возможности прерываний
- Реализован только в USARTO

На рис. 15-1 показана блок-схема модуля I<sup>2</sup>C.

# 15.2. Функционирование модуля I<sup>2</sup>C

Модуль  $I^2$ С поддерживает любые ведущие или ведомые устройства, совместимые с  $I^2$ С. На рис. 15-2 показан пример шины  $I^2$ С. Каждое устройство  $I^2$ С



**Рис. 15-1.** Блок-схема USART: режим I<sup>2</sup>C

обладает уникальным адресом и может работать и как передатчик и как приемник. Устройство, подключенное к шине  $l^2C$ , во время передачи данных может рассматриваться как ведущее или ведомое. Ведущий инициирует передачу данных и генерирует тактовый сигнал SCL. Любое устройство, адресованное ведущим, рассматривается как ведомый.

При обмене данными на  $I^2$ С используется вывод последовательных данных (SDA) и вывод последовательного тактирования (SCK). Оба вывода SDA и SCL являются двунаправленными и должны подключаться к положительному источнику питания с использованием нагрузочного резистора.

#### Примечание: Уровни SDA и SCL

Уровни напряжения на выводах SDA и SCL не должны быть выше уровня  $V_{\rm cc}$  MSP430.

Библиотека Компэла —





**Рис. 15-2.** Схема подключений на шине I<sup>2</sup>C

#### 15.2.1. Инициализация модуля РС

Модуль  $I^2$ С является частью периферии USART. Индивидуальный бит устанавливает, когда USART0 используется в режиме  $I^2$ С, а не в режимах SPI или UART. Значение по умолчанию в регистре U0CTL устанавливает режим UART. Для работы с  $I^2$ С необходимо установить биты SYNC и  $I^2$ С. После инициализации модуля, модуль  $I^2$ С готов для выполнения приема или передачи. Установка  $I^2$ С разрешает работу модуля  $I^2$ С.

Конфигурирование и переконфигурирование модуля I<sup>2</sup>C всегда должно выполняться только при I2CEN=0, во избежание непредсказуемого поведения. Установка I2CEN=0 вызывает следующие эффекты:

- связь по I<sup>2</sup>C останавливается;
- линии SDA и SCL переводятся в высокоимпедансное состояние:
- в регистре I2CTCTL очищаются биты 3-0, а биты 7-4 не изменяются;
- очищаются регистры I2CDCTL и I2CDR;
- сдвиговые регистры приема и передачи очищаются;
- регистры UOCTL, I2CNDAT, I2CPSC, I2CSCLL, I2CSCLH не изменяются;
- регистры I2COA, I2CSA, I2CIE, I2CIFG и I2CIV не изменяются.

Когда USART переконфигурируется из режима I<sup>2</sup>C в режимы UART или SPI, первыми должны быть очищены биты I<sup>2</sup>C, SYNC и I2CEN, затем должен быть установлен SWRST и только потом можно начать процедуру инициализации UART или SPI. Нарушение этой последовательности может привести к непредсказуемым результатам.

Примечание: конфигурирование модуля USART для работы в режиме  $I^2$ С после сброса:

Необходим следующий процесс конфигурации I<sup>2</sup>C:

1) Выбрать режим РС установкой SWRST=1 (BIS.B #I2C + SUNC, &UOCTL)

2) Выключить модуль I<sup>2</sup>C (BIC.B #I2CEN, &UOCTL)

3) Сконфигурировать модуль I2C при I2CEN=0;

4) Программно установить I2CEN (BIS.B #I2CEN, &UOCTL)

Нарушение последовательности выполнения этого процесса может привести к непредсказуемому поведению USART.

# Примечание: переконфигурирование модуля USART для работы в режиме UART или SPI:

Когда модуль USART переконфигурируется для работы в режимах UART или SPI из режима  ${}^{12}$ С, необходимо выполнить следующие действия:

1) Очистить биты  $I^2C$ , SYNC и I2CEN (CLR.B &UOCTL);

2) Установить SWRST (MOV.B #SWRST, &UOCTL);

3) Продолжить процедуру инициализации UART или SPI;

Нарушение последовательности выполнения этого процесса может привести к непредсказуемому поведению USART.

#### 15.5.2. Последовательные данные I<sup>2</sup>C

При передаче каждого бита ведущим устройством генерируется один тактовый импульс. Модуль I<sup>2</sup>C работает с данными, организованными побайтно. Сначала перемещается старший значащий разряд, как показано на рис. 15-3.



Рис. 15-3. Передача данных модулем I2C

Первый после условия «СТАРТ» байт состоит из 7-разрядного адреса ведомого и бита R/nonW. Когда R/nonW=0, ведущий передает данные ведомому. Когда R/nonW=1, ведущее устройство принимает данные от ведомого. Бит АСК посылается приемником после каждого байта на 9-ом такте SCL.



Условия «СТАРТ» и «СТОП», показанные на рис. 15-3, генерируются ведущим устройством. Под условием «СТАРТ» понимается переход с высокого уровня линии SDA на низкий при высоком уровне на SCL. Под условием «СТОП» понимается переход с низкого уровня на линии SDA на высокий при высоком уровне на SCL. Бит занятости I2CBB устанавливается после условия «СТАРТ» и сбрасывается после условия «СТОП».

Данные на SDA должны быть неизменны в течение периода высокого уровня SCL, как показано на рис. 15-4. Высокий и низкий уровень SDA может изменяться только тогда, когда SCL имеет низкий уровень, в противном случае будет сгенерировано условие «СТАРТ» или «СТОП».



**Рис. 15-4.** Передача бита на шине I<sup>2</sup>C

#### 15.2.3. Режимы адресации Р°С

Модуль I<sup>2</sup>С поддерживает 7-разрядный и 10-разрядный режимы адресации.

#### 7-разрядная адресация

В 7-разрядном адресном формате, показанном на рис. 15-5, первый байт — это 7-разрядный адрес ведомого и бит R/nonW. Бит АСК посылается приемником после каждого байта.



**Рис. 15-5.** 7-разрядный формат адресации модуля I<sup>2</sup>C

#### 10-разрядная адресация

В 10-разрядном адресном формате, показанном на рис. 15-6, первый байт содержит 11110b плюс два старших бита 10-разрядного адреса ведомого и бит R/nonW. Бит АСК посылается приемником после каждого байта. Следующий

байт состоит из 8 битов 10-разрядного адреса ведомого, за которым следует бит АСК и 8-разрядные данные.



**Рис. 15-6.** 10-разрядный формат адресации модуля I<sup>2</sup>C

#### Повторные условия «СТАРТ»

Направление потока данных на SDA может быть изменено ведущим без первоначального останова переноса, что приведет к повторению условия «СТАРТ». Это вызовет «РЕСТАРТ». После выполнения «РЕСТАРТА» адрес ведомого отправляется снова, но уже с новым направлением данных, заданным битом R/nonW. Условие «РЕСТАРТ» показано на рис. 15-7.



Рис. 15-7. Формат адресации модуля I<sup>2</sup>C с повторным условием «СТАРТ»

#### 15.2.4. Режимы работы модуля Р°С

Модуль  $I^2C$  работает в режимах ведущий передатчик, ведущий приемник, ведомый передатчик или ведомый приемник.

#### Режим ведущего

В режиме ведущего выполнение передачи и приема управляется с помощью битов I2CRM, I2CSTT и I2CSTP, как описано в таблице 15-1. Режимы ведущего передатчика и ведущего приемника показаны на рис. 15-8 и рис. 15-9. Когда после приема или передачи байта необходимо вмешательство ЦПУ, линия SCL удерживается в состоянии низкого уровня.

| I2CRM | I2CSTP | 12CSTT | Состояние или активность шины                                                                                                                                                                                                                                                                                                                     |
|-------|--------|--------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Х     | 0      | 0      | Модуль I <sup>2</sup> C находится в режиме ведущего, но свободен.<br>Условия «СТАРТ» и «СТОП» не генерируются.                                                                                                                                                                                                                                    |
| 0     | 0      | 1      | Активность инициируется установкой I2CSTT. I2CNDAT используется для определения длины передачи. Условие «СТОП» автоматически не генерируется после перемещения байт, количество которых задано в I2CNDAT. Программное обеспечение должно установить I2CSTP для генерации условия «СТОП» в конце передачи. Это используется для условия «РЕСТАРТ». |

Таблица 15-1. Функционирование ведущего



Таблица 15-1. (Окончание)

| I2CRM | I2CSTP | I2CSTT | Состояние или активность шины                                                                                                                                                                                                                                                                                                                       |
|-------|--------|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0     | 1      | 1      | I2CNDAT используется для установки длины передачи.<br>Установка I2CSTT инициирует активность. Условие «СТОП»<br>автоматически генерируется после передачи количества<br>байт, заданного в I2CNDAT.                                                                                                                                                  |
| 1     | 0      | 1      | I2CNDAT не используется для установки длины передачи.<br>Длиной передачи должно управлять программное обеспечение. Установка бита I2CSTT инициирует активность. Для инициирования условия «СТОП» или останова активности программное обеспечение должно установить бит I2CSTP.<br>Этот режим используется, если необходимо передать более 255 байт. |
| 0     | 1      | 0      | Установка бита I2CSTP генерирует условие «СТОП» на шине после отправки количества байт, заданного в I2CNDAT или немедленно, если уже было передано то количество байт, которое заданное в I2CNDAT.                                                                                                                                                  |
| 1     | 1      | 0      | Установка бита I2CSTP генерирует условие «СТОП» на шине после завершения текущей передачи или немедленно, если текущая передача не выполняется.                                                                                                                                                                                                     |
| 1     | 1      | 1      | Зарезервировано, шина неактивна.                                                                                                                                                                                                                                                                                                                    |

#### **Арбитраж**

Если два или более передатчика одновременно начинают передачу на шине, запускается процедура арбитража. На рис. 15-10 поясняется процедура арбитража между двумя устройствами. Процедура арбитража использует данные, представленные на SDA конкурирующими передатчиками. Первый ведущий передатчик, генерирующий логическую единицу, отвергается противостоящим ведущим, генерирующим логический сигнал низкого уровня. Процедура арбитража дает приоритет устройству, которое передает поток последовательных данных с наименьшим двоичным значением. Ведущий передатчик, потерявший арбитраж, переключается в ведомый режим приема и устанавливает флаг потери арбитража ALIFG. Если два или более устройства посылают одинаковые первые байты, арбитраж продолжается на последующих байтах.

Если выполняется процедура арбитража, когда на SDA повторяются условия «СТАРТ» или «СТОП», ведущие передатчики, вовлеченные в арбитраж, должны послать повторные условия «СТАРТ» или «СТОП» в том же самом месте в формате фрэйма. Арбитраж не разрешается между:

- Повторным условием «СТАРТ» и битом данных
- Условием «СТОП» и битом данных
- Повторным условием «СТАРТ» и условием «СТОП»



Рис. 15-8. Режим ведущего передатчика





Рис. 15-9. Режим ведущего приемника



**Рис. 15-10.** Процедура арбитража между двумя ведущими передатчиками

#### Автоматический подсчет байтов данных

Автоматический подсчет байтов данных поддерживается в режиме ведущего с помощью регистра I2CNDAT. Когда I2CRM=0, число принятых или отправленных байтов записывается в I2CNDAT. Условие «СТОП» автоматически генерируется после того, как было передано количество байт, содержащееся в I2CNDAT.

#### Примечание: Регистр I2CNDAT

Не следует изменять содержимое регистра I2CNDAT, когда I2CBB=1 и I2CRM=0. В противном случае возможен непредсказуемый результат.

#### Режим ведомого

В режиме ведомого операции передачи и приема автоматически управляются модулем I<sup>2</sup>C. Режимы ведомого передатчика и ведомого приемника показаны на рис. 15-11 и рис. 15-12.

В режиме ведомого приемника биты последовательных данных принимаются на SDA и сдвигаются по тактовым импульсам, генерируемым ведущим устройством. Ведомое устройство не генерирует тактовый сигнал, но может удерживать линию SCL в состоянии низкого уровня, если после приема байта необходимо вмешательство ЦПУ.

Вход в режим ведомого передатчика происходит, когда байт адреса ведомого, переданный ведущим, совпадает с собственным адресом, и был послан установленный бит R/W, указывающий на запрос отправки данных ведущему. Ведомый передатчик сдвигает последовательные данные наружу на SDA по импульсам тактирования, генерируемым ведущим устройством. Ведомое устройство не





Рис. 15-11. Ведомый передатчик



Рис. 15-12. Ведомый приемник

Библиотека Компэла — 279



генерирует тактовых сигналов, но может удерживать линию SCL в состоянии низкого уровня, если после передачи байта необходимо вмешательство ЦПУ.

#### Примечание: Бит I2CTRX в режиме ведомого

Бит I2CTRX должен быть очищен для нормальной работы в режиме ведомого

#### 15.2.5. Регистр данных I2CDR модуля РС

Регистр I2CDR может быть доступен как 8-ми или 16-разрядный регистр, что определяется битом I2CWORD. Функции регистра I2CDR описаны в таблице 15-2. Когда I2CWORD=1, любая попытка изменить регистр с помощью однобайтной команды будет неуспешной и регистр не будет модифицирован.

**I2CWORD I2CTRX** Функция I2CDR Режим передачи байта: Используется только младший байт. Байт дважды буферизируется. Если новый байт записан до передачи 0 1 предыдущего байта, новый байт ожидает во временном буфере до момента защелкивания в младшем байте регистра I2CDR. Когда I2CDR доступен, устанавливается бит TXRDYIFG. Режим приема байта: Используется только младший байт. Байт дважды буферизируется. Если новый байт принят до прочтения 0 0 предыдущего байта, новый байт ожидает во временном буфере до момента защелкивания в младшем байте регистра I2CDR. Когда I2CDR готов для чтения, устанавливается бит RXRDYIFG. Режим передачи слова: Первым передается младший байт слова, затем старший байт. Регистр дважды буферизируется. Если новое 1 1 слово записано до передачи предыдущего слова, новое слово ожидает во временном буфере до момента защелкивания в регистре I2CDR. Когда I2CDR доступен, устанавливается бит TXRDYIFG. Режим приема слова: Первым принимается младший байт слова, затем старший байт. Регистр дважды буферизируется. Если новое слово принято до прочтения предыдущего слова, новое 1 0 слово ожидает во временном буфере до момента защелкивания в регистре I2CDR. Когда I2CDR готов к доступу, устанавливается бит RXRDYIFG.

Таблица 15-2. Функции регистра I2CDR

#### Опустошение при передаче

В режиме ведущего опустошение происходит, когда сдвиговый регистр передачи и буфер передачи пусты. В режиме ведомого опустошение происходит, когда сдвиговый регистр передачи и буфер передачи пусты, а внешний ведущий I<sup>2</sup>C все еще запрашивает данные. Когда происходит опустошение при передаче, устанавливается бит I2CTXUDF. Запись данных в регистр I2CDR или

сброс бита I2CEN сбрасывают I2CTXUDF. I2CTXUDF используется только в режиме передачи.

#### Переполнение при приеме

Переполнение при приеме происходит, когда сдвиговый регистр приема и буфер приема заполнены. Когда происходит переполнение при приеме, устанавливается бит I2CRXOVR. Потери данных не происходит, поскольку в этом случае линия SCL удерживается в состоянии низкого уровня, которое приостанавливает дальнейшую активность на шине. Чтение регистра I2CDR или сброс бита I2CEN сбрасывают бит I2CRXOVR. Бит I2CRXOVR используется только в режиме приема.

#### 15.2.6. Генерация тактовых сигналов I2С и синхронизация

Модуль  $I^2C$  работает с источником тактовой частоты, выбираемым битами I2CSSELx. Прескалер I2CPSC и регистры I2CSCLH и I2CSCLL определяют частоту и скважность тактового сигнала SCL для режима ведомого, как показано на рис. 15-13.

#### Примечание: максимальная частота I2CCLK



**Рис. 15-13.** Генерация сигналов на линии SCL модуля I<sup>2</sup>C

Источник тактовых импульсов I2CIN модуля I<sup>2</sup>C должен иметь частоту, по крайней мере, в 10 раз больше частоты SCL в обоих режимах ведущего и ведомого. Это условие выполняется автоматически в режиме ведущего регистрами I2CSCLL и I2CSCLH.

#### Примечание: значение U2CPSC

Когда I2CPSC>4, функционирование может оказаться непредсказуемым. Для установки частоты SCL необходимо использовать регистры I2CSCLL и I2CSCLH.

Во время процедуры арбитража тактовые импульсы от различных ведущих должны быть синхронизированы. Устройство, первым генерирующее период низкого уровня на SCL, берет верх над другими устройствами, вынуждая их запустить их собственные периоды низкого уровня. В этом случае SCL удерживается в состоянии низкого уровня устройством с самым долгим периодом низкого уровня. Другие устройства должны ожидать, пока линия SCL будет освобождена перед стартом своих периодов высокого уровня. Рис. 15-14 ил-





**Рис. 15-14.** Синхронизация двух тактовых генераторов I<sup>2</sup>C во время арбитража

люстрирует тактовую синхронизацию. Это позволяет медленному ведомому замедлять быстрого ведущего.

#### 15.2.7. Использование модуля I2C в режимах пониженного энергопотребления

Модуль  $I^2$ С может использоваться в MSP430 в режимах пониженного энергопотребления. Когда для модуля  $I^2$ С задействован внутренний источник тактирования, модуль работает нормально независимо от режима работы MSP430. Когда внутренний источник тактирования модуля  $I^2$ С отсутствует, обеспечивается автоматическая активация тактирования. Когда модуль  $I^2$ С простаивает,  $I^2$ СВUSY=0 и источник тактирования  $I^2$ СП отключен от модуля  $I^2$ С, сохраняя энергию источника питания.

Когда источник тактирования  $I^2C$  неактивен, модуль  $I^2C$  автоматически активирует выбранный источник тактирования, когда это необходимо, независимо от установок управляющих битов источника тактирования. Источник тактирования остается активным до перехода модуля  $I^2C$  в состояние ожидания. После возврата модуля  $I^2C$  в режим ожидания, управление источником тактирования возвращается к установкам его управляющих битов.

Автоматическая активация тактирования  $I^2$ С происходит в следующих ситуациях:

 В режиме ведущего тактирование активируется, когда I2CSTT=1 и остается активным до завершения переноса, после чего модуль I<sup>2</sup>C возвращается в состояние ожидания. В режиме ведомого тактирование активируется, когда обнаружено условие «СТАРТ» и остается активным до завершения переноса, после чего модуль I<sup>2</sup>C возвращается в состояние ожидания. После определения условия «СТАРТ» устанавливается флаг STTIFG и модуль удерживает линию SCL в низком состоянии, пока источник тактирования не станет активным. Как только источник запускается, модуль I<sup>2</sup>C освобождает линию SCL ведущему.

Когда модуль  $I^2C$  активирует неактивный источник тактирования, источник тактирования становится активным для всего устройства, и любая периферия, сконфигурированная для использования этого источника, окажется задействованной. Например, таймер, использующий SMCLK, будет инкрементироваться, пока модуль  $I^2C$  будет удерживать SMCLK в активном состоянии.

#### 15.2.8. Прерывания РС

Модуль I<sup>2</sup>С имеет один вектор прерывания для восьми флагов прерывания, показанных в таблице 15-3. Каждый флаг прерывания имеет собственный бит разрешения прерывания. Когда прерывание разрешено, и бит GIE установлен, флаг прерывания будет генерировать запрос прерывания.

Таблица 15-3. Прерывания Р°С

| Флаг прерывания | Условие прерывания                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |  |
|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| ALIFG           | Потеря арбитража. Арбитраж может быть потерян, когда два или более передатчиков начинают передачу одновременно или когда программное обеспечение пытается инициировать I <sup>2</sup> C перенос при I2CBB=1. Флаг ALIFG устанавливается, когда арбитраж был потерян. Когда ALIFG устанавливается, биты MST и I2CSTP очищаются и контроллер I <sup>2</sup> C становится ведомым приемником.        |  |  |  |  |
| NACKIFG         | Прерывание при отсутствии подтверждения. Этот флаг устанавливается, когда подтверждение ожидается, но не получено.                                                                                                                                                                                                                                                                                |  |  |  |  |
| OAIFG           | Прерывание собственного адреса. Этот флаг устанавливается, когда другой ведущий имеет адрес модуля I <sup>2</sup> C. OAIFG используется только в режиме ведомого.                                                                                                                                                                                                                                 |  |  |  |  |
| ARDYIFG         | Прерывание «регистр доступен для чтения». Этот флаг устанавливается, когда ранее запрограммированный перенос завершен, и биты статуса обновлены. Это прерывание используется для уведомления ЦПУ о том, что регистры РС готовы к доступу.                                                                                                                                                         |  |  |  |  |
| RXRDYIFG        | Прерывание/статус готовности приема. Этот флаг устанавливается, когда модуль I <sup>2</sup> C принял новые данные. RXRDYIFG автоматически очищается, когда I2CDR прочитан и буфер приема пуст. Переполнение приемника показывается, если бит I2CRXOVR=1. RXRDYIFG используется только в режиме приема.                                                                                            |  |  |  |  |
| TXRDYIFG        | Прерывание/статус готовности передачи. Этот флаг устанавливается, когда модуль I <sup>2</sup> C готов для новой передачи данных (режим ведущего передатчика) или когда другой ведущий запрашивает данные (режим ведомого передатчика). TXRDYIFG автоматически очищается, когда I2CDR и буфер передачи полны. Опустошение передачи показывается, если I2CTXUDF=1. Не используется в режиме приема. |  |  |  |  |



#### Таблица 15-3. (Окончание)

| Флаг<br>прерывания | Условие прерывания                                                                                                                                                                                                                                                                                                                                                                  |
|--------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [40] [40]          | Прерывание общего вызова. Этот флаг устанавливается, когда модуль I <sup>2</sup> С принял адрес общего вызова (00h). GCIFG используется только в режим приема.                                                                                                                                                                                                                      |
| STTIFG             | Прерывание при обнаружении условия «СТАРТ». Этот флаг устанавливается, когда модуль I <sup>2</sup> С обнаружил условие «СТАРТ» в режиме ведомого. Это позволяет MSP430 находиться в режиме пониженного энергопотребления с неактивным источником тактирования I <sup>2</sup> С, пока ведущий не инициирует связь по I <sup>2</sup> С. STTIFG используется только в режиме ведомого. |

#### Генератор вектора прерывания I2CIV

Флаги прерывания I<sup>2</sup>C разделены по приоритетам и объединены в источник одного вектора прерывания. Регистр вектора прерывания I2CIV используется для выяснения, какой флаг запросил прерывание. Разрешенное прерывание с наивысшим приоритетом генерирует число в регистре I2CIV, которое может быть оценено или добавлено к программному счетчику для автоматического входа в соответствующую программную процедуру. Запрещенные I<sup>2</sup>C прерывания не воздействуют на содержимое I2CIV. Когда RXDMAEN=1, RXRDYIFG не будет влиять на значение I2CIV и когда TXDMAEN=1, TXRDYIFG не будет влиять на значение I2CIV, независимо от состояния RXRDYIE или TXRDYIE.

При любом доступе (чтение или запись) к регистру I2CIV автоматически сбрасывается флаг ожидающего прерывания с наивысшим приоритетом. Если устанавливается другой флаг прерывания, после обработки начального прерывания немедленно генерируется другое прерывание.

#### Пример программного обеспечения, использующего I2CIV

Приведенный далее пример программного обеспечения показывает рекомендуемое использование I2CIV. Значение I2CIV добавляется к PC для автоматического перехода к соответствующей процедуре:

```
I2C_ISR

ADD &I2CIV, PC ;Добавление смещения к таблице переходов

RETI ; Вектор 0: Нет прерывания

JMP AL IFG_ISR ; Вектор 2: ALIFG

JMP NACKIFG_ISR ; Вектор 4: NACKIFG

JMP OAIFG_ISR ; Вектор 6: OAIFG

JMP ARDYIFG_ISR ; Вектор 8: ARDYIFG

JMP RXRDYIFG_ISR ; Вектор 10: RXRDYIFG

JMP TXRDYIFG_ISR ; Вектор 12: TXRDYIFG

JMP GCIFG_ISR ; Вектор 14: GCIFG

STTIFG_ISR ; Вектор 16

... ; Задача (программный модуль) начинается здесь
```

```
RETI
                 ;Возврат
ALIFG ISR
                 ;Вектор 2
                 ;Задача начинается здесь
  . . .
  RETI
                 ;Возврат
NACKIFG_ISR ;Bertop 4
                 ;Задача начинается здесь
  . . .
           ;Возврат
;Вектор б
  RETI
OAIFG ISR
                 ;Задача начинается здесь
  . . .
  RETI
                 ;Возврат
ARDYIFG_ISR ;Bektop 8
                 ;Задача начинается здесь
  RETI
                 ;Возврат
RXRDYIFG_ISR ;Bektop 10
                 ;Задача начинается здесь
                 ;Возврат
  RETI
TXRDYIFG_ISR
                 ;Вектор 12
                 ;Задача начинается здесь
  . . .
  RETI
                 ;Возврат
GCIFG_ISR ;Bektop 14
                 ;Задача начинается здесь
  . . .
                ;Возврат
  RETI
```

# 15.3. Регистры модуля I<sup>2</sup>C

Регистры модуля I<sup>2</sup>C приведены в таблице 15-4.

Таблица 15-4. Регистры Р<sup>С</sup>

| Регистр                                | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|----------------------------------------|------------------------|---------------|-------|-----------------------|
| Разрешение прерывания I <sup>2</sup> C | I2CIE                  | Чтение/запись | 050h  | Сброс с PUC           |
| Флаг прерывания I <sup>2</sup> C       | I2CIFG                 | Чтение/запись | 051h  | Сброс с PUC           |
| Счет данных I2C                        | I2CNDAT                | Чтение/запись | 052h  | Сброс с PUC           |
| Управление USART                       | U0CTL                  | Чтение/запись | 070h  | 001h c PUC            |
| Управление передачей I <sup>2</sup> C  | I2CTCTL                | Чтение/запись | 071h  | Сброс с PUC           |
| Управление данными I <sup>2</sup> C    | I2CDCTL                | Только чтение | 072h  | Сброс с PUC           |
| Прескалер I <sup>2</sup> C             | I2CPSC                 | Чтение/запись | 073h  | Сброс с PUC           |
| «Высокий» SCL I <sup>2</sup> C         | I2CSCLH                | Чтение/запись | 074h  | Сброс с PUC           |
| «Низкий» SCL I <sup>2</sup> C          | I2CSCLL                | Чтение/запись | 075h  | Сброс с PUC           |
| Данные I <sup>2</sup> C                | I2CDRW/I2CDRB          | Чтение/запись | 076h  | Сброс с PUC           |
| Собственный адрес I2C                  | I2COA                  | Чтение/запись | 0118h | Сброс с PUC           |
| Адрес ведомого I <sup>2</sup> C        | I2CSA                  | Чтение/запись | 011Ah | Сброс с РИС           |
| Вектор прерываний I <sup>2</sup> C     | I2CIV                  | Только чтение | 011Ch | Сброс с PUC           |



# UOCTL, регистр управления USARTO в режиме I<sup>2</sup>C

| 7       | 6       | 5      | 4    | 3      | 2    | 1    | 0     |  |
|---------|---------|--------|------|--------|------|------|-------|--|
| RXDMAEN | TXDMAEN | $I^2C$ | XA   | LISTEN | SYNC | MST  | I2CEN |  |
| rw-0    | rw-0    | rw-0   | rw-0 | rw-0   | rw-0 | rw-0 | rw-1  |  |

| RXDMAEN                                                                                           | Бит 7 | Разрешение DMA при приеме. Этот бит разрешает использовать контроллер DMA для переноса принятых модулем I <sup>2</sup> C данных. Когда RXDMAEN=1, RXRDYIE игнорируется. 0 — Запрещено 1 — Разрешено                                                                                                                                                                             |
|---------------------------------------------------------------------------------------------------|-------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TXDMAEN Бит 6                                                                                     |       | Разрешение DMA при передаче. Этот бит разрешает использовать контроллер DMA для переноса данных в модуль I <sup>2</sup> C для их последующей передачи. Когда TXDMAEN=1, TXRDYIE игнорируется.  0 — Запрещено 1 — Разрешено                                                                                                                                                      |
| 120                                                                                               | Бит 5 | Включение режима I <sup>2</sup> C. Этот бит позволяет выбрать режим<br>I2C или SPI, когда SYNC=1.<br>0— Режим SPI<br>1— Режим I <sup>2</sup> C                                                                                                                                                                                                                                  |
| <b>ХА</b> Бит 4 0                                                                                 |       | Расширенная адресация<br>0 – 7-разрядная адресация<br>1 – 10-разрядная адресация                                                                                                                                                                                                                                                                                                |
| LISTEN                                                                                            | Бит 3 | Прослушивание. Этот бит устанавливает режим обратной петли. Бит LISTEN действителен только когда MST=1 и I2CTRX=1 (ведущий передатчик).  0 — Нормальный режим 1 — SDA внутренне подключается назад к приемнику (обратная петля).                                                                                                                                                |
| <b>SYNC</b> Бит 2  Включение синхронного режима 0 – Режим UART 1 – Режим SPI или I <sup>2</sup> C |       | 0 – Режим UART                                                                                                                                                                                                                                                                                                                                                                  |
|                                                                                                   |       | 0 – Режим ведомого                                                                                                                                                                                                                                                                                                                                                              |
| 12CEN                                                                                             | Бит О | Включение I <sup>2</sup> C. Бит включает или выключает модуль I <sup>2</sup> C. В исходном состоянии он установлен, и для UART или SPI функционирует как SWRST. Когда первыми после PUC устанавливаются биты I <sup>2</sup> C и SYNC, этот бит функционирует как I2CEN и очищается автоматически.  0 — Работа I <sup>2</sup> C запрещена. 1— Работа I <sup>2</sup> C разрешена. |

# I2CTCTL, регистр управления передачей режиме I2C

| 7       | 6     | 5    | 4    | 3      | 2      | 1      | 0      |
|---------|-------|------|------|--------|--------|--------|--------|
| I2CWORD | I2CRM | I2CS | SELx | I2CTRX | I2CSTB | I2CSTP | I2CSTT |
| rw-0    | rw-0  | rw-0 | rw-0 | rw-0   | rw-0   | rw-0   | rw-0   |

Модифицируется, только когда I2CEN=0

| I2CWORD  | Бит 7    | Режим слова I <sup>2</sup> C. Выбирается режим байта или слова для регистра данных I <sup>2</sup> C.  0 — Режим байта  1 — Режим слова                                                                                                                                                                                                                                                |
|----------|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| I2CRM    | Бит 6    | Режим повтора I <sup>2</sup> C<br>0 — I2CNDAT определяет количество переданных байтов.<br>1 — Количество передаваемых байт определяется програм-<br>мным обеспечением. I2CNDAT не используется.                                                                                                                                                                                       |
| 12CSSELx | Биты 5-4 | Выбор источника тактирования I <sup>2</sup> C. Когда MST=1 и арбитраж<br>потерян, автоматически используется внешний сигнал SCL.<br>00 — Нет тактирования — модуль I <sup>2</sup> C неактивен<br>01 — ACLK<br>10 — SMCLK<br>11 — SMCLK                                                                                                                                                |
| I2CTRX   | Бит 3    | Передача I <sup>2</sup> C. Этот бит выбирает функцию передачи или при-<br>ема для контроллера I <sup>2</sup> C когда MST=1. Когда MST=0, бит R/W<br>байта адреса определяет направление данных. I2CTRX должен<br>быть сброшен для нормальной работы в режиме ведомого.<br>0 — Режим приема. Данные принимаются на выводе SDA.<br>1 — Режим передачи. Данные передаются на выводе SDA. |
| I2CSTB   | Бит 2    | Стартовый байт. Установка бита I2CSTB при MST=1 иниции-<br>рует стартовый байт когда I2CSTT=1. После инициирования<br>стартового байта, I2CSTB автоматически очищается.<br>0 — Нет действия<br>1 — Отправка условия СТАРТ и стартового байта (01h), но не<br>условия СТОП.                                                                                                            |
| I2CSTP   | Бит 1    | Бит СТОП. Этот бит используется для генерации условия<br>СТОП. После условия СТОП бит I2CSTP автоматически очи-<br>щается.<br>0— Нет действия<br>1— Отправка условия СТОП                                                                                                                                                                                                             |
| IZCSTT   | Бит О    | Бит СТАРТ. Этот бит используется для генерации условия<br>СТАРТ. После условия СТАРТ бит I2CSTT автоматически<br>очищается.<br>0 — Нет действия<br>1 — Отправка условия СТАРТ                                                                                                                                                                                                         |

Библиотека Компэла —



# I2CDCTL, регистр управления данными I2C

| 7                         | 6                         | 5       | 4             | 3      | 2        | 1        | 0     |
|---------------------------|---------------------------|---------|---------------|--------|----------|----------|-------|
| Не ис-<br>пользу-<br>ется | Не ис-<br>пользу-<br>ется | I2CBUSY | I2C<br>SCLLOW | I2CSBD | I2CTXUDF | I2CRXOVR | I2CBB |
| r0                        | r0                        | r-0     | r-0           | r-0    | r-0      | r-0      | r-0   |

| Но используется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | Биты 7-6   | Но менони эметен. Всегна имтаются как О                                                                                                                                                                                                                                    |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Не используется                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 0-7 ומוועם | Не используются. Всегда читаются как 0.<br>Занятость I <sup>2</sup> C                                                                                                                                                                                                      |
| I2CBUSY                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | Бит 5      | о – Модуль I <sup>2</sup> C свободен (в режиме ожидания – IDLE)<br>1 – Модуль I <sup>2</sup> C занят                                                                                                                                                                       |
| Вает линию SCL в низком состоянии, когда М и не используется в режиме ведомого.  0 — SCL не удерживается в состоянии низкого у Один байт данных I²C. Этот бит показывает, регистре приема — слово или байт. Бит I2CSI  12CSBD Бит 3 Только когда I2CWORD=1. 0 — Слово было принято полностью 1 — В I2CDR достоверен только младший бай Опустошение при передаче I²C  12CTXUDF Бит 2 О — Опустошения нет 1 — Произошло опустошение при передаче Переполнение при приеме I²C.  12CRXOVR Бит 1 О — Переполнения при приеме не произошло |            | «Низкий» SCL 1 <sup>2</sup> C. Этот бит показывает, что ведомый удерживает линию SCL в низком состоянии, когда MSP430 ведущий, и не используется в режиме ведомого.  0 — SCL не удерживается в состоянии низкого уровня.  1 — SCL удерживается в состоянии низкого уровня. |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |            | 11                                                                                                                                                                                                                                                                         |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |            | 0 – Опустошения нет                                                                                                                                                                                                                                                        |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |            | Переполнение при приеме I <sup>2</sup> C.  0 — Переполнения при приеме не произошло.  1 — Произошло переполнение при приеме.                                                                                                                                               |
| 12CBB                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Бит 0      | Бит занятости I <sup>2</sup> C. Условие СТАРТ устанавливает I2CBB в 1.<br>I2CBB сбрасывается условием СТОП или при I2CEN=0.<br>0 — Шина I <sup>2</sup> C не занята<br>1 — Шина I <sup>2</sup> C занята                                                                     |

# I2CDRW, I2CDRB регистр данных I2C

| 15   | 14                               | 13   | 12   | 11   | 10   | 9    | 8    |
|------|----------------------------------|------|------|------|------|------|------|
|      | Старший байт I2CDRW              |      |      |      |      |      |      |
| rw-0 | rw-0                             | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 |
| 7    | 6                                | 5    | 4    | 3    | 2    | 1    | 0    |
|      | Младший байт I2CDRW, байт I2CDRB |      |      |      |      |      |      |
| rw-0 | rw-0                             | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 |

| I2CDRW/I2CDRB |  | Данные I°C. Когда I2CWORD=1, регистр называется I2CDRW.<br>Когда I2CWORD=0, регистр называется I2CDRB. Когда<br>I2CWORD=1, любая попытка изменить регистр байтной<br>командой будет безуспешной и регистр не будет обновлен. |
|---------------|--|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|---------------|--|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

| газдел лу.   |          |            |                                                                                                                                                                                                                                                                                                                                                                                  | торифории   | אין אווויו אושוו | 00110 001 111 | , pommi r c |  |
|--------------|----------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------------------|---------------|-------------|--|
| I2CNDAT, pei | гистр по | одсчета і  | переданных                                                                                                                                                                                                                                                                                                                                                                       | к байтов І² | C                |               |             |  |
| 7            | 6        | 5          | 4                                                                                                                                                                                                                                                                                                                                                                                | 3           | 2                | 1             | 0           |  |
|              |          |            | I2CN                                                                                                                                                                                                                                                                                                                                                                             | DATx        |                  |               |             |  |
| rw-0         | rw-0     | rw-0       | rw-0                                                                                                                                                                                                                                                                                                                                                                             | rw-0        | rw-0             | rw-0          | rw-0        |  |
| I2CNDATx     | Бить     | ы 7-0 ки   | личество байт<br>й подсчет байт<br>CNDATx долже                                                                                                                                                                                                                                                                                                                                  | ов данных в | режиме вед       | ущего. В реж  |             |  |
| 12CPSC, peru | істр пре | ескалера   | тактирован                                                                                                                                                                                                                                                                                                                                                                       | іия І²С     |                  |               |             |  |
| 7            | 6        | 5          | 4                                                                                                                                                                                                                                                                                                                                                                                | 3           | 2                | 1             | 0           |  |
|              |          |            | I2CF                                                                                                                                                                                                                                                                                                                                                                             | PSCx        |                  |               |             |  |
| rw-0         | rw-0     | rw-0       | rw-0                                                                                                                                                                                                                                                                                                                                                                             | rw-0        | rw-0             | rw-0          | rw-0        |  |
|              | Модис    | рицируется | я, только когда                                                                                                                                                                                                                                                                                                                                                                  | I2CEN=0     |                  |               |             |  |
| I2CPSCx      | Бит      | гы 7-0     | Прескалер тактирования I <sup>2</sup> C. Входная тактовая частота I2CIN м дуля I <sup>2</sup> C делится содержимым I2CPSCx, обеспечивая внутрені тактовую частоту I <sup>2</sup> C. Коэффициент деления равен I2CPSC+1. Значения I2CPSCx > 4 не рекомендуются. Для утановки частот SCL должны использоваться регистры I2CSCLL и I2CSCLH. 000h — Деление на 1 001h — Деление на 2 |             |                  |               |             |  |

# I2CSCLH, сдвиговый регистр высокого уровня сигналов тактирования I2C





| 12000EE, Ogdin Obdin pernorp intoker o ypodin on hanob rakripodanini r o |      |                                                              |                                                                                                                               |                                                                                                                          |                                                                                                                                                              |                                                                                                                         |                                                                              |  |  |  |
|--------------------------------------------------------------------------|------|--------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|--|--|--|
| 7                                                                        | 6    | 5                                                            | 4                                                                                                                             | 3                                                                                                                        | 2                                                                                                                                                            | 1                                                                                                                       | 0                                                                            |  |  |  |
| I2CSCLLx                                                                 |      |                                                              |                                                                                                                               |                                                                                                                          |                                                                                                                                                              |                                                                                                                         |                                                                              |  |  |  |
| rw-0 rw-0 rw-0 rw-0 rw-0 rw-0                                            |      |                                                              |                                                                                                                               |                                                                                                                          |                                                                                                                                                              |                                                                                                                         |                                                                              |  |  |  |
| Модифицируется, только когда I2CEN=0                                     |      |                                                              |                                                                                                                               |                                                                                                                          |                                                                                                                                                              |                                                                                                                         |                                                                              |  |  |  |
| I2CSCLLx                                                                 | Бить | бит<br>ког,<br>нос<br>000<br>001<br>7-0<br>002<br>003<br>004 | ы определяю<br>да контролле;<br>ть низкого ур<br>h — Длительн<br>h — Длительн<br>h — Длительн<br>h — Длительн<br>h — Длительн | т длительно<br>р I <sup>2</sup> C находи<br>оовня SCL со<br>оость низког<br>оость низког<br>оость низког<br>оость низког | уровня такто ость низкого у от ток в режиме оставляет (120 го уровня SCL | уровня сигна:<br>ведущего. Д<br>CSCLL + 2)×(<br>= 5×(12CPS)<br>= 5×(12CPS)<br>= 5×(12CPS)<br>= 5×(12CPS)<br>= 6×(12CPS) | ла на SCL,<br>1литель-<br>12CPSC+1).<br>C+1)<br>C+1)<br>C+1)<br>C+1)<br>C+1) |  |  |  |

# I2COA, регистр собственного адреса I2C в 7-разрядном адресном режиме

| 15 | 14     | 13   | 12   | 11   | 10   | 9    | 8    |  |
|----|--------|------|------|------|------|------|------|--|
| 0  | 0      | 0    | 0    | 0    | 0    | 0    | 0    |  |
| r0 | r0     | r0   | r0   | r0   | r0   | r0   | r0   |  |
| 7  | 6      | 5    | 4    | 3    | 2    | 1    | 0    |  |
| 0  | I2COAx |      |      |      |      |      |      |  |
| r0 | rw-0   | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 |  |

Модифицируется, только когда I2CEN=0

| I2COAx | Биты 15-0 | Собственный адрес I <sup>2</sup> C. Регистр I2COA содержит локальный адрес контроллера I <sup>2</sup> C MSP430. Регистр I2COA выровнен по правому краю. Старшим битом (MSB) является 6-ой бит. Биты 15-7 всегда равны 0. |
|--------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|--------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

# I2COA, регистр собственного адреса I2C в 10-разрядном адресном режиме

| 15   | 14     | 13   | 12   | 11   | 10   | 9    | 8    |  |  |
|------|--------|------|------|------|------|------|------|--|--|
| 0    | 0      | 0    | 0    | 0    | 0    | I2C  | 0Ax  |  |  |
| r0   | r0     | r0   | r0   | r0   | r0   | rw-0 | rw-0 |  |  |
| 7    | 6      | 5    | 4    | 3    | 2    | 1    | 0    |  |  |
|      | I2COAx |      |      |      |      |      |      |  |  |
| rw-0 | rw-0   | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 |  |  |

| Модифицируется, только когда I2CEN=0 |           |                                                                                                                                                                                                                           |  |  |  |  |
|--------------------------------------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| I2COAx                               | Биты 15-0 | Собственный адрес I <sup>2</sup> C. Регистр I2COA содержит локальный адрес контроллера I <sup>2</sup> C MSP430. Регистр I2COA выровнен по правому краю. Старшим битом (MSB) является 9-ый бит. Биты 15-10 всегда равны 0. |  |  |  |  |

# I2CSA, регистр адреса ведомого I2C в 7-разрядном адресном режиме

| 15 | 5 | 14     | 13   | 12   | 11   | 10   | 9    | 8    |  |  |
|----|---|--------|------|------|------|------|------|------|--|--|
| 0  |   | 0      | 0    | 0    | 0    | 0    | 0    | 0    |  |  |
| r( | ) | r0     | r0   | r0   | r0   | r0   | r0   | r0   |  |  |
| 7  |   | 6      | 5    | 4    | 3    | 2    | 1    | 0    |  |  |
| 0  |   | I2CSAx |      |      |      |      |      |      |  |  |
| r( | ) | rw-0   | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 | rw-0 |  |  |

| I2CSAx | Биты 15-0 | Адрес ведомого I <sup>2</sup> C. Регистр I2CSA содержит адрес внешнего ведомого устройства, которое адресуется MSP430. Он используется только в режиме ведущего. Регистр I2CSA выровнен по правому краю. Старшим битом (MSB) является 6-ой бит. Биты 15-7 всегда равны 0. |
|--------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|--------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

# I2CSA, регистр адреса ведомого I<sup>2</sup>C в 10-разрядном адресном режиме

| 15   | 14     | 13   | 12   | 11   | 10   | 9      | 8    |  |
|------|--------|------|------|------|------|--------|------|--|
| 0    | 0      | 0    | 0    | 0    | 0    | I2CSAx |      |  |
| r0   | r0     | r0   | r0   | r0   | r0   | rw-0   | rw-0 |  |
| 7    | 6      | 5    | 4    | 3    | 2    | 1      | 0    |  |
|      | I2CSAx |      |      |      |      |        |      |  |
| rw-0 | rw-0   | rw-0 | rw-0 | rw-0 | rw-0 | rw-0   | rw-0 |  |

| I2CSAx | Биты 15-0 | Адрес ведомого I <sup>2</sup> C. Регистр I2CSA содержит адрес внешнего ведомого устройства, которое адресуется MSP430. Он используется только в режиме ведущего. Регистр I2CSA выровнен по правому краю. Старшим битом (MSB) является 9-ый бит. Биты 15-10 всегда равны 0. |
|--------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|--------|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

# I2CIE, регистр разрешения прерываний I2C

| 7     | 6    | 5       | 4       | 3      | 2    | 1      | 0    |
|-------|------|---------|---------|--------|------|--------|------|
| STTIE | GCIE | TXRDYIE | RXRDYIE | ARDYIE | OAIE | NACKIE | ALIE |
| rw-0  | rw-0 | rw-0    | rw-0    | rw-0   | rw-0 | rw-0   | rw-0 |



| STTIE   | Бит 7 | Разрешение прерывания при обнаружении старта<br>0 — Прерывание запрещено<br>1 — Прерывание разрешено                                                                         |
|---------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| GCIE    | Бит 6 | Разрешение прерывания при общем вызове<br>0 – Прерывание запрещено<br>1 – Прерывание разрешено                                                                               |
| TXRDYIE | Бит 5 | Разрешение прерывания при готовности передачи. Когда TXDMAEN=1, TXRDYIE игнорируется и TXRDYIFG не генерирует прерывание.  0 — Прерывание запрещено 1 — Прерывание разрешено |
| RXRDYIE | Бит 4 | Разрешение прерывания при готовности приема. Когда RXDMAEN=1, RXRDYIE игнорируется и RXRDYIFG не генерируется прерывание.  0 — Прерывание запрещено 1 — Прерывание разрешено |
| ARDYIE  | Бит 3 | Разрешение прерывания готовности доступа.<br>0 – Прерывание запрещено<br>1 – Прерывание разрешено                                                                            |
| OAIE    | Бит 2 | Разрешение прерывания собственного адреса.  0 — Прерывание запрещено  1 — Прерывание разрешено                                                                               |
| NACKIE  | Бит 1 | Разрешение прерывания при отсутствии подтверждения.<br>0 – Прерывание запрещено<br>1 – Прерывание разрешено                                                                  |
| ALIE    | Бит О | Разрешение прерывания при потере арбитража.<br>0 — Прерывание запрещено<br>1 — Прерывание разрешено                                                                          |

# I2CIFG, регистр флагов прерываний I2C

| 7      | 6     | 5        | 4        | 3       | 2     | 1       | 0     |
|--------|-------|----------|----------|---------|-------|---------|-------|
| STTIFG | GCIFG | TXRDYIFG | RXRDYIFG | ARDYIFG | OAIFG | NACKIFG | ALIFG |
| rw-0   | rw-0  | rw-0     | rw-0     | rw-0    | rw-0  | rw-0    | rw-0  |

| STTIFG   | Бит 7 | Флаг прерывания при обнаружении СТАРТ<br>0 – Прерывание не ожидается<br>1 – Прерывание ожидается |
|----------|-------|--------------------------------------------------------------------------------------------------|
| GCIFG    | Бит 6 | Флаг прерывания общего вызова<br>0 – Прерывание не ожидается<br>1 – Прерывание ожидается         |
| TXRDYIFG | Бит 5 | Флаг прерывания готовности передачи<br>0 – Прерывание не ожидается<br>1 – Прерывание ожидается   |

| RXRDYIFG | Бит 4 | Флаг прерывания г<br>0 – Прерывание не<br>1 – Прерывание ож | ожидается .                     |                                                                                                                                                    |
|----------|-------|-------------------------------------------------------------|---------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
|          |       | Флаг прерывания г вается в следующи                         |                                 | Флаг ARDYIFG устанавли-                                                                                                                            |
|          |       | Режим                                                       | Используемые<br>биты            | Условия установки<br>ARDYIFG                                                                                                                       |
|          |       | Ведущий<br>передатчик                                       | I2CRM = 0 I2CRM = 1             | Передано количество байт, содержащееся в I2CNDAT. После установки I2CSTP послан последний байт данных.                                             |
| ARDYIFG  | Бит 3 | Ведущий<br>приемник                                         | 12CRM = 0  12CRM = 1            | Принято количество байт, содержащееся в I2CNDAT и буфер приема пуст. Принят последний байт данных и буфер приема опустошен после установки I2CSTP. |
|          |       | Ведомый<br>передатчик                                       | _                               | Принято условие СТОП.                                                                                                                              |
|          |       | Ведомый<br>приемник                                         | -                               | Принято условие СТОП<br>и буфер приема пуст.                                                                                                       |
| OAIFG    | Бит 2 | Флаг прерывания с<br>0 – Прерывание не<br>1 – Прерывание ож | ожидается                       | a.                                                                                                                                                 |
| NACKIFG  | Бит 1 | Флаг прерывания п<br>0 – Прерывание не<br>1 – Прерывание ож | ри отсутствии подт<br>ожидается | верждения.                                                                                                                                         |
| ALIFG    | Бит 0 | Флаг прерывания п<br>0 – Прерывание не<br>1 – Прерывание ож | отери арбитража.<br>ожидается   |                                                                                                                                                    |

# I2CIV, регистр вектора прерываний I2C

| 15 | 14 | 13 | 12  | 11  | 10  | 9   | 8  |
|----|----|----|-----|-----|-----|-----|----|
| 0  | 0  | 0  | 0   | 0   | 0   | 0   | 0  |
| r0 | r0 | r0 | r0  | r0  | r0  | r0  | r0 |
| 7  | 6  | 5  | 4   | 3   | 2   | 1   | 0  |
| 0  | 0  | 0  |     | 120 | IVx |     | 0  |
| r0 | r0 | r0 | r-0 | r-0 | r-0 | r-0 | r0 |

293



|        |           | Значение вект       | ора прерываний I <sup>2</sup> C    |                    |                         |
|--------|-----------|---------------------|------------------------------------|--------------------|-------------------------|
|        |           | Содержимое<br>I2CIV | Источник<br>прерывания             | Флаг<br>прерывания | Приоритет<br>прерывания |
|        |           | 000h                | Прерывание не<br>ожидается         | -                  |                         |
|        |           | 002h                | Потеря арбитража                   | ALIFG              | Наивысший               |
|        |           | 004h                | Отсутствие под-<br>тверждения      | NACKIFG            |                         |
| I2CIVx | Биты 15-0 | 006h                | Собственный<br>адрес               | OAIFG              |                         |
|        |           | 008h                | Готовность досту-<br>па к регистру | ARDYIFG            |                         |
|        |           | 00Ah                | Готовность приема<br>данных        | RXRDYIFG           |                         |
|        |           | 00Ch                | Готовность пере-<br>дачи данных    | TXRDYIFG           | _                       |
|        |           | 00Eh                | Общий вызов                        | GCIFG              |                         |
|        |           | 010h                | Принято условие<br>СТАРТ           | STTIFG             | Низший                  |

# Компаратор А

Раздел XVI.

MSP430x1xxFamily





# Компаратор А

Компаратор A — это аналоговый компаратор напряжения. В этом разделе описывается компаратор A. Компаратор A реализован в устройствах MSP430x11x1, MSP430x12x, MSP430x13x, MSP430x14x, MSP430x15x и MSP430x16x.

# 16.1. Введение в компаратор А

Модуль компаратора А поддерживает высокоточные аналого-цифровые преобразования напряжения, контроль напряжения питания и мониторинг внешних аналоговых сигналов. Блок-схема компаратора А показана на рис. 16-1.

### Компаратор А имеет следующие возможности:

- Инвертирующий и не инвертирующий выводы входного мультиплексора
- Программно настраиваемый RC-фильтр на выходе компаратора
- Подключение выхода к входу захвата Таймера А



**Рис. 16-1.** Блок-схема компаратора А

Раздел XVI. Компаратор А

- Программное управление входным буфером порта
- Возможность прерывания
- Настраиваемый генератор опорного напряжения
- Возможность выключения компаратора и опорного генератора

# 16.2. Функционирование компаратора А

Модуль компаратора A конфигурируется программным обеспечением пользователя. Настройка и работа компаратора A обсуждаются в следующих далее разделах.

## 16.2.1. Компаратор

Компаратор сравнивает аналоговые напряжения на входах «+» и «-». Если вход «+» более положителен, чем вход «-», на выходе компаратора CAOUT появляется сигнал высокого уровня. Компаратор может быть включен или выключен с помощью управляющего бита CAON. Если компаратор не используется, для уменьшения потребляемого тока его необходимо выключать. Когда компаратор выключен, на выходе CAOUT всегда сигнал низкого уровня.

## 16.2.2. Входные аналоговые переключатели

Аналоговые входные переключатели подключают или отключают два входа компаратора от соответствующих выводов порта с помощью битов P2CAx. Оба входа компаратора могут управляться индивидуально. Биты P2CAx позволяют:

- Подключать внешние сигналы к входам «+» и «-» компаратора
- Подключать внутреннее опорное напряжения к соответствующему выходному выводу порта

Внутренне входной переключатель выполнен как переключатель Т-типа для уменьшения искажений на пути прохождения сигнала.

## Примечание: Подключение входа компаратора

Когда компаратор включен, его входы должны быть подключены к источнику сигнала, источнику питания или к общему выводу. В противном случае плавающие уровни напряжения могут вызвать неожиданные прерывания и повышенное потребление тока.

Бит САЕХ управляет входным мультиплексором, определяющим, какие входные сигналы будут подключены к входам «+» и «-» компаратора. Кроме того, когда входы компаратора меняются друг с другом, выходной сигнал компаратора инвертируется. Это позволяет пользователю учитывать и компенсировать входное напряжение сдвига компаратора.



### 16.2.3. Выходной фильтр

Выход компаратора может использоваться как с внутренней фильтрацией, так и без неё. Когда управляющий бит САF установлен, выход фильтруется с помощью интегрированного RC-фильтра.

Выход любого компаратора беспорядочно генерирует, если разность потенциалов на его входах мала. Внутренние и внешние паразитные эффекты, перекрестная связь при включении и между сигнальными линиями, линиями питания и другими частями системы оказывают влияние на эту генерацию, как показано на рис. 16-2. Колебания на выходе компаратора снижают точность и разрешающую способность результата сравнения. Использование выходного фильтра может уменьшить ошибки, связанные с генерацией компаратора.



**Рис. 16-2.** Действие RC-фильтра на выходе компаратора

#### 16.2.4. Генератор опорного напряжения

Генератор опорного напряжения используется для генерации напряжения VCAREF, которое может быть приложено к любому из входов компаратора. Бит CAREFX управляет выходом генератора напряжения. Бит CARSEL определяет вывод компаратора, к которому будет приложено напряжение VCAREF. Если внешние сигналы приложены к обоим входам компаратора, внутренний опорный генератор необходимо выключить, чтобы уменьшить величину потребляемого тока. Генератор опорного напряжения может вырабатывать напряжение, пропорционально уменьшенное относительно напряжения питания устройства VCC или фиксированное пороговое напряжение транзистора около 0,55 В.

Раздел XVI. Компаратор А

## 16.2.5. Компаратор А, регистр отключения порта САРД

Функции ввода и вывода компаратора мультиплексированы с соответствующими ножками порта ввода/вывода, которые являются цифровыми КМОП-схемами. Когда аналоговые сигналы подключаются к цифровым КМОП-элементам, может появиться паразитный ток между VCC и общим выводом. Этот паразитный ток появляется в случае, если величина входного напряжения находится около переходного уровня ячейки. Отключение буфера вывода порта устраняет паразитный ток и приводит с снижению общего потребления тока.

Когда биты CAPDx установлены, соответствующий входной буфер P2 отключается, как показано на рис. 16-3. Когда величина уровня потребления тока критична, любой вывод P2, подключенный к аналоговым сигналам, должен быть отключен с помощью соответствующего бита CAPDx.



**Рис. 16-3.** Переходная характеристика и рассеивание мощности в инверторе/буфере КМОП

## 16.2.6. Прерывания компаратора А

С компаратором А связан один флаг прерывания и один вектор прерывания, как показано на рис. 16-4. Флаг прерывания CAIFG устанавливается по любому фронту (нарастающему или спадающему) сигнала на выходе компаратора, что определяется битом CAIES. Если установлены оба бита CAIE и GIE, флаг CAIFG генерирует запрос прерывания. Флаг CAIFG автоматически сбрасывается, когда обрабатывается запрос прерывания или может быть сброшен программным обеспечением.



300



Рис. 16-4. Система прерывания компаратора А

# 16.2.7. Использование компаратора A для измерения сопротивления элементов

Компаратор А можно оптимизировать для высокоточного измерения резистивных элементов с помощью аналого-цифрового преобразования с одиночным интегрированием. К примеру, температура может быть преобразована в цифровые данные с помощью термистора путем сравнения времен разряда конденсатора, подключаемого сначала к термистору, а затем к опорному резистору, как показано на рис. 16-5. Сопротивление опорного резистора Rref сравнивается с Rmeas.



**Рис. 16-5.** Система измерения температуры

Раздел XVI. Компаратор А

Для вычисления температуры, считанной Rmeas, используются ресурсы MSP430:

- Две цифровых ножки ввода/вывода для заряда и разряда конденсатора.
- Ножка ввода/вывода устанавливается в высокий уровень (VCC) для заряда конденсатора и сбрасывается для разряда.
- Когда ножка ввода/вывода не используется, она переключается на вход в «третье» состояние с установкой CAPDx..
- Один выход заряжает и разряжает конденсатор через Rref.
- Один выход разряжает конденсатор через Rmeas.
- Вход «+» подключается к положительному выводу конденсатора.
- Вход «-» подключается к опорному уровню, например 0,25 × VCC.
- Для минимизации шумов переключения должен использоваться выходной фильтр.
- Выход CAOUT подключен к CCl1B таймера A, выполняющего захват времени разряда конденсатора.

Может быть измерено более одного резистивного элемента. Дополнительные элементы подключаются к САО с помощью доступных ножек ввода/вывода, переключающихся в «третье» состояние в моменты, когда они не участвуют в измерении.

Измерение температуры основано на принципе преобразования соотношения измерений. Отношение двух величин времен разряда конденсатора рассчитывается так, как показано на рис. 16-6.



**Рис. 16-6.** Временная диаграмма систем измерения температуры



302

$$\frac{N_{meas}}{N_{ref}} = \frac{-R_{meas} \times C \times ln \frac{V_{ref}}{V_{CC}}}{-R_{ref} \times C \times ln \frac{V_{ref}}{V_{CC}}}; \qquad \frac{N_{meas}}{N_{ref}} = \frac{R_{meas}}{R_{ref}};$$

$$R_{meas} = R_{ref} \times \frac{N_{meas}}{N_{ref}}$$

Значения напряжения VCC и емкости конденсатора должны оставаться постоянными во время преобразования, но они не критичны, т.к. исключены из соотношения:

# 16.3. Регистры компаратора А

Регистры компаратора А приведены в таблице 16-1.

Краткое Исходное Тип Регистр Адрес обозначение регистра состояние Управляющий регистр 1 компаратора А CACTL1 Чтение/запись 059h Сброс с POR Управляющий регистр 2 компаратора А CACTL2 Чтение/запись 05Ah Сброс с POR CAPD 05Bh Сброс с POR Отключение порта компаратора А Чтение/запись

Таблица 16-1. Регистры компаратора А

# **CACTL1**, регистр управления 1 компаратора А

| 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|--------|--------|--------|--------|--------|--------|--------|--------|
| CAEX   | CARSEL | CAF    | REFx   | CAON   | CAIES  | CAIE   | CAIFG  |
| rw-(0) |

| CAEX   | Бит 7 | Обмен в компараторе А. Это бит меняет местами входы компаратора и инвертирует выход компаратора.                                                                                                                                                                                                            |
|--------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CARSEL | Бит 6 | Выбор опорного источника компаратора А. Этот бит определяет, к какому выводу компаратора прикладывается VCAREF. Когда CAEX=0:  0 – VCAREF прикладывается к выводу «+»  1 – VCAREF прикладывается к выводу «-» Когда CAEX=1:  0 – VCAREF прикладывается к выводу «-»  1 – VCAREF прикладывается к выводу «+» |

Раздел XVI. Компаратор А

| CAREF | Биты 5-4 | Опорное напряжение компаратора А. Эти биты выбирают опорное напряжение VCAREF.  00 — Встроенная опора отключена. Может использоваться внешнее опорное напряжение.  01 — 0,25*VCC  10 — 0,50*VCC  11 — Выбирается диодная опора |
|-------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| CAON  | Бит 3    | Включение компаратора А. Этот бит включает компаратор. При вы-<br>ключении компаратора он перестает потреблять ток. Опорная схема<br>включается и выключается независимо от компаратора.<br>0 — Выключен<br>1 — Включен        |
| CAIES | Бит 2    | Выбор фронта прерывания компаратора А<br>0— Нарастающий фронт<br>1— Спадающий фронт                                                                                                                                            |
| CAIE  | Бит 2    | Разрешение прерывания от компаратора A<br>0 — Запрещено<br>1 — Разрешено                                                                                                                                                       |
| CAIFG | Бит О    | Флаг прерывания компаратора А<br>0 — Прерывание не ожидается<br>1 — Прерывание ожидается                                                                                                                                       |

# CACTL2, регистр управления компаратора А

| 7      | 6        | 5        | 4      | 3      | 2      | 1      | 0     |
|--------|----------|----------|--------|--------|--------|--------|-------|
|        | Не испол | тьзуется |        | P2CA1  | P2CA0  | CAF    | CAOUT |
| rw-(0) | rw-(0)   | rw-(0)   | rw-(0) | rw-(0) | rw-(0) | rw-(0) | r-(0) |

| Не<br>используется | Бит 7-4 | Не используется                                                                                                        |
|--------------------|---------|------------------------------------------------------------------------------------------------------------------------|
| P2CA1              | Бит 3   | Ножка к СА1. Этот бит определяет функцию ножки СА1.<br>0— Ножка не подключается к СА1<br>1— Ножка подключается к СА1   |
| P2CA0              | Бит 2   | Ножка к САО. Этот бит определяет функцию ножки САО.<br>О — Ножка не подключается к САО<br>1 — Ножка подключается к САО |
| CAF                | Бит 1   | Выходной фильтр компаратора А<br>0 — Выход компаратора А не фильтруется<br>1 — Выход компаратора А фильтруется         |



| САОUТ Бит 0 Выход компаратора А. Этот бит отражает значение на выходе и паратора. Запись в этот бит не приводит к какому-либо резуль |
|--------------------------------------------------------------------------------------------------------------------------------------|
|--------------------------------------------------------------------------------------------------------------------------------------|

# Регистр CAPD отключения порта компаратора A

|   | 7      | 6        | 5                                                               | 4                                                                                                                                                                                                                                                                                                                                                                                | 3      | 2      | 1      | 0      |
|---|--------|----------|-----------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|--------|--------|--------|
|   | CAPD7  | CAPD6    | CAPD5                                                           | CAPD4                                                                                                                                                                                                                                                                                                                                                                            | CAPD3  | CAPD2  | CAPD1  | CAPD0  |
| • | rw-(0) | rw-(0)   | rw-(0)                                                          | rw-(0)                                                                                                                                                                                                                                                                                                                                                                           | rw-(0) | rw-(0) | rw-(0) | rw-(0) |
|   | CAPDx  | Биты 7-0 | чают вхо<br>К приме<br>зоваться<br>буфера<br>и т.д.<br>0 – Вход | Отключение порта компаратора А. Эти биты индивидуально отключают входной буфер выводов порта, связанных с компаратором А. К примеру, если CAOUT на выводе P2.2, биты CAPDх могут использоваться для индивидуального включения и выключения каждого буфера ножки P2.х. CAPD0 отключает P2.0, CAPD1 отключает P2.1 и т.д.  0 — Входной буфер включен.  1 — Входной буфер отключен. |        |        |        |        |

# АЦП12

Раздел XVII.

MSP430x1xxFamily





# АЦП12

Модуль АЦП12 представляет собой высокоэффективный 12-разрядный аналого-цифровой преобразователь. В этом разделе описывается АЦП12. АЦП12 реализован в устройствах MSP430x13x, MSP430x14x, MSP430x15x и MSP430x16x.

# 17.1. Введение в АЦП12

Модуль АЦП12 обеспечивает быстрые 12-разрядные аналого-цифровые преобразования. Модуль имеет 12-разрядное ядро SAR, схему выборки, опорный генератор и буфер преобразования и управления объемом 16 слов. Буфер преобразования и управления позволяет получать и сохранять до 16 независимых выборок АЦП без вмешательства ЦПУ.

### АЦП12 обладает следующими возможностями:

- Максимальная скорость преобразования свыше 200 ksps
- Монотонный 12-разрядный преобразователь без кодов ошибок
- Выборка и хранение с программируемыми периодами выборки, определяемыми программным обеспечением или таймерами
- Преобразование инициируется программным обеспечением, таймером А или таймером В
- Программно выбираемый интегрированный генератор опорного напряжения (1,5 В или 2,5 В)
- Программно выбираемый внутренний или внешний опорный источник
- Восемь индивидуально конфигурируемых внешних входных каналов
- Каналы преобразования для внутреннего температурного датчика, AVCC и внешних опорных источников
- Независимые опорные источники, задаваемые путем выбора канала, для обоих положительных и отрицательных опорных источников
- Выбираемый источник тактирования преобразований
- Одноканальный, повторный одноканальный, последовательный и повторно-последовательный режимы преобразования
- Ядро АЦП и опорное напряжение могут выключаться раздельно
- Регистр вектора прерываний для быстрого декодирования 18 прерываний АЦП
- 16 регистров хранения результата.

Блок-схема АЦП12 показана на рис. 17-1.



**Рис. 17-1.** Блок-схема АЦП12

# 17.2. Функционирование АЦП12

Модуль АЦП12 конфигурируется программным обеспечением пользователя. Настройка и работа АЦП12 рассматриваются в следующих разделах.

# 17.2.1. 12-разрядное ядро АЦП

Ядро АЦП преобразует аналоговый входной сигнал в 12-разрядное цифровое представление и сохраняет результат в памяти преобразований. Ядро использует два программируемых/выбираемых уровня напряжения (VR+ и VR-) для задания верхнего и нижнего пределов преобразования. На цифровом выходе (NADC) представлена полная шкала (0FFFh), когда входной сигнал равен или

307



выше VR+, и ноль, когда входной сигнал равен или ниже VR-. Входной канал и опорные уровни напряжения (VR+ и VR-) задаются в памяти управления преобразованиями. Формула преобразования для результата АЦП NADC выглядит следующим образом:

$$N_{ADC} = 4095 \times \frac{V_{in} - V_{R}}{V_{R} - V_{R}}$$

Ядро АЦП12 конфигурируется двумя управляющими регистрами: ADC12CTL0 и ADC12CTL1. Ядро включается битом ADC12ON. Если ADC12 не используется, для сохранения энергии оно может быть выключено. За некоторыми исключениями биты управления АЦП12 могут быть модифицированы, только когда ENC=0. ENC должен быть установлен в 1 перед выполнением любого преобразования.

### Выбор тактирования преобразования

ADC12CLK используется как для тактирования преобразования, так и для генерации периода выборки, когда выбран импульсный режим выборки. Для выбора источника тактирования ADC12 используются биты ADC12SSELx, а частота выбранного источника может быть поделена на 1-8 с помощью битов ADC12DIVx. Возможно использование следующих источников ADC12CLK: SMCLK, MCLK, ACLK и внутреннего осциллятора ADC12OSC.

ADC12OSC, генерируемый внутренне, лежит в диапазоне 5 МГц, но варьируется в зависимости от конкретного устройства, напряжения питания и температуры. См. справочное руководство конкретного устройства для уточнения значения ADC12OSC.

Пользователь должен гарантировать, что выбранный источник тактирования для ADC12CLK останется активным до конца преобразования. Если тактовые сигналы будут сняты во время преобразования, операция не будет завершена и любой результат будет неверным.

#### 17.2.2. Входы АЦП12 и мультиплексор

Восемь внешних и четыре внутренних аналоговых сигнала выбираются как канал для преобразования аналоговым входным мультиплексором. Входной мультиплексор имеет тип break-before-make (разрыв перед включением), что уменьшает инжекцию шумов от канала к каналу, возникающую при переключении каналов, как показано на рис. 17-2. Входной мультиплексор также является Т-переключателем, минимизирующим взаимосвязь между каналами. Невыбранные каналы изолированы от АЦП, а промежуточный узел подключен к аналоговой земле (AVSS), поэтому паразитная емкость заземляется, что помогает устранять перекрестные помехи.



Рис. 17-2. Аналоговый мультиплексор

АЦП12 использует метод перераспределения заряда. Когда входы внутренне переключаются, переключение может привести к переходным процессам на входном сигнале. Эти переходные процессы затухают и устанавливаются до появления ошибочного преобразования.

### Выбор аналогового порта

Входы АЦП12 мультиплексированы с ножками порта P6, имеющими цифровые КМОП ячейки. Когда аналоговые сигналы прикладываются к цифровым КМОП-схемам, может течь паразитный ток от VCC к GND. Этот паразитный ток появляется, если величина входного напряжения находится около переходного уровня ячейки. Отключение буфера ножки порта устраняет протекание паразитного тока и вследствие этого уменьшает общий потребляемый ток. Биты P6SELх дают возможность отключать входные и выходные буферы ножки порта.

```
; P6.0 и P6.1 конфигурирются как аналоговые входы BIS.B #3h, &P6SEL ; P6.1 и P6.0 - функция АЦП12
```

## 17.2.3. Генератор опорного напряжения

Модуль АЦП12 содержит встроенный генератор опорного напряжения с двумя выбираемыми уровнями напряжения: 1,5 В и 2,5 В. Любое из этих опорных напряжений может быть использовано внутренне или внешне на выводе VREF+.

Установкой REFON=1 включается внутренний опорный источник. Когда REF2\_5V=1, внутреннее опорное напряжение равно 2,5 В, при REF2\_5V=0 опорное напряжение равно 1,5 В. Если генератор опорного напряжения не используется, он может быть выключен для уменьшения потребления энергии.



Для правильной работы внутреннего генератора опорного напряжения необходимо использовать емкость временного хранения энергии, подключенную между  $V_{\text{REF+}}$  и  $AV_{\text{SS}}$ . Рекомендуется в качестве такой емкости использовать комбинацию из включенных параллельно конденсаторов на 10 мкФ и 0,1 мкФ. После включения в течение максимум 17 мС необходимо дать возможность генератору опорного напряжения зарядить конденсаторы хранения энергии. Если внутренний опорный генератор не используется при преобразованиях, конденсаторы не требуются.

## Примечание: рекомендация по развязке

Около 200 мкА необходимы от **любого** опорного источника, используемого АЦП во время определения двух младших бит в течение преобразования. Комбинация из параллельно включенных конденсаторов на 10 мкФ и 0,1 мкФ рекомендуется при использовании **любого** опорного источника, как показано на рис. 17-11.

Внешние опорные источники могут быть задействованы для VR+ и VR- через выводы  $Ve_{REF-}$  и  $V_{RED-}/Ve_{RFF-}$  соответственно.

## 17.2.4. Синхронизация выборки и преобразования

Аналого-цифровое преобразование инициируется по нарастающему фронту входного сигнала выборки SHI. Источник для SHI выбирается с помощью битов SHSx и может быть таким:

- Бит ADC12SC
- Модуль вывода 1 таймера А
- Модуль вывода 0 таймера В
- Модуль вывода 1 таймера В

Полярность источника сигнала SHI может быть инвертирована битом ISSH. Сигнал SAMPCON управляет периодом выборки и началом преобразования. Когда SAMPCON имеет высокий уровень, выборка активна. Переход сигнала SAMPCON с высокого уровня на низкий стартует аналого-цифровое преобразование, которому необходимо 13 циклов ADC12CLK. Два различных метода выборки-синхронизации задаются управляющим битом SHP, расширяющим режим выборки и импульсный режим.

#### Расширенный режим выборки

Расширенный режим выборки выбирается, когда SHP=0. Сигнал SHI напрямую управляет SAMPCON и определяет длительность периода выборки tsample. Когда SAMPCON имеет высокий уровень, выборка активна. Переход сигнала SAMPCON с высокого уровня на низкий стартует преобразование после синхронизации с ADC12CLK. См. рис. 17-3.



Рис. 17-3. Расширенный режим выборки

### Импульсный режим выборки

Импульсный режим выборки выбирается, когда SHP=0. Сигнал SHI используется для запуска таймера выборки. Биты SHT0x и SHT1x в ADC12CTL0 управляют интервалом таймера выборки, который задает период tsampe выборки SAMPCON. Таймер выборки оставляет высокий уровень SAMPCON после синхронизации с ADC12CLK для запрограммированного интервала  $\mathbf{t}_{\text{sampe}}$ . Общее время выборки равно  $\mathbf{t}_{\text{sampe}}$  плюс  $\mathbf{t}_{\text{sync}}$ . См. рис. 17-4.

Биты SHTx устанавливают время выборки в 4 раза больше чем ADC12CLK. SHT0x устанавливает время выборки для ADC12MCTL0-7, а SHT1x устанавливает время выборки для ADC12MCTL8-15.



Рис. 17-4. Импульсный режим выборки



#### Определение длительности выборки

Когда SAMPCON=0, все входы Ах имеют высокое входное сопротивление. Когда SAMPCON=1, выбранный вход Ах можно смоделировать в виде RC-фильтра нижних частот в течение периода квантования  $t_{\text{sample}}$ , как показано на рис. 17-5. Внутреннее сопротивление  $R_{\text{I}}$  (около 2 кОм) мультиплексированного входа последовательно с конденсатором  $C_{\text{I}}$  (максимум 40 пФ) представляется источником. Конденсатор  $C_{\text{I}}$  должен быть заряжен напряжением  $V_{\text{C}}$  в пределах 1/2 младшего бита источника напряжения  $V_{\text{S}}$  для получения точного 12-разрядного преобразования.



Рис. 17-5. Эквивалентная схема аналогового входа

Сопротивление источника  $R_s$  и  $R_l$  влияет на  $t_{\text{sample}}$ . Следующее выражение может быть использовано для вычисления минимального времени выборки tsample при 12-разрядном преобразовании:

$$t_{sample} > (R_S + R_I) \times In(2^{13}) \times C_I + 800 HC$$

При подстановке значений  $R_{_{I}}$  и  $C_{_{I}}$ , указанных выше, уравнение приобретает следующий вид:

$$t_{sample} > (R_S + 2 \kappa O M) \times 9,011 \times 40 \pi \Phi + 800 Hc$$

К примеру, если  $R_s$  равно 10 кОм,  $t_{sample}$  должно быть больше 5,13 мкс.

# 17.2.5. Память преобразований

Результаты преобразований сохраняются в 16-ти регистрах памяти преобразований ADC12MEMx. Каждый регистр ADC12MEMx конфигурируется соответствующим управляющим регистром ADC12MCTLx. Биты SREFx устанавливают опорное напряжение, а биты INCHx задают входной канал. Бит EOS определяет конец последовательности, когда используется последовательный режим преобразования. Следующие друг за другом преобразования последовательно сохраняются в регистрах с ADC12MEM15 по ADC12MEM0, когда бит EOS в ADC12MCTL15 не установлен.

Биты CSTARTADDх определяют первый регистр ADC12MCTLx, используемый для любого преобразования. Если выбраны одноканальный или повторный одноканальный режимы преобразования, CSTARTADDх указывают на единственный ADC12MCTLx, который будет использован.

Если выбран режим преобразования «последовательность каналов» или «повторяющаяся последовательность каналов», CSTARTADDx указывают на расположение ADC12MCTLx, который будет использоваться в последовательности. Программно невидимый указатель автоматически инкрементируется до следующего ADC12MCTLx в последовательности после каждого завершения преобразования. Последовательность продолжается до обработки бита EOS в ADC12MCTLx – это будет обработка последнего управляющего байта.

Когда результат преобразования записывается в выбранный регистр ADC12MEMx, устанавливается соответствующий флаг в регистре ADC12IFGx.

## 17.2.6. Режимы преобразований АЦП12

АЦП12 имеет четыре режима работы, выбираемые битами CONSEQx так, как описано в таблице 17-1.

| CONSEQx | Режим                                     | Операция                                                             |  |  |  |
|---------|-------------------------------------------|----------------------------------------------------------------------|--|--|--|
| 00      | Одноканальный с одиночным преобразованием | Выполняется одно преобразование в одном канале.                      |  |  |  |
| 01      | Последовательность каналов                | Выполняются однократные преобразования последовательности каналов.   |  |  |  |
| 10      | Повторяющийся одноканаль-<br>ный          | Выполняется повторяющееся преобразование в одном канале.             |  |  |  |
| 11      | Повторяющаяся последовательность каналов  | Выполняются повторяющиеся преобразования последовательности каналов. |  |  |  |

Таблица 17-1. Сводный перечень режимов преобразования

# Одноканальный режим с одиночным преобразованием

В одном канале однократно выполняется выборка и преобразование. Результат АЦП записывается в регистр ADC12MEMx, определенный битами CSTARTADDx. На рис. 17-6 показан процесс одноканального режима с одиночным преобразованием. Если преобразования запускаются ADC12SC, поочередные преобразования могут быть запущены битом ADC12SC. Когда используется другой источник запуска, ENC должен переключаться между каждым преобразованием.

## Режим последовательности каналов

В режиме последовательности каналов однократно выполняется выборка и преобразование. Результат АЦП записывается в память преобразований, на-



чиная с ADCMEMx, определенным битами CSTARTADDx. Последовательность останавливается после измерения в канале с установленным битом EOS. На рис. 17-7 показан режим последовательности каналов. Если последователь-



**Рис. 17-6.** Одноканальный режим одиночного преобразования

ность запускает ADC12SC, поочередные последовательности могут запускаться битом ADC12SC. Когда используется другой источник запуска, ENC должен переключаться между каждой последовательностью.



**Рис. 17-7.** Режим последовательности каналов

#### Повторяющийся одноканальный режим

В одном канале непрерывно выполняются выборка и преобразование. Результат АЦП записывается в ADC12MEMx, определенный битами CSTARTADDx. Необходимо считывать результат после завершения преобразования, потому что используется только один регистр памяти ADC12MEMx, перезаписываемый с каждым новым преобразованием. На рис. 17-8 показан повторяющийся одноканальный режим.

#### Режим повторяющейся последовательности каналов

Непрерывно выполняются выборка и преобразование последовательности каналов. Результат АЦП записывается в память преобразований, начиная с





Рис. 17-8. Повторяющийся одноканальный режим

ADC12MEMx, определенного битами CSTARTADDx. Последовательность останавливается после измерения в канале с установленным битом EOS и стартует снова по следующему сигналу запуска. На рис. 17-9 показан режим повторяющейся последовательности каналов.

# Использование бита множественных выборок и преобразований (MSC)

Для конфигурирования преобразователя на выполнение автоматических поочередных преобразований с максимальной быстротой можно воспользоваться функцией множественных выборок и преобразований. Если MSC=1, CONSEQx>1 и используется таймер выборок, первый фронт сигнала SHI за-



Рис. 17-9. Режим повторяющейся последовательности каналов

пустит первое преобразование. Очередные преобразования запускаются автоматически после завершения предыдущего преобразования. Дополнительные фронты на SHI игнорируются, пока последовательность не закончена или пока бит ENC не переключен в повторяющийся одноканальный режим или повторяющийся режим последовательностей. Функция бита ENC не изменяется, пока используется бит MSC.

## Останов преобразований

Прекращение активности АЦП12 зависит от режима работы. Рекомендуются следующие способы останова активного преобразования или последовательности преобразований:



- Сброс ENC в одноканальном режиме одиночного преобразования немедленно останавливает преобразование, при этом результат оказывается непредсказуемым. Для получения правильного результата необходимо опрашивать бит занятости до сброса перед очисткой ENC.
- Сброс ENC во время повторяющегося одноканального преобразования останавливает преобразователь в конце текущего преобразования.
- Сброс ENC во время последовательного или повторно-последовательного режимов останавливает преобразователь в конце последовательности.
- Любой режим преобразования может быть немедленно остановлен установкой CONSEQx=0 и сбросом бита ENC. Данные преобразования будут ненадежны.

## Примечание: Отсутствие установленного бита EOS для последовательности

Если установленного бита EOS нет и выбран режим последовательностей, сброс бита ENC не приведет к останову последовательности. Для останова последовательности сначала нужно выбрать одноканальный режим, а затем сбросить ENC.

## 17.2.7. Использование интегрированного температурного датчика

При использовании имеющегося на кристалле температурного датчика пользователь выбирает аналоговый входной канал INCHx=1010. Любая другая конфигурация рассматривается как выбор внешнего канала, включая выбор опорного источника, выбор памяти преобразований и т.д.

Типичная передаточная функция температурного датчика показана на рис. 17-10. Если используется температурный датчик, период выборки должен быть больше 30 мкС. Ошибка смещения температурного датчика может быть большой и может потребоваться калибровка для большинства приложений. См. справочные данные конкретного устройства для выяснения подробностей.

При выборе температурного датчика автоматически запускается расположенный на кристалле опорный генератор в качестве источника напряжения для температурного датчика. Однако это не включает выход  $V_{\text{REF+}}$  и не влияет на выбор опорного источника для преобразования. Процедура выбора источника для преобразования информации с температурного датчика подобна процедуре выбора для любого другого канала.

#### 17.2.8. Заземление АЦП12 и рассмотрение влияния помех

Как в любом АЦП с высоким разрешением, для устранения нежелательных паразитных эффектов и шумов, а также предотвращения возникновения

паразитных контуров с замыканием на землю, необходимы особая разводка печатной платы и особые методы заземления.



**Рис. 17-10.** Типичная передаточная функция температурного датчика

Паразитные общие петли формируются, когда ток возврата от АЦП проходит совместно с токами других аналоговых и цифровых схем. Если не принимать специальных мер, этот ток может генерировать нежелательные напряжения смещения, которые могут прибавляться или вычитаться из опорного или входного напряжений аналого-цифрового преобразователя. Способ подключения, показанный на рис. 17-11 позволяет этого избежать.

В дополнение к заземлению, пульсации и шумовые выбросы на линиях источника питания, вызванные переключениями цифровых схем или переключениями в источнике питания могут повредить результат преобразования. Для получения высокой точности рекомендуется создавать разработки, свободные от шумов, что достигается разделением аналоговых и цифровых контуров земли с соединением их в одной точке.

## 17.2.9. Прерывания АЦП12

АЦП12 имеет 18 источников прерывания:

ADC12IFG0-ADC12IFG15



- ADC12OV, переполнение AD12MEMx
- ADC12TOV, переполнение времени преобразования АЦП12



Рис. 17-11. Заземление АЦП12 и устранение помех

Биты ADC12IFGx устанавливаются, когда в их соответствующие регистры памяти ADC12MEMx загружается результат преобразования. Если соответствующий бит ADC12IEx и бит GIE установлены, генерируется запрос прерывания. Состояние ADC12OV появляется, когда результат преобразования записывается в любой регистр ADC12MEMx до прочтения предыдущего результата. Состояние ADC12TOV генерируется, когда до завершения текущего преобразования затребована другая выборка-преобразование.

## **ADC12IV**, генератор вектора прерываний

Все источники прерываний АЦП12 разделены по приоритетам и являются источником одного вектора прерываний. Регистр вектора прерываний ADC12IV используется для определения, какой разрешенный источник прерываний АЦП12 запрашивает прерывание.

Разрешенное прерывание АЦП12 с наивысшим приоритетом генерирует число в регистре ADC12IV (см. описание регистра). Это число может быть оценено или добавлено к программному счетчику для автоматического входа в соответствующую программную процедуру. Запрещенные прерывания АЦП12 не влияют на значение ADC12IV.

При любом типе доступа (чтение или запись), регистр ADC12IV автоматически сбрасывает состояние ADC12OV или состояние ADC12TOV, если любое из них было наивысшим ожидающим прерыванием. Никакое состояние прерывания не имеет доступного флага прерывания. Флаги ADC12IFGx не сбрасываются при доступе к ADC12IV. Биты ADC12IFGx сбрасываются автоматически при доступе к их соответствующим регистрам ADC12MEMx или же могут быть сброшены программно.

Если после обработки текущего прерывания ожидается другое прерывание, генерируется другое прерывание. К примеру, если ожидается обработка прерываний ADC12OV и ADC12IFG3, когда процедура обработки прерывания обращается к регистру ADC12IV, состояние прерывания ADC12OV автоматически сбрасывается. После выполнения команды RETI процедуры обработки прерывания ADC12IFG3 генерирует другое прерывание.

## Пример программы-обработчика прерываний АЦП12

Приведенный далее пример программного обеспечения показывает рекомендуемое использование ADC12IV и временные затраты на обработку. Значение ADC12IV добавляется к PC для автоматического перехода к соответствующей процедуре.

Числа в правом поле показывают необходимое для каждой команды количество циклов ЦПУ. Программные затраты для различных источников включают время задержки прерывания и циклы возврата из прерывания, но не обработку собственно задачи. Задержки таковы:

ADC12IFG0-ADC12IFG14, ADC12TOV и ADC12OV
 ADC12IFG15
 16 циклов
 14 циклов

Обработчик прерывания для ADC12IFG15 показывает путь к немедленной проверке, если произошло прерывание с наивысшим приоритетом во время обработки ADC12IFG15. Это позволяет сэкономить девять циклов, если ожидается другое прерывание АЦП12.



```
;Обработчик прерывания для АЦП12.
INT ADC12
                   ;Вход процедуры обработки прерывания
    ADD&ADC12IV, PC ; Добавление смещения к PC
                                                                3
    RETI
                    ;Вектор 0: Нет прерывания
                   ;Вектор 2: Переполнение АЦП
    JMPADOV
                   ;Вектор 4: Переполнение тактирования АЦП
   JMPADTOV
   JMPADM0
                   ;Bertop 6: ADC12IFG0
                                                                2
                   ;Векторы 8-32
                                                                2
   JMPADM14
                   ;Berrop 34: ADC12IFG14
                                                                2
;
;Обработчик ADC12IFG15 стартует здесь. JMP не требуется.
ADM15 MOV &ADC12MEM15, ххх ;Перемещение результата, флаг сброшен
                          ;Другая команда необходима?
      JMP INT ADC12
                         ;Проверка другого ожидаемого прерывания
;Обработчик ADC12IFG14-ADC12IFG1 запускается здесь
ADMO MOV &ADC12MEMO, ххх ;Перемещение результата, флаг сброшен
;
                           ;Другая команда необходима?
     . . .
    RETI
                           ;Возврат
ADTOV ...
                           ;Обработка переполнения времени
                           ;преобразования
     RETI
                           ;Возврат
                                                                5
;
ADOV ...
                           ;Обработка переполнения АОСМЕМх
    RETI
                                                                5
                           ;Возврат
```

# 17.3. Регистры АЦП12

Регистры АЦП12 приведены в таблице 17-2.

Таблица 17-2. Регистры АЦП12

| Регистр                              | Краткое<br>обозначение | Тип                           | Адрес           | Исходное<br>состояние |
|--------------------------------------|------------------------|-------------------------------|-----------------|-----------------------|
| Управляющий регистр 0 АЦП12          | ADC12CTL0              | <b>регистра</b> Чтение/запись | 01A0h           | Сброс с POR           |
| Управляющий регистр 0 АЦП12          | ADC12CTL0              | Чтение/запись                 | 01A011          | Сброс с POR           |
| Регистр флагов прерываний АЦП12      | ADC1201E1              | Чтение/запись                 | 01A4h           | Сброс с POR           |
| Регистр разрешения прерываний АЦП12  | ADC12IE                | Чтение/запись                 | 01A411          | Сброс с POR           |
| Слово вектора прерываний АЦП12       | ADC12IL<br>ADC12IV     | Чтение                        | 01A8h           | Сброс с POR           |
| Регистр памяти 0 АЦП12               | ADC12IV<br>ADC12MEM0   | Чтение/запись                 | 0140h           | Не изменяется         |
| Регистр памяти о АЦП12               | ADC12MEM1              | Чтение/запись                 | 0140H           | Не изменяется         |
| Регистр памяти 1 АЦП12               | ADC12MEM2              | Чтение/запись                 | 0144h           | Не изменяется         |
|                                      | ADC12MEM3              | Чтение/запись                 | 014411<br>0146h |                       |
| Регистр памяти 3 АЦП12               | ADC12IVIEIVI3          | Чтение/запись                 | 0148h           | Не изменяется         |
| Регистр памяти 4 АЦП12               |                        | Чтение/запись                 | 0146H           | Не изменяется         |
| Регистр памяти 5 АЦП12               | ADC12MEM5              |                               | 014AII          | Не изменяется         |
| Регистр памяти 6 АЦП12               | ADC12MEM6              | Чтение/запись                 | 0146h           | Не изменяется         |
| Регистр памяти 7 АЦП12               | ADC12MEM7              | Чтение/запись                 |                 | Не изменяется         |
| Регистр памяти 8 АЦП12               | ADC12MEM8              | Чтение/запись                 | 0150h           | Не изменяется         |
| Регистр памяти 9 АЦП12               | ADC12MEM9              | Чтение/запись                 | 0152h           | Не изменяется         |
| Регистр памяти 10 АЦП12              | ADC12MEM10             | Чтение/запись                 | 0154h           | Не изменяется         |
| Регистр памяти 11 АЦП12              | ADC12MEM11             | Чтение/запись                 | 0156h           | Не изменяется         |
| Регистр памяти 12 АЦП12              | ADC12MEM12             | Чтение/запись                 | 0158h           | Не изменяется         |
| Регистр памяти 13 АЦП12              | ADC12MEM13             | Чтение/запись                 | 015Ah           | Не изменяется         |
| Регистр памяти 14 АЦП12              | ADC12MEM14             | Чтение/запись                 | 015Ch           | Не изменяется         |
| Регистр памяти 15 АЦП12              | ADC12MEM15             | Чтение/запись                 | 015Eh           | Не изменяется         |
| Управление регистром памяти О АЦП12  | ADC12MCTL0             | Чтение/запись                 | 080h            | Сброс с РОВ           |
| Управление регистром памяти 1 АЦП12  | ADC12MCTL1             | Чтение/запись                 | 081h            | Сброс с POR           |
| Управление регистром памяти 2 АЦП12  | ADC12MCTL2             | Чтение/запись                 | 082h            | Сброс с POR           |
| Управление регистром памяти 3 АЦП12  | ADC12MCTL3             | Чтение/запись                 | 083h            | Сброс с POR           |
| Управление регистром памяти 4 АЦП12  | ADC12MCTL4             | Чтение/запись                 | 084h            | Сброс с POR           |
| Управление регистром памяти 5 АЦП12  | ADC12MCTL5             | Чтение/запись                 | 085h            | Сброс с POR           |
| Управление регистром памяти 6 АЦП12  | ADC12MCTL6             | Чтение/запись                 | 086h            | Сброс с POR           |
| Управление регистром памяти 7 АЦП12  | ADC12MCTL7             | Чтение/запись                 | 087h            | Сброс с POR           |
| Управление регистром памяти 8 АЦП12  | ADC12MCTL8             | Чтение/запись                 | 088h            | Сброс с POR           |
| Управление регистром памяти 9 АЦП12  | ADC12MCTL9             | Чтение/запись                 | 089h            | Сброс с POR           |
| Управление регистром памяти 10 АЦП12 | ADC12MCTL10            | Чтение/запись                 | 08Ah            | Сброс с POR           |
| Управление регистром памяти 11 АЦП12 | ADC12MCTL11            | Чтение/запись                 | 08Bh            | Сброс с POR           |
| Управление регистром памяти 12 АЦП12 |                        | Чтение/запись                 | 08Ch            | Сброс с POR           |
| Управление регистром памяти 13 АЦП12 |                        | Чтение/запись                 | 08Dh            | Сброс с POR           |
| Управление регистром памяти 14 АЦП12 |                        | Чтение/запись                 | 08Eh            | Сброс с POR           |
| Управление регистром памяти 15 АЦП12 | ADC12MCTL15            | Чтение/запись                 | 08Fh            | Сброс с POR           |



# ADC12CTL0, управляющий регистр 0 АЦП12

| _ | 15     | 14      | 13     | 12      | 11        | 10         | 9      | 8       |
|---|--------|---------|--------|---------|-----------|------------|--------|---------|
|   | SHT1x  |         |        |         | SHT0x     |            |        |         |
| Ī | rw-(0) | rw-(0)  | rw-(0) | rw-(0)  | rw-(0)    | rw-(0)     | rw-(0) | rw-(0)  |
|   | 7      | 6       | 5      | 4       | 3         | 2          | 1      | 0       |
|   | MSC    | REF2_5V | REFON  | ADC120N | ADC120VIE | ADC12TOVIE | ENC    | ADC12SC |
| Ī | rw-(0) | rw-(0)  | rw-(0) | rw-(0)  | rw-(0)    | rw-(0)     | rw-(0) | rw-(0)  |

Модифицируется, только когда ENC = 0

| SHT1x | Биты 15-12 | Время выборки-хранения. Эти биты определяют число циклов ADC12CLK в периоде выборки для регистров с ADC12MEM8 по ADC12MEM15.      |                |  |  |  |
|-------|------------|-----------------------------------------------------------------------------------------------------------------------------------|----------------|--|--|--|
|       |            | Время выборки-хранения. Эти биты определяют число циклов<br>ADC12CLK в периоде выборки для регистров с ADC12MEM0 по<br>ADC12MEM7. |                |  |  |  |
|       | Биты 11-8  | Биты SHTx                                                                                                                         | Циклы ADC12CLK |  |  |  |
|       |            | 0000                                                                                                                              | 4              |  |  |  |
|       |            | 0001                                                                                                                              | 8              |  |  |  |
|       |            | 0010                                                                                                                              | 16             |  |  |  |
|       |            | 0011                                                                                                                              | 32             |  |  |  |
|       |            | 0100                                                                                                                              | 64             |  |  |  |
|       |            | 0101                                                                                                                              | 96             |  |  |  |
| SHT0x |            | 0110                                                                                                                              | 128            |  |  |  |
|       |            | 0111                                                                                                                              | 192            |  |  |  |
|       |            | 1000                                                                                                                              | 256            |  |  |  |
|       |            | 1001                                                                                                                              | 384            |  |  |  |
|       |            | 1010                                                                                                                              | 512            |  |  |  |
|       |            | 1011                                                                                                                              | 768            |  |  |  |
|       |            | 1100                                                                                                                              | 1024           |  |  |  |
|       |            | 1101                                                                                                                              | 1024           |  |  |  |
|       |            | 1110                                                                                                                              | 1024           |  |  |  |
|       |            | 1111                                                                                                                              | 1024           |  |  |  |

| MSC        | Бит 7 | Множественная выборка и преобразование. Справедливо только для последовательных или повторных режимов.  0 — Для запуска каждой выборки-преобразования на таймер выборки подается фронт сигнала SHI  1 — Первый фронт сигнала SHI запускает таймер выборки, последующие выборки-преобразования выполняются автоматически, сразу же после завершения предыдущего преобразования |
|------------|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| REF2_5V    | Бит 6 | Генератор опорного напряжения. REFON также должен быть установлен. 0 – 1.5 В 1 – 2.5 В                                                                                                                                                                                                                                                                                        |
| REFON      | Бит 5 | Включение опорного генератора.<br>0 – Опорный генератор выключен<br>1 – Опорный генератор включен.                                                                                                                                                                                                                                                                            |
| ADC120N    | Бит 4 | Включение АЦП12<br>0 – АЦП12 выключен<br>1 – АЦП12 включен                                                                                                                                                                                                                                                                                                                    |
| ADC120VIE  | Бит 3 | Разрешение прерывания по переполнению ADC12MEMx. Для разрешения прерываний также должен быть установлен бит GIE.  0 — Прерывание по переполнению запрещено  1 — Прерывание по переполнению разрешено                                                                                                                                                                          |
| ADC12TOVIE | Бит 2 | Разрешение прерывания по превышению времени преобразования АЦП12. Для разрешения прерываний также должен быть установлен бит GIE.  0 — Прерывание по превышению времени преобразования запрещено  1 — Прерывание по превышению времени преобразования разрешено                                                                                                               |
| ENC        | Бит 1 | Разрешение преобразования<br>0 – Преобразование в АЦП12 запрещено<br>1 – Преобразование в АЦП12 разрешено                                                                                                                                                                                                                                                                     |
| ADC12SC    | Бит О | Запуск преобразования. Программно управляемый старт выборки-<br>преобразования. ADC12SC и ENC могут быть установлены вместе в<br>одной команде. ADC12SC сбрасывается автоматически.<br>0 — Нет старта выборки-преобразования<br>1 — Старт выборки-преобразования                                                                                                              |

## ADC12CTL1, управляющий регистр 1 АЦП12

| 15     | 14     | 13     | 12     | 11     | 10     | 9      | 8      |
|--------|--------|--------|--------|--------|--------|--------|--------|
|        | CSTAR  | TADDx  |        | SH     | ISx    | SHP    | ISSH   |
| rw-(0) |



| 7      | 6         | 5      | 4      | 3      | 2      | 1       | 0     |
|--------|-----------|--------|--------|--------|--------|---------|-------|
|        | ADC12DIVx |        |        | 2SSELx | CON    | CONSEQx |       |
| rw-(0) | rw-(0)    | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0)  | r-(0) |

Модифицируется, только когда ENC = 0

| CSTARTADDx | Биты 15-12 | Стартовый адрес преобразования. Эти биты позволяют выбрать, какой регистр памяти преобразований АЦП12 используется для одиночного преобразования или для первого преобразования в последовательности. Значение в CSTARTADDx может быть от 0 до 0Fh, что соответствует регистрам с ADC12MEM0 по ADC12MEM15. |
|------------|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SHSx       | Биты 11-10 | Выбор источника выборки-хранения.<br>00 — Бит ADC12SC<br>01 — Выход 1 Таймера А<br>10 — Выход 0 Таймера В<br>11 — Выход 1 Таймера В                                                                                                                                                                        |
| SHP        | Бит 9      | Выбор импульсного режима выборки-хранения. Этот бит выбирает источник сигнала выборки (SAMPCON), либо как выход таймера выборки, либо как прямой входной сигнал выборки.  0 — Источником сигнала SAMPCON является входной сигнал выборки.  1 — Источником сигнала SAMPCON является таймер выборки.         |
| ISSH       | Бит 8      | Инвертирование сигнала выборки-хранения<br>0— Входной сигнал выборки не инвертирован<br>1— Входной сигнал выборки инвертирован                                                                                                                                                                             |
| ADC12DIVx  | Биты 7-5   | Тактовый делитель АЦП12 000 — /1 001 — /2 010 — /3 011 — /4 100 — /5 101 — /6 110 — /7 111 — /8                                                                                                                                                                                                            |
| ADC12SSELx | Биты 4-3   | Выбор источника тактирования АЦП12<br>00 – ADC120SC<br>01 – ACLK<br>10 – MCLK<br>11 – SMCLK                                                                                                                                                                                                                |
| CONSEQx    | Биты 2-1   | Выбор режима преобразования<br>00 — Одноканальный, с одним преобразованием<br>01 — Последовательность каналов<br>10 — Повторный одноканальный<br>11 — Повторяющаяся последовательность каналов                                                                                                             |

| ADC12BUSY |
|-----------|
|-----------|

## **ADC12MEMx**, регистры памяти преобразований **AU**П12

| 15 | 14 | 13 | 12           | 11          | 10           | 9          | 8  |
|----|----|----|--------------|-------------|--------------|------------|----|
| 0  | 0  | 0  | 0            | Pe          | езультаты пр | еобразован | ия |
| r0 | r0 | r0 | r0           | rw          | rw           | rw         | rw |
| 7  | 6  | 5  | 4            | 3           | 2            | 1          | 0  |
|    |    | P  | езультаты пр | реобразован | ия           |            |    |
| rw | rw | rw | rw           | rw          | rw           | rw         | rw |

| Результаты<br>преобразования | Биты 15-0 | 12-разрядные результаты преобразования выравниваются по правому краю. Бит 11 является старшим битом MSB. Биты 15-12 всегда равны 0. Запись в регистры памяти преобразований повредит результаты. |
|------------------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|------------------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

## ADC12MCTLx, управляющие регистры памяти преобразований АЦП12

| 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|--------|--------|--------|--------|--------|--------|--------|--------|
| EOS    | SREFx  |        |        | INCHx  |        |        |        |
| rw-(0) |

Модифицируется, только когда ENC = 0

| EOS   | Биты 7   | Конец последовательности. Показывает последнее преобразование в последовательности.  0 — Не конец последовательности  1 — Конец последовательности                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|-------|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SREFx | Биты 6-4 | Выбор опорного источника $000 - V_{R+} = AV_{CC} \text{ и } V_{R-} = AV_{SS} \\ 001 - V_{R+} = V_{REF} + \text{ и } V_{R-} = AV_{SS} \\ 010 - V_{R+} = V_{REF} + \text{ и } V_{R-} = AV_{SS} \\ 011 - V_{R+} = V_{REF+} \text{ и } V_{R-} = AV_{SS} \\ 011 - V_{R+} = V_{REF+} \text{ и } V_{R-} = AV_{SS} \\ 100 - V_{R+} = AV_{CC} \text{ и } V_{R-} = V_{REF-} /V_{REF-} \\ 101 - V_{R+} = V_{REF+} \text{ и } V_{R-} = V_{REF-} /V_{REF-} \\ 110 - V_{R+} = V_{REF+} \text{ и } V_{R-} = V_{REF-} /V_{REF-} \\ 111 - V_{R+} = V_{REF+} \text{ и } V_{R-} = V_{REF-} /V_{REF-} $ |



| INCHx | Биты 3-0 | Выбор входного канала  0000 — АО  0001 — А1  0010 — А2  0011 — А3  0100 — А4  0101 — А5  0110 — А6  0111 — А7  1000 — Ve <sub>REF*</sub> 1001 — V <sub>REF*</sub> /Ve <sub>REF</sub> 1010 — Температурный диод  1011 — (AV <sub>CC</sub> - AV <sub>SS</sub> )/2  1100 — (AV <sub>CC</sub> - AV <sub>SS</sub> )/2  1101 — (AV <sub>CC</sub> - AV <sub>SS</sub> )/2 |
|-------|----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|       |          |                                                                                                                                                                                                                                                                                                                                                                   |

## **ADC12IE**, регистр разрешения прерываний **AU**П12

| 15            | 14            | 13            | 12            | 11            | 10            | 9             | 8             |
|---------------|---------------|---------------|---------------|---------------|---------------|---------------|---------------|
| ADC12IE15     | ADC12IE14     | ADC12IE13     | ADC12IE12     | ADC12IE11     | ADC12IE10     | ADC12IE9      | ADC12IE8      |
| rw-(0)        |
|               |               |               |               |               |               |               |               |
| 7             | 6             | 5             | 4             | 3             | 2             | 1             | 0             |
| 7<br>ADC12IE7 | 6<br>ADC12IE6 | 5<br>ADC12IE5 | 4<br>ADC12IE4 | 3<br>ADC12IE3 | 2<br>ADC12IE2 | 1<br>ADC12IE1 | O<br>ADC12IE0 |

| ADC12IEx | Биты 15-0 | Разрешение прерывания. Эти биты разрешают или запрещают за-<br>прос прерывания для битов ADC12IFGx.<br>0 — Прерывание запрещено<br>1 — Прерывание разрешено |
|----------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
|----------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|

## ADC12IFG, регистр флагов прерываний АЦП12

| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8         |
|------------|------------|------------|------------|------------|------------|-----------|-----------|
| ADC12IFG15 | ADC12IFG14 | ADC12IFG13 | ADC12IFG12 | ADC12IFG11 | ADC12IFG10 | ADC12IFG9 | ADC12IFG8 |
| rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)    | rw-(0)    |
| 7          | 6          | 5          | 4          | 3          | 2          | 1         | 0         |
| ADC12IFG7  | ADC12IFG6  | ADC12IFG5  | ADC12IFG4  | ADC12IFG3  | ADC12IFG2  | ADC12IFG1 | ADC12IFG0 |
| rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)     | rw-(0)    | rw-(0)    |

| ADC12IFGx | Биты 15-0 | Флаг прерывания ADC12MEMx. Эти биты устанавливаются, когда в соответствующий регистр ADC12MEMx загружается результат преобразования. Биты ADC12IFGx сбрасываются, если выполняется доступ к соответствующим регистрам ADC12MEMx или же могут быть сброшены программно.  0 — Прерывание не ожидается 1 — Прерывание ожидается |
|-----------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|-----------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|

## ADC12IV, регистр вектора прерываний АЦП12

|   | 15 | 14 | 13    | 12    | 11       | 10    | 9     | 8  |
|---|----|----|-------|-------|----------|-------|-------|----|
|   | 0  | 0  | 0     | 0     | 0        | 0     | 0     | 0  |
|   | r0 | r0 | r0    | r0    | r0       | r0    | r0    | r0 |
|   | 7  | 6  | 5     | 4     | 3        | 2     | 1     | 0  |
|   | 0  | 0  |       |       | ADC12IVx |       |       |    |
| , | r0 | r0 | r-(0) | r-(0) | r-(0)    | r-(0) | r-(0) | r0 |

| ADC12IVx | Биты<br>15-0 | Значение вектора прерываний АЦП12 |                                   |                    |                         |  |  |  |
|----------|--------------|-----------------------------------|-----------------------------------|--------------------|-------------------------|--|--|--|
|          |              | Содержимое<br>ADC12IV             | Источник<br>прерывания            | Флаг<br>прерывания | Приоритет<br>прерывания |  |  |  |
|          |              | 000h                              | Прерывание не ожидается           | -                  |                         |  |  |  |
|          |              | 002h                              | Переполнение<br>ADC12MEMx         | -                  | Наивысший               |  |  |  |
|          |              | 004h                              | Превышение времени преобразования | -                  |                         |  |  |  |
|          |              | 006h                              | Флаг прерывания<br>ADC12MEM0      | ADC12IFG0          |                         |  |  |  |
|          |              | 008h                              | Флаг прерывания<br>ADC12MEM1      | ADC12IFG1          |                         |  |  |  |
|          |              | 00Ah                              | Флаг прерывания<br>ADC12MEM2      | ADC12IFG2          |                         |  |  |  |
|          |              | 00Ch                              | Флаг прерывания<br>ADC12MEM3      | ADC12IFG3          |                         |  |  |  |
|          |              | 00Eh                              | Флаг прерывания<br>ADC12MEM4      | ADC12IFG4          |                         |  |  |  |
|          |              | 010h                              | Флаг прерывания<br>ADC12MEM5      | ADC12IFG5          |                         |  |  |  |



| 012h | Флаг прерывания<br>ADC12MEM6  | ADC12IFG6  |        |
|------|-------------------------------|------------|--------|
| 014h | Флаг прерывания<br>ADC12MEM7  | ADC12IFG7  |        |
| 016h | Флаг прерывания<br>ADC12MEM8  | ADC12IFG8  |        |
| 018h | Флаг прерывания<br>ADC12MEM9  | ADC12IFG9  |        |
| 01Ah | Флаг прерывания<br>ADC12MEM10 | ADC12IFG10 |        |
| 01Ch | Флаг прерывания<br>ADC12MEM11 | ADC12IFG11 |        |
| 01Eh | Флаг прерывания<br>ADC12MEM12 | ADC12IFG12 |        |
| 020h | Флаг прерывания<br>ADC12MEM13 | ADC12IFG13 |        |
| 022h | Флаг прерывания<br>ADC12MEM14 | ADC12IFG14 |        |
| 024h | Флаг прерывания<br>ADC12MEM15 | ADC12IFG15 | Низший |

# АЦП10

Раздел XVIII.

**MSP430x1xxFamily** 





## АЦП10

Модуль АЦП10 представляет собой высокоэффективный 10-разрядный аналого-цифровой преобразователь. В этом разделе описывается АЦП10. АЦП10 реализован в устройствах MSP430x11x2 и MSP430x12x2.

## 18.1. Введение в АЦП10

Модуль АЦП10 обеспечивает быстрые 10-разрядные аналого-цифровые преобразования. Модуль имеет 10-разрядное ядро с регистром последовательного приближения SAR, схему выборки, опорный генератор и контроллер переноса данных (DTC).

DTC позволяет выборкам АЦП10 преобразовываться и сохраняться в любом месте памяти без вмешательства ЦПУ. Модуль может конфигурироваться программным обеспечением пользователя для поддержки разнообразных приложений.

#### АЦП10 обладает следующими возможностями:

- Максимальная скорость преобразования свыше 200 ksps (200000 преобразований в сек.)
- Монотонный 10-разрядный преобразователь без ошибочных кодов
- Выборка и хранение с программируемыми периодами выборки
- Преобразование инициируется программным обеспечением или таймером А
- Программно выбираемый интегрированный генератор опорного напряжения (1,5 В или 2,5 В)
- Программно выбираемый внутренний или внешний опорный источник
- Восемь индивидуально конфигурируемых внешних входных каналов
- Каналы преобразования для внутреннего температурного датчика,  $AV_{cc}$  и внешних опорных источников
- Выбираемый источник тактирования преобразований
- Одноканальный, повторный одноканальный, последовательный и повторно-последовательный режимы преобразования
- Ядро АЦП и опорное напряжение могут выключаться раздельно
- Контроллер переноса данных для автоматического сохранения результатов преобразований

Блок-схема АЦП10 показана на рис. 18-1.



**Рис. 18-1.** Блок-схема АЦП10

## 18.2. Функционирование АЦП10

Модуль АЦП10 конфигурируется программным обеспечением пользователя. Настройка и работа АЦП10 рассматриваются в следующих далее разделах.

## 18.2.1. 10-разрядное ядро АЦП

Ядро АЦП преобразует аналоговый входной сигнал в 10-разрядное цифровое представление и сохраняет результат в регистре ADC10MEM. Ядро использует два программно выбираемых уровня напряжений ( $V_{R_+}$  и  $V_{R_-}$ ) для задания верхнего и нижнего пределов преобразования. Цифровой выход ( $N_{\text{ADC}}$ )



составляет полную шкалу (03FFh), когда входной сигнал равен или выше  $V_{R_+}$ , и равен нулю, когда входной сигнал равен или ниже  $V_{R_-}$ . Входной канал и опорные уровни напряжений ( $V_{R_+}$  и  $V_{R_-}$ ) задаются в памяти управления преобразованиями. Результаты преобразования могут быть представлены в натуральном двочном формате или формате с дополнением до двух. Формула преобразования для результата АЦП  $N_{\text{ADC}}$  с использованием натурального двоичного формата выглядит следующим образом:

$$N_{ADC} = 1023 \times \frac{V_{in} - V_{R-}}{V_{R+} - V_{R-}}$$

Ядро АЦП12 конфигурируется двумя управляющими регистрами: ADC10CTL0 и ADC10CTL1. Ядро включается битом ADC10ON. За некоторыми исключениями биты управления АЦП10 могут быть модифицированы только когда ENC=0. ENC должен быть установлен в 1 перед выполнением любого преобразования.

#### Выбор тактирования преобразования

ADC10CLK используется как для тактирования преобразования, так и для генерации периода выборки. Для выбора источника тактирования АЦП10 используются биты ADC10SSELx, а частота этого источника может быть поделена на 1-8 с помощью битов ADC10DIVx. Возможны следующие источники ADC10CLK: SMCLK, MCLK, ACLK и внутренний осциллятор ADC10OSC.

Внутренне генерируемая частота ADC100SC лежит в диапазоне 5 МГц, на варьируется в зависимости от конкретного устройства, напряжения питания и температуры. См. справочное руководство конкретного устройства для уточнения значения ADC100SC.

Пользователь должен гарантировать, что выбранный источник тактирования для ADC10CLK останется активным до конца преобразования. Если тактовые сигналы будут сняты во время преобразования, операция не будет завершена и любой результат будет неверным.

#### 18.2.2. Входы АЦП10 и мультиплексор

Восемь внешних и четыре внутренних аналоговых сигнала выбираются как канал для преобразования входным аналоговым мультиплексором. Входной мультиплексор имеет тип break-before-make (разрыв перед включением), что уменьшает инжекцию шумов от канала к каналу, возникающую при переключении каналов, как показано на рис. 18-2. Входной мультиплексор также является Т-переключателем, минимизирующим взаимосвязь между каналами. Невыбранные каналы изолированы от АЦП, а промежуточный узел подключен к аналоговой земле (AV<sub>SS</sub>), поэтому паразитная емкость заземляется, что помогает устранить перекрестные помехи.



Рис. 18-2. Аналоговый мультиплексор

АЦП10 использует метод перераспределения заряда. Когда входы внутренне переключаются, переключение может привести к переходным процессам на входном сигнале. Эти переходные процессы затухают и устанавливаются до появления ошибочного преобразования.

#### Выбор аналогового порта

Внешние входы АЦП10 с АО по А4, Ve<sub>REF-</sub> и Ve<sub>REF-</sub> мультиплексированы с ножками порта Р2, являющимися цифровые КМОП ячейками. Опциональные входы с А5 по А7 являются у некоторых устройств общими с портом Р3 (см. справочные данные конкретного устройства). Когда аналоговые сигналы прикладываются к цифровым КМОП-схемам, может течь паразитный ток от VCC к GND. Этот паразитный ток появляется, когда величина входного напряжения находится около переходного уровня ячейки. Отключение буфера ножки порта устраняет протекание паразитного тока и вследствие этого уменьшает общий потребляемый ток. Биты ADC10AEх дают возможность отключать входные и выходные буфера ножек порта.

```
; P2.3 конфигурируется как аналоговый вход
ВІЅ.В #4h, &ADC10AE ; P2.3 включен как функция АЦП10
```

### 18.2.3. Генератор опорного напряжения

Модуль АЦП10 содержит встроенный генератор опорного напряжения с двумя выбираемыми уровнями напряжения: 1,5 В и 2,5 В. Любое из этих опорных напряжений может быть использовано внутренне или внешне на выводе  $V_{\text{REF+}}$ .

Внутренний опорный источник включается при установке REFON=1. Когда REF2\_5V=1, внутреннее опорное напряжение равно 2,5 В, при REF2\_5V=0 опорное напряжение равно 1,5 В.



Внешние опорные источники могут быть задействованы для  $V_{R_{+}}$  и  $V_{R_{-}}$  через выводы A4 и A3 соответственно.

#### Маломощные приложения

Внутренний генератор опорного напряжения АЦП10 разработан для маломощных приложений и имеет особые возможности для быстрого запуска. Для правильной работы не требуется внешнего накопительного конденсатора и связанного с ним времени смещения. Общее время включения опорного источника меньше 30 мкС. Для нормальной развязки источника питания требуется только комбинация параллельно включенных конденсаторов на 10 мкФ и 100 нФ.

- Когда  $V_{cc}$  и  $V_{ss}$  используются как опорные напряжения, внутренний опорный источник должен быть полностью выключен установкой REFON=0.
- Когда используется внешний опорный источник, внутренний источник должен быть полностью выключен. Внешние опорные источники могут быть задействованы для V<sub>в.</sub> и V<sub>в.</sub> через выводы A4 и A3 соответственно.
- Когда используется внутренний источник и максимальная скорость преобразования ниже 50 ksps, установка ADC10SR=1 уменьшает потребление тока внутренним опорным буфером примерно на 50%.
- Когда оба бита REFOUT=1 и REFBURST=1, опорный источник представлен снаружи только во время периода выборки и преобразования. Когда REFOUT1=1, а REFBURST=0 очищен, опорное напряжение присутствует внешне постоянно.

#### 18.2.4. Тактирование выборки и преобразования

Аналого-цифровое преобразование инициируется по нарастающему фронту входного сигнала выборки SHI. Источник для SHI выбирается с помощью битов SHSx и может быть таким:

- Бит ADC10SC
- Модуль вывода 1 таймера А
- Модуль вывода 0 таймера А
- Модуль вывода 2 таймера А

Полярность источника сигнала SHI может быть инвертирована битом ISSH. Биты SHTx выбирают период выборки tsample равным 4, 8, 16 или 64 цикла ADC10CLK. Таймер выборки устанавливает SAMPCON в высокий уровень для выбранного периода выборки после синхронизации с ADC10CLK. Общее время выборки составляет  $t_{\text{sample}}$  плюс  $t_{\text{sync}}$ . Переход SAMPCON с высокого уровня на низкий стартует аналого-цифровое преобразование, которому необходимо 13 циклов ADC10CLK, как показано на рис. 18-3.



Рис. 18-3. Тактирование выборки

#### Определение длительности выборки

Когда SAMPCON=0, все входы Ах имеют высокое входное сопротивление. Когда SAMPCON=1, выбранный вход Ах можно смоделировать в виде RC фильтра нижних частот в течение периода выборки  $t_{\text{sample}}$ , как показано на рис. 18-4. Внутреннее сопротивление  $R_{\text{I}}$  (около 2 кОм) мультиплексированного входа последовательно с конденсатором  $C_{\text{I}}$  (максимум 40 пФ) представляется источником. Конденсатор  $C_{\text{I}}$  должен быть заряжен напряжением  $V_{\text{C}}$  в пределах ½ младшего бита источника напряжения  $V_{\text{S}}$  для получения точного 10-разрядного преобразования.



**Рис. 18-4.** Эквивалентная схема аналогового входа

Сопротивление источника  $R_{_S}$  и  $R_{_I}$  влияет на  $t_{_{sample}}$ . Следующее выражение может быть использовано для вычисления минимального времени выборки  $t_{_{cample}}$  при 10-разрядном преобразовании:

$$\begin{split} &\text{Если ADC10SR} = 0 & & & & & & & & & & & & & & & \\ &\text{Если ADC10SR} = 0 & & & & & & & & & & & \\ &\text{Если ADC10SR} = 1 & & & & & & & & & & \\ &\text{$t_{sample} > (~R_S + R_I) \times ln(~2^{11}) \times C_I + 800~Hc} \end{split}$$

При подстановке значений  $R_{_{\! I}}$  и  $C_{_{\! I}}$ , указанных выше, уравнение приобретает следующий вид:



К примеру, если  $R_s$  равно 10 кОм,  $t_{\text{sample}}$  должно быть больше 2,63 мкс при ADC10SR = 0 или 4,33 мкс при ADC10SR = 1.

$$t_{sample} > (R_S + 2 κOm) \times 7,625 \times 20 πΦ + 800 μc$$
 (ADC10SR = 0)  
 $t_{sample} > (R_S + 2 κOm) \times 7,625 \times 20 πΦ + 2,5 μκc$  (ADC10SR = 1)

#### 18.2.5. Режимы преобразования

ADC10 имеет четыре режима работы, выбираемые битами CONSEQx так, как описано в таблице 18-1.

| CONSEQx | Режим                                     | Операция                                                             |
|---------|-------------------------------------------|----------------------------------------------------------------------|
| 00      | Одноканальный с одиночным преобразованием | Выполняется одно преобразование в одном канале.                      |
| 01      | Последовательность каналов                | Выполняются однократные преобразования последовательности каналов.   |
| 10      | Повторяющийся одноканаль-<br>ный          | Выполняется повторяющееся преобразование в одном канале.             |
| 11      | Повторяющаяся последовательность каналов  | Выполняются повторяющиеся преобразования последовательности каналов. |

Таблица 18-1. Сводный перечень режимов преобразования

#### Одноканальный режим с одиночным преобразованием

В одном канале, выбранном INCHx, однократно выполняется выборка и преобразование. Результат АЦП записывается в регистр ADC10MEM. На рис. 18-5 показан процесс одноканального режима с одиночным преобразованием. Если преобразование запускается ADC10SC, поочередные преобразования могут быть запущены битом ADC10SC. Когда используется другой источник запуска, ENC должен переключаться между каждым преобразованием.

#### Режим последовательности каналов

В режиме последовательности каналов однократно выполняется выборка и преобразование. Последовательность запускается с выбранного INCHx каналом и декрементируется к каналу A0. Каждый результат АЦП записывается в ADC10MEM. Последовательность останавливается после преобразования в канале A0. На рис. 18-6 показан режим последовательности каналов. Если последовательность запускается ADC10SC, поочередные преобразования могут запускаться битом ADC10SC. Когда используется любой другой источник запуска, ENC должен переключаться между каждой последовательностью.

#### Повторяющийся одноканальный режим

В одном канале, выбранном INCHx, непрерывно выполняются выборка и преобразование. Каждый результат АЦП записывается в ADC10MEM. На рис. 18-7 показан повторяющийся одноканальный режим.



**Рис. 18-5.** Одноканальный режим одиночного преобразования

#### Режим повторяющейся последовательности каналов

Непрерывно выполняются выборка и преобразование последовательности каналов. Последовательность начинается с канала, выбранного INCHx и декрементируется к каналу А0. Каждый результат АЦП записывается в ADC10MEM. Последовательность останавливается после преобразования в канале А0, а следующий сигнал запуска стартует последовательность снова. На рис. 18-8 показан режим повторяющейся последовательности каналов.





Рис. 18-6. Режим последовательности каналов

#### Использование бита MSC

Для конфигурирования преобразователя на выполнение автоматических поочередных преобразований с максимальной быстротой можно воспользоваться функцией множественных выборок и преобразований. Если MSC=1 и CONSEQx>1, первый фронт сигнала SHI запустит первое преобразование. Поочередные преобразования запускаются автоматически после завершения предыдущего преобразования. Дополнительные фронты на SHI игнорируются, пока последовательность не закончена в режиме одиночной последовательнос-



Рис. 18-7. Повторяющийся одноканальный режим

ти или пока бит ENC не будет переключен в повторяющийся одноканальный режим или повторяющийся режим последовательностей. Функция бита ENC не изменяется, пока используется бит MSC.

## Останов преобразований

Прекращение активности АЦП10 зависит от режима работы. Рекомендуются следующие способы останова активного преобразования или последовательности преобразований:





**Рис. 18-8.** Режим повторяющейся последовательности каналов

- Сброс ENC в одноканальном режиме одиночного преобразования немедленно останавливает преобразование, при этом результат оказывается непредсказуемым. Для получения правильного результата необходимо опрашивать бит занятости ADC10BUSY до сброса перед очисткой ENC.
- Сброс ENC во время повторяющегося одноканального преобразования останавливает преобразователь в конце текущего преобразования.
- Сброс ENC во время последовательного или повторно-последовательного режимов останавливает преобразователь в конце последовательности.

• Любой режим преобразования может быть немедленно остановлен установкой CONSEQx=0 и сбросом бита ENC. Данные преобразования будут ненадежны.

### 18.2.6. Контроллер переноса данных АЦП10

АЦП10 имеет контроллер переноса данных (DTC) для автоматического переноса результатов преобразования из ADC10MEM в другое место памяти на кристалле. DTC включается установкой регистра ADC10DTC1 в ненулевое значение.

Когда DTC включен, каждый раз по завершении преобразования АЦП10 и загрузки результата в ADC10MEM, запускается перенос данных. Вмешательства программного обеспечения для управления АЦП10 не требуется до тех пор, пока заданное количество данных преобразования не будет перемещено. Для каждого DTC-переноса требуется один такт MCLK ЦПУ. Во избежание любой конфликтной ситуации на шине во время DTC-переноса ЦПУ приостанавливается, если было активно, на один MCLK, необходимый для переноса.

DTC-перенос не должен инициироваться, пока АЦП10 занят. Программное обеспечение должно гарантировать, что никакое активное преобразование или последовательность не выполняется, когда DTC конфигурируется:

```
;Проверка активности АЦП10

BIC.W #ENC, &ADC10CTL0 ;
busy_test BIT.W #BUSY, &ADC10CTL1 ;

JNZ busy_test ;

MOV.W #xxx, &ADC10SA ;Безопасность

MOV.B #xx, &ADC10DTC1 ;
;продолжение настройки
```

#### Режим одноблочного переноса

Одноблочный режим выбирается, если ADC10TB сброшен. Значение п в ADC10DTC1 определяет общее количество переносов для блока. Стартовый адрес блока задается где-либо в адресном диапазоне MSP430 с помощью 16-разрядного регистра ADC10SA. Блок заканчивается на адресе ADC10SA+2n-2. Режим одноблочного переноса показан на рис. 18-9.

Внутренний указатель адреса первоначально равен ADC10SA, а внутренний счетчик перенос первоначально равен «п». Внутренний указатель и счетчик не видимы для программного обеспечения. DTC переносит значение слова ADC10MEM по адресу, находящемуся в адресном указателе ADC10SA. После каждого DTC-переноса внутренний адресный указатель инкрементируется на два, а внутренний счетчик переносов декрементируется на один.





Рис. 18-9. Одноблочный перенос

DTC переносы продолжаются с каждой загрузкой ADC10MEM, пока внутренний счетчик переносов не станет равным нулю. Дополнительные DTC переносы происходить не будут до записи в ADC10SA. Когда DTC используется в одноблочном режиме, флаг ADC10IFG устанавливается только после завершения переноса полного блока. На рис. 18-10 показана диаграмма состояний одноблочного режима.

### Режим двухблочного переноса

Двухблочный режим выбирается, если бит ADC10TB установлен. Значение п в ADC10DTC1 определяет количество переносов для одного блока. Адресный диапазон первого блока задается в любом месте диапазона адресов MSP430 с помощью 16-разрядного регистра ADC10SA. Первый блок заканчивается на адресе ADC10SA+2n-2. Адресный диапазон для второго блока задается с SA+2n по SA+4n-2. Режим двухблочного переноса показан на рис. 18-11.

Внутренний указатель адреса первоначально равен ADC10SA, а внутренний счетчик переносов первоначально равен «п». Внутренний указатель и счетчик являются невидимыми для программного обеспечения. DTC переносит значение слова ADC10MEM по адресу, находящемуся в адресном указателе ADC10SA. После каждого DTC-переноса внутренний адресный указатель инкрементируется на два, а внутренний счетчик переносов декрементируется на один.

DTC переносы продолжаются с каждой загрузкой ADC10MEM, пока внутренний счетчик переносов не станет равным нулю. К этому моменту блок один полон и оба бита ADC10IFG и ADC10B1 установлены. Пользователь может проверить бит ADC10B1 для определения, что блок один полон.

DTC продолжает с блока два. Во внутренний счетчик переносов автоматически перезагружается значение «п». При следующей загрузке ADC10MEM контроллер DTC начинает перенос результатов преобразований в блок два. После завершения п переносов блок два полон. Флаг ADC10IFG устанавливается, а бит



**Рис. 18-10.** Диаграмма состояний управления переносом данных в одноблочном режиме переноса





Рис. 18-11. Двухблочный перенос

ADC10B1 очищается. Программное обеспечение пользователя может проверить очистку бита ADC10B1 для определения, что блок два полон. На рис. 18- 12 показана диаграмма состояний двухблочного режима.

### Непрерывный перенос

Режим непрерывного переноса выбирается, если установлен бит ADC10CT. DTC не будет останавливаться после завершения переноса блока один (в одноблочном режиме) или блока два (в двухблочном режиме). Внутренний адресный указатель и счетчик переносов устанавливаются на значения ADC10SA и п соответственно. Переносы продолжаются, начиная с блока один. Если бит ADC10CT сброшен, DTC прекращает переносы после завершения текущих переносов в блоке один (в одноблочном режиме) или блоке два (в двухблочном режиме).

## Длительность цикла DTC переноса

Для каждого переноса ADC10MEM контроллеру DTC требуется один или два тактовых цикла MCLK для синхронизации, один для выполнения собственно переноса (пока ЦПУ приостановлено) и один цикл времени ожидания. Поскольку DTC использует MCLK, длительность цикла DTC определяется рабочим режимом MSP430 и настройками системы тактирования.

Если источник MCLK активен, но ЦПУ выключено, DTC использует источник MCLK для каждого переноса без включения ЦПУ. Если источник MCLK выключен, DTC временно рестартует MCLK, с использованием в качестве источника тактирования для MCLK частоту DCOCLK, но только во время переноса.



**Рис. 18-12.** Диаграмма состояний для управления переносом данных в двухблочном режиме переноса



ЦПУ остается выключенным и после DTC переноса, MCLK снова выключается. Максимальная длительность цикла DTC для всех рабочих режимах показана в таблице 18-2.

Таблица 18-2. Максимальная длительность цикла DTC

| Режим работы ЦПУ                           | Источник<br>тактирования | Максимальная<br>длительность цикла DTC |  |
|--------------------------------------------|--------------------------|----------------------------------------|--|
| Активный режим                             | MCLK=DCOCLK              | 3 цикла MCLK                           |  |
| Активный режим                             | MCLK=LFXT1CLK            | 3 цикла MCLK                           |  |
| Режим пониженного энергопотребления LPM0/1 | MCLK=DCOCLK              | 4 цикла MCLK                           |  |
| Режим пониженного энергопотребления LPM3/4 | MCLK=DCOCLK              | 4 цикла MCLK + 6 мкС*                  |  |
| Режим пониженного энергопотребления LPM0/1 | MCLK=LFXT1CLK            | 4 цикла MCLK                           |  |
| Режим пониженного энергопотребления LPM3   | MCLK=LFXT1CLK            | 4 цикла MCLK                           |  |
| Режим пониженного энергопотребления LPM4   | MCLK=LFXT1CLK            | 4 цикла MCLK + 6 мкС*                  |  |

<sup>\*</sup> Дополнительные 6 мкС необходимы для запуска DCOCLK. Этот параметр в справочном руководстве называется t(LPMx).

## 18.2.7. Использование интегрированного температурного датчика

При использовании имеющегося на кристалле температурного датчика пользователь выбирает входной аналоговый канал INCHx=1010. Любая другая



Рис. 18-13. Типичная передаточная функция температурного датчика

конфигурация рассматривается как выбор внешнего канала, включая выбор опорного источника, выбор памяти преобразований и т.д.

Типичная передаточная функция температурного датчика показана на рис. 18-13. При использовании температурного датчика, период выборки должен быть больше 30 мкС. Ошибка смещения температурного датчика может быть большой и для большинства приложений может потребоваться калибровка. См. справочные данные конкретного устройства для выяснения подробностей.

При выборе температурного датчика автоматически запускается расположенный на кристалле опорный генератор в качестве источника напряжения для температурного датчика. Однако это не включает выход  $V_{\text{REF}_+}$  и не влияет на выбор опорного источника для преобразования. Процедура выбора источника для преобразования информации с температурного датчика подобна процедуре выбора любого другого канала.

#### 18.2.8. Заземление АЦП и рассмотрение влияния помех

Как в любом АЦП с высоким разрешением, для устранения нежелательных паразитных эффектов и шумов, а также предотвращения возникновения паразитных контуров с замыканием на землю, необходима особая разводка печатной платы и методы заземления.

Паразитные общие петли формируются, когда ток возврата от АЦП проходит совместно с токами других аналоговых и цифровых схем. Если не принимать специальных мер, этот ток может генерировать небольшие нежелательные напряжения смещения, которые могут прибавляться или вычитаться из опорного или входного напряжений аналого-цифрового преобразователя. Способ подключения, показанный на рис. 18-14 позволяет этого избежать.



**Рис. 18-14.** Заземление АЦП10 и устранение помех



В дополнение к заземлению, пульсации и шумовые выбросы на линиях источника питания, вызванные переключениями цифровых схем или переключениями в источнике питания могут повредить результат преобразования. Для получения высокой точности рекомендуется создавать разработки, свободные от шумов.

### 18.2.9. Прерывания АЦП10

Одно прерывание и один вектор прерываний связаны с АЦП10, как показано на рис. 18-15. Когда DTC не используется (ADC10DTC1=0), флаг ADC10IFG устанавливается, когда результаты преобразования загружаются в ADC10MEM. Когда DTC используется (ADC10DTC1>0), флаг ADC10IFG устанавливается, ког-



**Рис. 18-15.** Система прерываний АЦП10

да завершается перенос блока и внутренний счетчик переносов «n»=0. Если оба бита ADC10IE и GIE установлены, флаг ADC10IFG генерирует запрос прерывания. Флаг ADC10IFG автоматически сбрасывается, когда запрос прерывания обработан, кроме того, он может быть сброшен программно.

## 18.3. Регистры АЦП10

Регистры АЦП10 приведены в таблице 18-3.

## Таблица 18-3. Регистры АЦП10

| Регистр                                     | Краткое<br>обозначение | Тип регистра  | Адрес | Исходное<br>состояние |
|---------------------------------------------|------------------------|---------------|-------|-----------------------|
| Регистр включения входа АЦП10               | ADC10AE                | Чтение/запись | 04Ah  | Сброс с POR           |
| Управляющий регистр 0 АЦП10                 | ADC10CTL0              | Чтение/запись | 01B0h | Сброс с POR           |
| Управляющий регистр 1 АЦП10                 | ADC10CTL1              | Чтение/запись | 01B2h | Сброс с POR           |
| Память АЦП10                                | ADC110MEM              | Чтение        | 01B4h | Не изменяется         |
| Регистр 0 управления переносом данных АЦП10 | ADC10DTC0              | Чтение/запись | 048h  | Сброс с POR           |
| Регистр 1 управления переносом данных АЦП10 | ADC10DTC1              | Чтение/запись | 049h  | Сброс с POR           |
| Стартовый адрес переноса данных<br>АЦП10    | ADC10SA                | Чтение/запись | 01BCh | 0200h c POR           |

## ADC10CTL0, управляющий регистр 0 АЦП10

| 15     | 14      | 13     | 12      | 11      | 10       | 9      | 8        |
|--------|---------|--------|---------|---------|----------|--------|----------|
|        | SREFx   |        | ADC1    | 0SHTx   | ADC10SR  | REFOUT | REFBURST |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0)  | rw-(0)  | rw-(0)   | rw-(0) | rw-(0)   |
| 7      | 6       | 5      | 4       | 3       | 2        | 1      | 0        |
| MSC    | REF2_5V | REFON  | ADC100N | ADC10IE | ADC10IFG | ENC    | ADC10SC  |
| rw-(0) | rw-(0)  | rw-(0) | rw-(0)  | rw-(0)  | rw-(0)   | rw-(0) | rw-(0)   |

Модифицируется, только когда ENC=0

|            |            | Выбор опорного источника                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|------------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|            |            | 000 – V <sub>R+</sub> = AV <sub>CC</sub> и V <sub>R-</sub> = AV <sub>SS</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|            |            | $001 - V_{R+} = V_{RFF+} \text{ if } V_{R-} = AV_{SS}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|            |            | $010 - V_{R+} = V_{REF+} + V_{R-} = AV_{SS}$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| SREFx      | Биты 15-13 | 011 - V <sub>R+</sub> = Ve <sub>REF+</sub> и V <sub>R</sub> . = AV <sub>SS</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| OILLIA     | DN10110-10 | 100 - V <sub>R+</sub> = AV <sub>CC</sub> и V <sub>R</sub> = V <sub>REF-</sub> /Ve <sub>REF-</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|            |            | 101 - V <sub>R+</sub> = V <sub>RFF+</sub> N V <sub>R</sub> = V <sub>RFF-</sub> /Ve <sub>RFF-</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
|            |            | 110 - V <sub>R+</sub> - V <sub>REF+</sub> V V <sub>R-</sub> - V <sub>REF-</sub><br>110 - V <sub>R+</sub> = V <sub>REF+</sub> V V <sub>R-</sub> = V <sub>REF-</sub> /V <sub>REF-</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|            |            | $V_{R+} = V_{REF+} V_{R-} = V_{REF} V_{REF-} V_{R-} = V_{REF-} V_{R-} = V_{R-} = V_{R-} V_{R-} = V_{R-} $ |
|            |            | Время выборки-хранения АЦП10                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|            |            | 00 – 4 x ADC10CLKs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| ADC10SHTx  | Биты 12-11 | 01 – 8 x ADC10CLKs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |
| ADCIOSITIA | DMIDITZ-II | 10 – 16 x ADC10CLKs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|            |            | 11 – 64 x ADC10CLKs                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |
|            |            | Скорость выборки АЦП10. С помощью этого бита выбирается                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |            | ёмкость буфера для максимальной скорости преобразования. Уста-                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| ADC10SR    | Бит 10     | новка ADC10SR снижает потребление буфера.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| ADUTUSH    | БИТ ТО     | 0 – Выбор размера буфера для скорости преобразования до 200 ksps                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|            |            | 1 – Выбор размера буфера для скорости преобразования до 200 ksps                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|            |            | Выход опорного источника                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| REFOUT     | Бит 9      | 0 – Выход опорного источника выключен                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| NEFUUI     | DNIS       | 1 — Выход опорного источника выключен                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
|            |            | Кратковременное включение опорного источника. REFOUT также                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|            |            | должен быть установлен.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| REFBURST   | Бит 8      | 0 – Опорное напряжение подается постоянно                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| NLI DUNG I | DNIO       | 1 – Опорное напряжение подается постоянно 1 – Опорное напряжение подается только во время выборки-преоб-                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|            |            | разования                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
|            |            | Множественная выборка и преобразование. Справедливо только для                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|            |            | последовательного и повторяющегося режимов.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|            |            | 0 – Процедуре выборки необходим фронт сигнала SHI для запуска                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| MSC        | Бит 7      | каждой выборки-преобразования                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| IVIOU      | DNI I      | 1 – Первый фронт сигнала SHI запускает таймер выборки, а после-                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |            | дующие выборки-преобразования выполняются автоматически по                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
|            |            |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|            |            | завершении предыдущего преобразования                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |



| REF2_5V  | Бит 6 | Генератор опорного напряжения. REFON также должен быть установлен. $0-1.5\ B$ $1-2.5\ B$                                                                                                                                                                                                                                                         |
|----------|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| REFON    | Бит 5 | Включение опорного генератора<br>0 – Опорный генератор выключен<br>1 – Опорный генератор включен                                                                                                                                                                                                                                                 |
| ADC100N  | Бит 4 | Включение АЦП10<br>0 – АЦП10 выключен<br>1 – АЦП10 включен                                                                                                                                                                                                                                                                                       |
| ADC10IE  | Бит 3 | Разрешение прерывания от АЦП10<br>0 – Прерывание запрещено<br>1 – Прерывание разрешено                                                                                                                                                                                                                                                           |
| ADC10IFG | Бит 2 | Флаг прерывания АЦП10. Этот бит устанавливается, если в ADC10MEM загружа-ется результат преобразования. Он автоматически сбрасывается после приема за-проса прерывания или может быть сброшен программно. Когда используется DTC, этот флаг устанавливается, когда завершен перенос блока.  0 — Прерывание не ожидается 1 — Ожидается прерывание |
| ENC      | Бит 1 | Включение преобразования<br>0 — АЦП10 отключен<br>1 — АЦП10 включен                                                                                                                                                                                                                                                                              |
| ADC10SC  | Бит О | Старт преобразования. Программно-управляемый старт выборки-<br>преобразования. ADC10SC и ENC могут быть установлены вместе в<br>одной команде. ADC10SC сбрасывается автоматически.<br>0 — Нет старта выборки-преобразования<br>1 — Старт выборки-преобразования                                                                                  |

## ADC10CTL1, управляющий регистр 1 АЦП10



Модифицируется, только когда ENC=0

| INCHx      | Биты 15-12 | Выбор входного канала  0000 – A0  0001 – A1  0010 – A2  0011 – A3  0100 – A4  0101 – A5  0110 – A6  0111 – A7  1000 – V <sub>REF</sub> , Ve <sub>REF</sub> , 1001 – V <sub>REF</sub> , Ve <sub>REF</sub> , 1010 – Temnepatyphiй диод 1011 – (AV <sub>CC</sub> – AV <sub>SS</sub> )/2 1100 – (AV <sub>CC</sub> – AV <sub>SS</sub> )/2 1110 – (AV <sub>CC</sub> – AV <sub>SS</sub> )/2 1110 – (AV <sub>CC</sub> – AV <sub>SS</sub> )/2 1111 – (AV <sub>CC</sub> – AV <sub>SS</sub> )/2 |
|------------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| SHSx       | Биты 11-10 | Выбор источника выборки-хранения<br>00— Бит ADC10SC<br>01— Выход 1 Таймера А<br>10— Выход 0 Таймера А<br>11— Выход 2 Таймера А                                                                                                                                                                                                                                                                                                                                                       |
| ADC10DF    | Бит 9      | Формат данных АЦП10<br>0 – Натуральный двоичный<br>1 – С дополнением до двух                                                                                                                                                                                                                                                                                                                                                                                                         |
| ISSHx      | Бит 8      | Инвертирование сигнала выборки-хранения<br>0 — Сигнал выборки-хранения не инвертирован<br>1 — Сигнал выборки-хранения инвертирован                                                                                                                                                                                                                                                                                                                                                   |
| ADC10DIVx  | Биты 7-5   | Тактовый делитель АЦП10<br>000 – /1<br>001 – /2<br>010 – /3<br>011 – /4<br>100 – /5<br>101 – /6<br>110 – /7<br>111 – /8                                                                                                                                                                                                                                                                                                                                                              |
| ADC10SSELx | Биты 4-3   | Выбор источника тактирования АЦП10<br>00 – ADC100SC<br>01 – ACLK<br>10 – MCLK<br>11 – SMCLK                                                                                                                                                                                                                                                                                                                                                                                          |



| CONSEQx   | Биты 2-1 | Выбор режима преобразования<br>00 — Одноканальный, с одним преобразованием<br>01 — Последовательность каналов<br>10 — Повторный одноканальный<br>11 — Повторяющаяся последовательность каналов |
|-----------|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ADC10BUSY | Бит О    | Занятость АЦП12. Этот бит показывает активность операций выборки и преобразования.  0 – Действия не выполняются  1 – Выполняется последовательность, выборка или преобразование                |

## **ADC10AE**, управляющий регистр включения аналогового входа

| 7        | 6                 | 5        | 4                          | 3          | 2        | 1        | 0        |
|----------|-------------------|----------|----------------------------|------------|----------|----------|----------|
| ADC10AE7 | ADC10AE6          | ADC10AE5 | ADC10AE4                   | ADC10AE3   | ADC10AE2 | ADC10AE1 | ADC10AE0 |
| rw-(0)   | rw-(0)            | rw-(0)   | rw-(0)                     | rw-(0)     | rw-(0)   | rw-(0)   | rw-(0)   |
| ADC10AEx | ADC10AEx Биты 7-0 |          | оговый вход<br>оговый вход | д выключен |          |          |          |

## **ADC10MEM**, регистр памяти преобразования, двоичный формат

| 15         | 14                        | 13   | 12          | 11          | 10          | 9          | 8                  |
|------------|---------------------------|------|-------------|-------------|-------------|------------|--------------------|
| 0          | 0                         | 0    | 0           | 0           | 0           |            | пьтаты<br>азования |
| r0         | r0                        | r0   | r0          | r0          | r0          | r          | r                  |
| 7          | 6                         | 5    | 4           | 3           | 2           | 1          | 0                  |
|            | Результаты преобразования |      |             |             |             |            |                    |
| r          | r                         | r    | r           | r           | r           | r          | r                  |
| Розупьтать |                           | 10-р | азрядные ре | зультаты пр | еобразовани | ия выравни | ваются по          |

|   | Результаты     |           | 10-разрядные результаты преобразования выравниваются по     |
|---|----------------|-----------|-------------------------------------------------------------|
|   |                | Биты 15-0 | правому краю в натуральном двоичном формате. Бит 9 является |
|   | преобразования |           | старшим битом (MSB). Биты 15-10 всегда равны 0.             |
| • |                |           |                                                             |

## **ADC10MEM**, регистр памяти преобразования, формат с дополнением до двух

|   | 15  | 14 | 13 | 12           | 11         | 10  | 9 | 8 |
|---|-----|----|----|--------------|------------|-----|---|---|
|   |     |    | Pe | езультаты пр | еобразован | Р   |   |   |
| L |     |    |    |              |            |     |   |   |
|   | - 1 | ſ  | ı  | ı            | 1          | - 1 | 1 | ſ |

преобразования

| Результаты              | Биті |    | -разрядные р<br>зому краю в | •  |    |    |    |
|-------------------------|------|----|-----------------------------|----|----|----|----|
| r                       | r    | r0 | r0                          | r0 | r0 | r0 | r0 |
| Результать преобразован |      | 0  | 0                           | 0  | 0  | 0  | 0  |
| 7                       | 6    | 5  | 4                           | 3  | 2  | 1  | 0  |

старшим значащим разрядом (MSB). Биты 5-0 всегда равны 0.

## **ADC10DTC0**, регистр 0 управления переносом данных

| 7  | 6        | 5        | 4  | 3       | 2       | 1       | 0              |
|----|----------|----------|----|---------|---------|---------|----------------|
|    | Не испол | пьзуется |    | ADC10TB | ADC10CT | ADC10B1 | ADC10<br>FETCH |
| r0 | r0       | r0       | r0 | rw-(0)  | rw-(0)  | rw-(0)  | rw-(0)         |

| Зарезервировано | Биты 7-4 | Зарезервированы. Всегда читаются как 0.                                                                                                                                                                                                                                                                    |
|-----------------|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ADC10TB         | Бит 3    | Двухблочный режим АЦП10.<br>0 — Одноблочный режим переноса<br>1 — Двухблочный режим переноса                                                                                                                                                                                                               |
| ADC10CT         | Бит 2    | Непрерывный перенос АЦП10.  О — Перенос данных останавливается, когда перенос одного блока (одноблочный режим) или двух блоков (двухблочный режим) завершен.  1 — Перенос данных выполняется непрерывно. Функционирование DTC останавливается только если ADC10CT очищен или произведена запись в ADC10SA. |
| ADC10B1         | Бит 1    | Блок один АЦП10. Этот бит указывает в двухблочном режиме, какой блок заполнен результатами преобразований АЦП10. Значение ADC10B1 справедливо только после установки ADC10IFG в первый раз во время функционирования DTC. ADC10TB также должен быть установлен.  0 — Заполнен блок 1 1 — Заполнен блок 2   |
| ADC10FETCH      | Бит О    | Этот бит обычно должен быть сброшен.                                                                                                                                                                                                                                                                       |

## **ADC10DTC1**, регистр 1 управления переносом данных

|   | 7            | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|---|--------------|--------|--------|--------|--------|--------|--------|--------|
|   | Переносы DTC |        |        |        |        |        |        |        |
| Į | rw-(0)       | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) |



| Переносы DTC | Биты 7-4 | Переносы DTC. Эти биты задают количество переносов в каждом блоке.  0 – DTC отключен  01h-0FFh – Количество переносов в блоке |
|--------------|----------|-------------------------------------------------------------------------------------------------------------------------------|
|--------------|----------|-------------------------------------------------------------------------------------------------------------------------------|

## **ADC10SA**, регистр стартового адреса для переноса данных

| 15     | 14     | 13     | 12       | 11     | 10     | 9      | 8      |
|--------|--------|--------|----------|--------|--------|--------|--------|
|        |        |        | ADC1     | 0SAx   |        |        |        |
| rw-(0) | rw-(0) | rw-(0) | rw-(0)   | rw-(0) | rw-(0) | rw-(1) | rw-(0) |
| 7      | 6      | 5      | 4        | 3      | 2      | 1      | 0      |
|        |        |        | ADC10SAx |        |        |        | 0      |
| rw-(0) | rw-(0) | rw-(0) | rw-(0)   | rw-(0) | rw-(0) | rw-(0) | r0     |

| ADC10SAx           | Биты 15-1 | Стартовый адрес АЦП10. Эти биты являются стартовым адресом<br>для DTC. Запись в регистр ADC10SA необходима для инициирова-<br>ния DTC переносов. |
|--------------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------|
| Не<br>используется | Бит О     | Не используется, только чтение. Всегда читается как 0.                                                                                           |

## ЦАП12

Раздел XIX.

**MSP430x1xxFamily** 





## ЦАП12

Модуль ЦАП12 представляет собой 12-разрядный цифро-аналоговый преобразователь. В этом разделе описывается ЦАП12. В устройствах MSP430x15x и MSP430x16x реализовано два модуля ЦАП12.

## 19.1. Введение в ЦАП12

Модуль АЦП12 представляет собой 12-разрядный ЦАП. ЦАП12 может быть сконфигурирован в 8-ми или 12-разрядном режиме и может использоваться совместно с контроллером DMA. Когда в устройстве представлено несколько модулей ЦАП12, они могут быть сгруппированы вместе для синхронного обновления.

#### ЦАП12 обладает следующими возможностями:

- 12-разрядный монотонный выход
- 8-ми или 12-разрядное разрешение выходного напряжения
- Программируемое время установки в зависимости от потребляемой мощности
- Выбор внутреннего или внешнего опорного источника
- Натуральный двоичный формат данных или формат с дополнением до двух
- Опция самокалибровки для корректировки смещения
- Возможность синхронного обновления при наличии нескольких модулей ЦАП12

#### Примечание: Множество модулей ЦАП12

Некоторые устройства могут содержать более одного модуля ЦАП12. В случае, когда в устройстве представлено более одного ЦАП12, все модули ЦАП12 работают идентично.

Везде в этом разделе терминология типа DAC12\_xDAT или DAC12\_xCTL используется для описания имен регистров. При этом х используется для указания, о каком модуле ЦАП12 идет речь. В случае, если операция одинакова для всех модулей, регистр упоминается просто как DAC12\_xCTL.

Блок-схема двух модулей ЦАП12 в устройствах MSP430F15x/16x показана на рис. 19-1.

## 19.2. Функционирование ЦАП12

Модуль ЦАП12 конфигурируется программным обеспечением пользователя. Настройка и функционирование ЦАП12 обсуждаются в нижеследующих разделах.

Раздел XIX. ЦАП12



**Рис. 19-1.** Блок-схема ЦАП12

## 19.2.1. Ядро ЦАП12

ЦАП12 может быть сконфигурирован на работу в 8-ми или 12-разрядном режиме с помощью бита DASC12RES. Кроме того, полный диапазон вывода программируется через бит DAC12IR и может быть 1х или 3х-кратен выбранному опорному напряжению. Эта возможность позволяет пользователю управлять динамическим диапазоном ЦАП12. Когда используется внутренний опорный источник, полный диапазон вывода всегда равен 1х опорного напряжения. Бит DAC12DF позволяет пользователю выбирать для ЦАП натуральные двоичные



данные или данные с дополнением до двух. Когда используется натуральный двоичный формат данных, справедлива формула для выходного напряжения. представленная в таблице 19-1.

| таолица 19-1. Полный диапазон цапте ( $v_{ret} = ve_{REF_+}$ или $v_{REF_+}$ |          |         |                                                              |  |  |  |  |
|------------------------------------------------------------------------------|----------|---------|--------------------------------------------------------------|--|--|--|--|
| Разрешение                                                                   | DAC12RES | DAC12IR | Формула<br>выходного напряжения                              |  |  |  |  |
| 12 бит                                                                       | 0        | 0       | $V_{out} = V_{ref} \times 3 \times \frac{DAC12\_xDAT}{4096}$ |  |  |  |  |
| 12 бит                                                                       | 0        | 1       | $V_{out} = V_{ref} \times \frac{DAC12\_xDAT}{4096}$          |  |  |  |  |
| 8 бит                                                                        | 1        | 0       | $V_{out} = V_{ref} \times 3 \times \frac{DAC12\_xDAT}{256}$  |  |  |  |  |
| 8 бит                                                                        | 1        | 1       | $V_{out} = V_{ref} \times \frac{DAC12\_xDAT}{256}$           |  |  |  |  |

Таблица 10-1 Полный пиалазон ПАП12 /V — Ve ипи И

В 8-разрядном режиме максимальное используемое значение для DAC12\_ xDAT равно 0FFh, а в 12-разрядном режиме максимальное используемое значение для DAC12 xDAT равно 0FFFh. Значения, превышающие указанные величины могут быть записаны в регистр, но все первые биты будут проигнорированы.

### Выбор порта ЦАП12

Выходы ЦАП12 мультиплексированы с ножками порта Р6 и аналоговыми входами АЦП12. Когда DAC12AMPx>0, для ножек автоматически выбирается функция ЦАП12, независимо от состояния связанных с ними битов P6SELx и P6DIRx.

#### 19.2.2. Опорный источник ЦАП12

Опорный источник для ЦАП12 конфигурируется для использования либо двух внешних опорных напряжений, либо внутреннего опорного источника 1.5 B/2.5 B от модуля АЦП12 с помощью битов DAC12SREFx. Когда DAC12SREFx= $\{0,1\}$ , как опорный используется сигнал  $V_{\text{def}}$ , а когда DAC12SREFx={2,3}, в качестве опорного используется сигнал Ve<sub>рег.</sub>.

При использовании внутреннего опорного источника АЦП12, он должен быть включен и сконфигурирован через соответствующие управляющие биты АЦП12 (см. раздел «АЦП12»). Как только опорный источник АЦП12 сконфигурирован, опорное напряжение подается на V<sub>рес.</sub>.

## Буферы входного опорного сигнала и выходного напряжения ЦАП12

Буферы входного опорного сигнала и выходного напряжения ЦАП12 могут быть сконфигурированы для оптимизации времени установки\* в зависимости

<sup>\*</sup> Под временем установки понимается время, необходимое ЦАП для установки выходного напряжения, соответствующего его цифровому представлению на входе и при изменении входного значения.

Раздел XIX. ЦАП12

от потребляемой мощности. Восемь возможных комбинаций выбираются с помощью битов DAC12AMPx. При низкой/низкой установке время установки наибольшее, а потребляемый обеими буферами ток наименьший. Средние и высокие настройки позволяют получить быстрое время установки, однако потребляемый ток возрастет. См. справочное руководство конкретного устройства для выяснения подробных параметров.

### 19.2.3. Обновление выходного напряжения ЦАП12

Регистр DAC12\_xDAT может быть напрямую подключен к ядру ЦАП12 или дважды буферизирован. Источник запуска для обновления выходного напряжения ЦАП12 выбирается с помощью битов DAC12LSELx.

Когда DAC12LSELx=0, защелка данных открыта, и регистр DAC12\_xDAT напрямую подключен к ядру ЦАП12. Выход ЦАП12 обновляется немедленно, как только новые данные ЦАП12 записаны в регистр DAC12\_xDAT, независимо от состояния бита DAC12ENC.

Когда DAC12LSELx=1, данные ЦАП12 защелкнуты и поступают к ядру ЦАП12 после записи новых данных в DAC12\_xDAT. Когда DAC12LSELx=2 или 3, данные защелкиваются по фронту сигнала с выхода таймера A CCR1 или с выхода таймера B CCR2 соответственно. DAC12ENC должен быть установлен, чтобы новые данные защелкивались, когда DAC12LSELx>0.

## 19.2.4. Формат данных DAC12 xDAT

ЦАП12 поддерживает два формата данных: натуральный двоичный и формат с дополнением до двух. Когда используется натуральный формат данных, полный диапазон вывода равен 0FFFh в 12-разрядном режиме (0FFh в 8-разрядном режиме), как показано на рис. 19-2.



**Рис. 19-2.** Зависимость выходного напряжения от данных ЦАП12 в 12-разрядном режиме в натуральном двоичном формате



Когда используется формат данных с дополнением до двух, диапазон сдвигается так, что при значении DAC12\_xDAT равному 0800h (0080h в 8-разрядном режиме), выходное напряжение будет равно нулю, при 0000h — выходное напряжение составит половину шкалы, а при 07FFh (007Fh для 8-разрядного режима) выходное напряжение достигнет полного диапазона, как показано на рис. 19-3.



**Рис. 19-3.** Зависимость выходного напряжения от данных ЦАП12 в 12-разрядном режиме в формате дополнения до двух

#### 19.2.5. Калибровка смещения выходного усилителя ЦАП12

Напряжение смещения выходного усилителя ЦАП12 может быть положительным или отрицательным. Когда смещение отрицательное, выходной усилитель пытается управлять отрицательным напряжением, но не может этого сде-



Рис. 19-4. Отрицательное смещение

Раздел XIX. ЦАП12

лать. Выходное напряжение остается равным нулю, пока цифровой вход ЦАП12 не обеспечит достаточного для преодоления отрицательного напряжения смещения положительного выходного напряжения. Получающаяся передаточная функция показана на рис. 19-4.



Рис. 19-5. Положительное смещение

Когда выходной усилитель имеет положительное смещение, ноль на цифровом входе не позволяет получить нулевое выходное напряжение. Выходное напряжение ЦАП12 достигает максимального выходного сигнала до того момента, когда данные на входе ЦАП12 достигнут максимального кода. Это показано на рис. 19-5.

ЦАП12 имеет возможность калибровки напряжения смещения выходного усилителя. Установка бита DAC12CALON инициирует калибровку смещения. Калибровка должна быть завершена до использования ЦАП12. Когда калибровка выполнена, бит DAC12CALON автоматически сбрасывается. Биты DAC12AMPх должны быть сконфигурированы до калибровки. Для достижения лучших результатов калибровки, необходимо минимизировать активность ядра и порта в процессе калибровки.

## 19.2.6. Группировка нескольких модулей ЦАП12

Несколько ЦАП12 могут быть сгруппированы вместе битом DAC12GRP для синхронного обновления каждого выхода ЦАП12. Аппаратно гарантируется, что все модули ЦАП12 в группе обновляются одновременно, независимо от любого прерывания или NMI-события.

В устройствах MSP430x15х и MSP430x16х модули DAC12\_0 и DAC12\_1 группируются установкой бита DAC12GRP модуля DAC12\_0. Бит DAC12GRP модуля DAC12\_1 не используется. Когда DAC12\_0 и DAC12\_1 группируются, необходимо:



- Биты DAC12LSELx модуля DAC12\_1 выбирают источник запуска обновления для обоих ЦАПов:
- Биты DAC12LSELх для обоих ЦАП должны быть > 0
- Биты DAC12ENC обоих ЦАП должны быть установлены в 1.

Когда DAS12\_0 и DAC12\_1 сгруппированы, оба регистра DAC12\_xDAT должны быть записаны перед обновлением выходов — даже если данные для одного или обоих ЦАП не изменились. На рис. 19-6 показан пример тактирования защелкивания-обновления для сгруппированных модулей DAC12\_0 и DAC12\_1.



**Рис. 19-6.** Пример обновления группы ЦАП12, запуск от таймера\_А3

Когда бит DAC12GRP=1 модуля DAC12\_0 и оба бита DAC12LSELx>0 модулей DAC12\_x и любой DAC12ENC=0, никакой ЦАП12 не обновляется.

#### Примечание: Время установки ЦАП12

Контроллер DMA позволяет переносить данные в ЦАП12 быстрее времени установки их на выходе ЦАП12. Пользователь должен гарантировать, что время установки не будет нарушено при использовании контроллера DMA. См. справочные данные конкретного устройства для выяснения конкретных параметров.

#### 19.2.7. Прерывания ЦАП12

Вектор прерываний ЦАП12 является общим с контроллером DMA. Программное обеспечение должно проверять флаги DAC12IFG и DMAIFG для определения источника прерывания.

Бит DAC12IFG устанавливается, когда DAC12xLSELx>0 и данные ЦАП12 защелкнуты от регистра DAC12\_xDAT в защелке данных. Когда DAC12xLSELx=0, флаг DAC12IFG не устанавливается.

Установленный бит DAC12IFG показывает, что ЦАП12 готов для приема новых данных. Если установлены оба бита DAC12IE и GIE, DAC12IFG генерирует запрос прерывания. Флаг DAC12IFG не сбрасывается автоматически. Его должно сбрасывать программное обеспечение.

## 19.3. Регистры ЦАП12

Регистры ЦАП12 приведены в таблице 19-2.

Таблица 19-2. Регистры ЦАП12

| Регистр            | Краткое<br>обозначение | Тип<br>регистра | Адрес | Исходное<br>состояние |
|--------------------|------------------------|-----------------|-------|-----------------------|
| Управление DAC12_0 | DAC12_0CTL             | Чтение/запись   | 01C0h | Сброс с POR           |
| Данные DAC12_0     | DAC12_0DAT             | Чтение/запись   | 01C8h | Сброс с POR           |
| Управление DAC12_1 | DAC12_1CTL             | Чтение/запись   | 01C2h | Сброс с POR           |
| Данные DAC12_1     | DAC12_1DAT             | Чтение/запись   | 01CAh | Сброс с POR           |

### DAC12\_xCTL, управляющий регистр ЦАП12

| 15                   | 14     | 13     | 12       | 11      | 10       | 9              | 8            |
|----------------------|--------|--------|----------|---------|----------|----------------|--------------|
| Зарезерви-<br>ровано | DAC12  | SREFx  | DAC12RES | DAC12   | 2LSELx   | DAC12<br>CALON | DAC12IR      |
| rw-(0)               | rw-(0) | rw-(0) | rw-(0)   | rw-(0)  | rw-(0)   | rw-(0)         | rw-(0)       |
|                      |        |        |          |         |          |                |              |
| 7                    | 6      | 5      | 4        | 3       | 2        | 1              | 1            |
|                      |        |        | DAC12DF  | DAC12IE | DAC12IFG | DAC12ENC       | DAC12<br>GRP |
| rw-(0)               | rw-(0) | rw-(0) | rw-(0)   | rw-(0)  | rw-(0)   | rw-(0)         | rw-(0)       |

Модифицируется, только когда DAC12ENC=0

| Зарезервирован | Бит 15     | Зарезервирован                                                                            |  |
|----------------|------------|-------------------------------------------------------------------------------------------|--|
| DAC12SREFx     | Биты 14-13 | Выбор опорного напряжения ЦАП12<br>00 – VREF+<br>01 – VREF+<br>10 – VeREF+<br>11 – VeREF+ |  |



## Таблица 19-2. (Окончание)

|                                 | I         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                |                                                                             |  |  |  |
|---------------------------------|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------|--|--|--|
| DAC12RES                        | Бит 12    | Выбор разрешения ЦАП12<br>0 — 12-разрядное разрешение<br>1 — 8-разрядное разрешение                                                                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                |                                                                             |  |  |  |
| DAC12LSELx                      | Биты11-10 | Выбор загрузки ЦАП12. Выбирается сигнал запуска загрузки защелки ЦАП12. Для обновления ЦАП должен быть установлен DAC12ENC, за исключением случая, когда DAC12LSELx=0.  00 — Загрузка в защелку ЦАП12 выполняется при записи в DAC12_xDAT (DAC12ENC игнорируется)  01 — Загрузка в защелку ЦАП12 выполняется при записи в DAC12_xDAT, или, когда используется группировка, при записи во все регистры DAC12_xDAT группы  10 — Фронт сигнала с Таймера_А3. Выход 1 (ТА1)  11 — Фронт сигнала с Таймера_В7. Выход 2 (ТВ2) |                                                                                                                                |                                                                             |  |  |  |
| DAC12CALON                      | Бит 9     | Включение калибровки ЦАП12. Этот бит инициирует последовательность калибровки смещения ЦАП12 и сбрасывается автоматически после завершения калибровки.  0 — Калибровка не выполняется  1 — Инициирование калибровки / выполняется калибровка                                                                                                                                                                                                                                                                            |                                                                                                                                |                                                                             |  |  |  |
| DAC12IR                         | Бит 8     | Входной диапазон ЦАП12. Этот бит устанавливает диапазон входного опорного напряжения и выходного напряжения.  0 — Полный диапазон выходного напряжения ЦАП12 равен 3-х кратному опорному напряжению  1 — Полный диапазон выходного напряжения ЦАП12 равен 1-но кратному опорному напряжению                                                                                                                                                                                                                             |                                                                                                                                |                                                                             |  |  |  |
| Настройка уси<br>новки в зависі |           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | йка усилителя ЦАП12. Эти биты выбирают время уста-<br>зависимости от потребляемого тока для входного и<br>ого усилителей ЦАП12 |                                                                             |  |  |  |
|                                 |           | DAC12AMPx                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | Входной буфер                                                                                                                  | Выходной буфер                                                              |  |  |  |
|                                 |           | 000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Выключен                                                                                                                       | Быходной оуфер<br>ЦАП12 выключен, выход<br>в высокоимпедансном<br>состоянии |  |  |  |
| DAC12AMPx                       | Биты 7-5  | 001                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Выключен                                                                                                                       | ЦАП12 выключен, на<br>выходе ОВ                                             |  |  |  |
|                                 |           | 010                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Низкая скорость/ток                                                                                                            | Низкая скорость/ток                                                         |  |  |  |
|                                 |           | 011                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Низкая скорость/ток                                                                                                            | Средняя скорость/ток                                                        |  |  |  |
|                                 |           | 100                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Низкая скорость/ток                                                                                                            | Высокая скорость/ток                                                        |  |  |  |
|                                 |           | 101                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Средняя скорость/ток                                                                                                           |                                                                             |  |  |  |
|                                 |           | 110                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Средняя скорость/ток                                                                                                           | Высокая скорость/ток                                                        |  |  |  |
|                                 |           | 111 Высокая скорость/ток Высокая скорост                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                                |                                                                             |  |  |  |
|                                 |           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                |                                                                             |  |  |  |
| DAC12DF                         | Бит 4     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                |                                                                             |  |  |  |
|                                 |           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | ополнением до двух                                                                                                             |                                                                             |  |  |  |
|                                 |           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | рерывания от ЦАП12                                                                                                             |                                                                             |  |  |  |
| DAC12IE                         | Бит 3     | 0 – Запрещено                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                                |                                                                             |  |  |  |
|                                 |           | 1 – Разрешено                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                                |                                                                             |  |  |  |

367

|          |       | Флаг прерывания ЦАП12                                    |
|----------|-------|----------------------------------------------------------|
| DAC12IFG | Бит 2 | 0 – Прерывание не ожидается                              |
|          |       | 1 – Прерывание ожидается                                 |
|          |       | Включение преобразования ЦАП12. Этот бит включает мо-    |
|          |       | дуль ЦАП12, когда DAC12LSELx>0. Когда DAC12LSELx=0, бит  |
| DAC12ENC | Бит 1 | DAC12ENC игнорируется.                                   |
|          |       | 0 – ЦАП12 выключен                                       |
|          |       | 1 – ЦАП12 включен                                        |
|          |       | Группировка ЦАП12. Группируется DAC12_x с DAC12_x, имею- |
|          |       | щий следующий более высокий порядковый номер. Не исполь- |
| DAC12GRP | Бит О | зуется в устройствах MSP430x15x и MSP430x16x.            |
|          |       | 0 – Нет группировки                                      |
|          |       | 1 – ЦАП'ы сгруппированы                                  |

## **DAC12\_xDAT**, регистр данных ЦАП12

| _ | 15         | 14     | 13     | 12     | 11     | 10     | 9      | 8      |
|---|------------|--------|--------|--------|--------|--------|--------|--------|
|   | 0          | 0      | 0      | 0      |        | DAC1   | 2 Data |        |
|   | r(0)       | r(0)   | r(0)   | r(0)   | rw-(0) | rw-(0) | rw-(0) | rw-(0) |
|   | 7          | 6      | 5      | 4      | 3      | 2      | 1      | 1      |
|   | DAC12 Data |        |        |        |        |        |        |        |
|   | rw-(0)     | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) | rw-(0) |

| Не используется | Биты 15-12 | Не используется. Эти биты всегда равны 0 и не влияют на ядро<br>ЦАП12. |                                      |  |  |
|-----------------|------------|------------------------------------------------------------------------|--------------------------------------|--|--|
|                 |            | Данные ЦАП12                                                           |                                      |  |  |
|                 |            | Формат данных ЦАП12                                                    | Данные ЦАП12                         |  |  |
|                 |            | 10                                                                     | Данные ЦАП12 выровнены по правому    |  |  |
|                 |            | 12-разрядный дво-                                                      | краю. Бит 11 является старшим знача- |  |  |
|                 |            | N IIIDIN                                                               | щим битом (MSB).                     |  |  |
|                 | Биты 11-0  | 12-разрядный с допол-                                                  | Данные ЦАП12 выровнены по правому    |  |  |
|                 |            | нением до двух                                                         | краю. Бит 11 является старшим знача- |  |  |
|                 |            |                                                                        | щим битом MSB (знак).                |  |  |
| Данные ЦАП12    |            |                                                                        | Данные ЦАП12 выровнены по правому    |  |  |
|                 |            | 8-разрядный двоичный                                                   | краю. Бит 7 является старшим знача-  |  |  |
|                 |            |                                                                        | щим битом (MSB). Биты 11-8 не имеют  |  |  |
|                 |            |                                                                        | значения и не влияют на ядро ЦАП12.  |  |  |
|                 |            |                                                                        | Данные ЦАП12 выровнены по правому    |  |  |
|                 |            | 8-разрядный с допол-<br>нением до двух                                 | краю. Бит 7 является старшим знача-  |  |  |
|                 |            |                                                                        | щим битом MSB (знак). Биты 11-8 не   |  |  |
|                 |            | ,                                                                      | имеют значения и не влияют на ядро   |  |  |
|                 |            |                                                                        | ЦАП12.                               |  |  |



## Семейство микроконтроллеров MSP430x1xx

Руководство пользователя

Руководитель проекта Дизайн обложки Графика Верстка Таранков И.В. Георгадзе Е.С. Писанко В.А. Торочков Е.В.

Подписано в печать 23.09.2004 г. Формат 62×90/16 Печать офсетная. Бумага ролевая. Гарнитура «HeliosCondenced» Обложка — Бумага мел. импортная. Формат 62×64/8 Усл. печ. л. 23. Тираж 2000 экз. 3ак. № 4157

> Отпечатано в ГП «Московская типография 13» Денисовский пер., дом 30 Тел./факс (095) 261-4884 www.printshor13.ru